|
你同意此一觀點麼?以及 Altera vs. Xilinx 的部分?:o " r- v& A) z/ _# E3 Z& u, c$ e
7 ?0 @: X1 G/ k作者:Kirtimaya Varma
- K% D- A. L% J" d# s7 a" yhttp://www.edntaiwan.com/article.asp?id=156
; [0 h) u2 n8 p8 L8 |" E5 }2 L+ W# O
可編程邏輯領域已經開始在90奈米節點製程上展開真正的競賽,而這種製程中的許多基本問題仍然困擾著業界。 T& i0 X1 p$ X. ?" `
- |) v" B. W9 U0 E% J5 z5 a以下是本刊對Altera 亞太區副總裁及總經理 Ben Lee專訪內容的節錄。
9 P& }# O2 s& v4 r% l
, U* ]# M; Z$ ^EDN Asia:請比較一下Altera和其他公司的90奈米產品,如 Altera 的 Stratix 2 和 Cyclone 2,還有 Xilinx 的 90 奈米 Spartan 3 和 Virtex 4。
3 P. v* U5 c0 K, R
2 |* g6 ^# W C6 E; s. LLee: 用 90 奈米製程生產產品時,最大的挑戰之一就是低介電值(low-k)的使用。Xilinx及其晶圓代工夥伴UMC採用的是FSG而非低介電值。但 Altera和我們的晶圓代工夥伴 TSMC 則掌握了這一技術。即我們的產品使用了低介電值技術,而Xilinx的產品沒有用到此一技術。而且,我們使用的是 12 吋的晶圓,Xilinx 仍在使用 8 吋晶圓。3 G f7 C! @' B( u" d- _& S& t
! d# l$ m) F: X/ M& B* D
EDN Asia: 發展藍圖似乎並沒有建議 90 奈米製程必須使用低介電值或12吋晶圓吧?. O! p n2 j, D0 S+ A
7 s" t t. d' t1 K& oLee:用較高的技術製程實現低性能是沒有意義的。如果使用 FSG,性能比使用低介電值至少要低 10%。如果使用 8 吋晶圓,就無法為客戶提供最佳的性能價格比。我們在 0.13 微米時使用過 FSG。我們一直等到低介電值完全成熟時才進入此一領域。而 Xilinx 太早推出90奈米產品。我們 90 奈米的良率為 90%。六個月前我們交付第一個 Stratix 2 時,良率已達 85%。Xilinx 和 UMC 還在90奈米製程中的8吋和FSG中艱難掙扎,而TSMC的12吋晶圓和90奈米製程早在2003年7月時就已經過關了。
% S3 [' P# ^8 f' N# @
( U3 C+ L; [1 uEDN Asia: Xilinx 比 Altera 早一年半推出 90 奈米產品。它的 Spartan 3 產品已經賣出50 萬套了。這使 Xilinx 有什麼超過 Altera 的領先優勢嗎?4 w7 i! ]0 G) G" R2 N. [
2 `$ l# O }" ?% ^3 M" FLee: 技術上而言,我們是遙遙領先Xilinx的,Xilinx將會發現很難趕上我們。我們居於低介電值和90奈米製程的領導地位,Xilinx 要想趕上我們必須使用低介電值。
/ m% y$ d9 c- i: t" _( T; S/ t! D/ d6 ]; b
EDN Asia: Xilinx 20%的市場佔有率高於 Altera。Altera 是否打算在市場佔有率方面超越 Xilinx?
; b/ j1 f9 {& N$ F$ D
8 C, M4 ?7 [7 I/ LLee: 目前的市場幾乎全部由以前製程的產品組成,如0.18微米和0.13微米。當90奈米產品成為主流時,Altera 將超過 Xilinx 的市場佔有率。我們預計,90 奈米產品將在2005年第四季成為主流。
; }1 y! p9 d. N) g, M7 U1 M1 n& ~- k7 D# \+ Y
EDN Asia: 在向90奈米製程轉換時所面臨的最大挑戰是什麼?
8 H* f/ g, W' U! G. j3 H5 ]: [& s5 Y) J3 V
Lee:主要有三個新的挑戰。首先,設計與工具的費用非常高;其次,電晶體洩漏非常高,導致功率管理的問題;第三,能證明90奈米價值的產量也非常高。沒有多少半導體廠商有資格轉到 90 奈米製程... |
|