|
內建功能、易於使用的軟體、免費參考設計以及開發套件 & K$ [) ~; P* p! C7 w! [: Z' @ L
讓設計業者能快速建置高設計利潤的FPGA記憶體界面 3 y& z# Z% a3 g# k: C
3 _. ?9 Y8 O, Z* g% Y% q/ y& W# H# G) k7 P* _7 f' P. y3 z2 G% ^
全球可編程邏輯解決方案領導廠商Xilinx(美商賽靈思)公司(NASDAQ:XLNX)今日宣布宣佈其針對DDR2 SDRAM界面的低成本Spartan-3A FPGA開發套件、鎖定多重高效能記憶體界面(I/F)的Virtex-5 FPGA開發平台(ML-561),以及1.7版的記憶體界面產生器(MIG)軟體,均已經上市。這些完備的解決方案讓FPGA用戶在各種資訊傳輸速率及匯流排頻寬條件下,快速建置、驗證客製化的記憶體界面設計,加速上市時程。
, `% j7 e& C5 L! f0 f" t4 V; _: ^) r4 @5 K7 T. u6 U' h4 j
包含元件特性、資訊擷取電路圖、以及記憶體控制器等解決方案,皆通過美光科技(Micron Technology)等業界領導廠商的記憶體元件硬體驗證。
2 H, Q0 b. b- l$ l `) h1 Y; _6 u6 B
美光公司記憶體事業群應用工程部門總監Jim Cooke表示:「美光和賽靈思均致力為最低成本到最高效能的應用,提供與驗證完整的記憶體解決方案。我們擁有多年合作經驗,足以確保美光的記憶體元件能與賽靈思的FPGA搭配得天衣無縫。我們最新的DDR2 SDRAM搭配Spartan-3 generation與Virtex-5 FPGA,可提供客戶彈性化選擇,並協助其達成低成本與高效能的系統要求。」 ) w, G- s1 v {4 M
: t! _: I. s# c% h賽靈思的記憶體界面解決方案,是採用經過生產驗證的90奈米Spartan-3A與65奈米Virtex-5 FPGA所開發的,相較於市面上任何一款FPGA解決方案,其可支援高達兩倍的頻寬。運用I/O最佳化的Spartan-3A系列元件可迅速建置低成本記憶體界面;而內建75 ps校正電路、可在FPGA任一面連結記憶體的彈性I/O、以及採用創新封裝技術來最小化訊號串音雜訊的Virtex-5 FPGA,則能在廣泛的記憶體界面中提供可靠運作、以及最高的頻寬。 3 T9 a% }) Y$ n) R6 K( u
' d' g2 m5 c2 D; }2 ~
Linley Group資深分析師Jag Bolaria指出:「從低成本消費性產品到高階通訊系統,記憶體界面與FPGA已深入各種產業,提供200 Mbp到超過600 Mbp的效能要求,以及高於144位元的匯流排頻寬。賽靈思廣泛的FPGA支援與記憶體界面解決方案,讓設計業者縮短系統開發時間。」 ! P2 Q5 N9 m2 i% l6 }
8 z0 I5 O* e2 w& n( y, O
保證立即可用的低成本Spartan-3A FPGA開發套件 5 o: H; s# J4 E9 Y2 P
Spartan-3A FPGA的DDR2 SDRAM界面開發套件,讓設計業者能在不到一個小時內,立即取得DDR2 SDRAM界面並開始運作。開發套件包含完成一個低成本設計及其他設計所需的所有元件: - 內建Spartan-3A(型號XC3S700A-FG484) FPGA與32Mx16 DDR2 SDRAM元件的Spartan-3A starter kit機板。
- 預先驗證的參考設計,可顯示267 Mbps DDR2 SDRAM搭配最低速級Spartan-3A FPGA (Spartan-3A FPGA系列可支援333 Mbp;400 Mbp的特性描述正進行中)的運作情形。
- 使用Xilinx ChipScope Pro in-circuit邏輯分析器來的說明檔案,可讓設計業者驗證資料傳輸與監控訊號。
- 常用的平行、序列式界面與連結器。
- 內含ISE™設計軟體與ChipScope Pro分析器的評估光碟。
- USB FPGA下載纜線。
- 英文、日文、韓文以及簡、繁體中文版本的快速啟用指南。
具備多重記憶體界面支援的高效能Virtex-5 FPGA開發公板 9 b8 n- l/ F2 K+ F: G
Virtex-5 FPGA開發平台(ML561)具備多重高效能記憶體界面與經硬體驗證的參考設計,以及詳細ChipScope Pro說明檔案,可協助最高頻寬記憶體界面的建置與驗證作業: - 667 Mbps DDR2 SDRAM已註冊且具備144位元界面的DIMM
- 400 Mbps DDR SDRAM
- 300 MHz QDR II SRAM 72 位元界面
- 333 MHz RLDRAM II 36 位元界面
具備最佳設計彈性與易用性的記憶體界面產生器(MIG)
4 g S' p4 Z) ?2 X/ R$ pMIG是一種免費且人性化的可參數化軟體工具,可為Xilinx FPGA、DDR2/DDR SDRAM、QDR II SRAM、以及RLDRAM II等界面,在未加密的RTL中,創造記憶體界面設計。MIG支援多重記憶體架構、元件以及封裝組合,提供系統設計業者高彈性,來輕易客製化他們的設計。MIG目前整合在Xilinx CORE Generator軟體中,其可透過一個圖形界面提供RTL源碼與限制檔案,以提供最佳的用戶彈性。由模組化型式產出設計,並提供獨立實體層、使用者界面、以及控制器區塊,讓用戶可擁有簡化的驗證能力。
# x) d+ `. ]2 X @9 Y
7 Q2 L) r! ~5 p7 F售價與供貨時程
9 O4 x- H9 {3 O/ f* A4 k: x0 g4 I低成本Spartan-3A的DDR2 SDRAM界面開發套件目前已經上市,定價為235美元,相關資訊請參考www.xilinx.com/s3addr2網頁。RTL源碼參考設計以及1.7版的記憶體界面產生器(MIG)可於www.xilinx.com/memory網頁免費下載。Virtex-5 FPGA ML561平台目前已經上市,定價為5,995美元,相關資訊請參考www.xilinx.com/ml561網頁。 |
|