|
7#

樓主 |
發表於 2007-4-5 01:28:23
|
只看該作者
我們是要設計加ICAP做self-reconfiguration.....8 b" m1 E) s/ [
目前由EDK加上HWICAP,然後export到ISE做modular design......., z0 J. ^8 C: P. l* G- d0 `
請問一下,那你的nmc file有轉成xdl重新更改嗎(自己設計新的bus)?還是用原來Xilinx提供的而已??
- w# z$ {( d# _/ ?* z9 i3 B你的configuration是用JTAG? or selectMAP?
A. i" ~" [ o- s; J" z' Z還有你之run那個flow有沒有遇到什麼問題?
" \3 V8 u4 ^' l; h3 y1 [應該是用ISE6.3?
. F, ~' G: I& b( z6 Y( u) ]目前是有新的PR flow,也有新的slice-based bus macro,ISE要改成PR version......
/ { P& F( Y' g' IVirtex II/Pro你應該是採用column-based,目前有提供tile-based.....在Virtex II/II Pro、Virtex 4/5都可以......: v+ o2 O/ N6 b1 d, X% I
可以和你討一下論文嗎?還有source,謝謝 ' a0 K9 B! }2 x5 l. o* j9 L
' n" ^! e! V' m" M5 Y5 O5 bP.S.元智畢業的同學嗎??有看過一篇 |
|