|
AD 9650的主要特點1 J( f. s- y, ]6 s
9 s, _9 F, D, Q$ q: ?! D105 /80 /65 /25 MSPS取樣速率 6 l" O0 ]% f* d$ Y, v
16位元解析度
6 {2 z T# ?# V7 Z, xSNR:82 dBFS,在30 MHz與105 MSPS下。 - E! ?' x0 f3 a
SFDR:90 dBc,在30 MHz與105 MSPS下。
, I: h% D- i+ Y7 M2 g6 f低功率:328 mW /通道,在105 MSPS下。 3 O% H8 T! U0 r% {) z: V5 z
可選擇晶片內建的抖動(dither)功能 , K1 H( j, G) s0 E2 C8 g
1.8 V類比電源供應操作
+ D0 T& E' e: t: j; y
) Z! a% |, z; Z8 _( q6 [# T9 k' lAD 9650為完整信號鏈的一部分,可以和放大器、可變增益放大器(VGA)、以及時脈驅動器像是ADL 5562 3.3 GHz超低失真 RF /IF差動放大器、ADA 4937-2超低失真差動ADC驅動器、AD 8372可編程雙工VGA、AD 9510時脈分配IC、以及具有整合式壓控振盪器(VCO)的AD 9520 CMOS輸出時脈產生器等共同使用。
/ ~ g4 F/ n& m Y7 {: @# r' }) A9 a6 ^+ Z- j" U* E. [+ L: E
: Q8 q$ H6 M6 R6 W# w( ]' A價格以及供應時程 產品 | 樣品提供 | 解析度
/ |' N; @9 ^8 A' T% W/ G6 x6 u(位元) | 資料速率
) o3 n4 |1 }4 K q3 y4 p; }(MSPS) | 以 1,000顆量計的單價 | 封裝方式 | AD 9650-105 | 已經開始提供 | 16 | 105 | $ 122.50美元 | 64隻接腳 LFCSP | AD 9650-80 | 已經開始提供 | 16 | 80 | $ 105美元 | 64隻接腳 LFCSP | AD 9650-65 | 已經開始提供 | 16 | 65 | $ 87.50美元 | 64隻接腳 LFCSP | AD 9650-25 | 已經開始提供 | 16 | 25 | $ 52.50美元 | 64隻接腳 LFCSP |
|
|