Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 30142|回復: 14
打印 上一主題 下一主題

[問題求助] full-custom 流程 是啥?

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2008-9-4 23:55:21 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
請問一下 在verilog� full-custom 流程是指啥# ^- {+ H. `7 z
我之前只有參加過full-custom的IC佈局3 h( ~* K; m0 d
只知道它是給你題目要你從頭做出他要的頻率的電路而已 (感覺就只是很單純的出題)0 [! M& k( ^7 C
可是我們學長 給我一個題目是用full-custom流程設計ALU% w5 g+ M6 Y# ^& _# n+ q
但是ALU不就只是寫出一個選擇運算模式的計算機: }, o7 ^' s$ f3 z4 |. }! a
只要利用選擇的指令 寫出A和B兩者或單獨位移等等的運算嗎?
: D' M; v! H- r0 G+ E- ~9 J實在是不明白full-custom  是用在哪裡9 P1 a3 p! y  J# `8 ^1 T
之前也有去教育局的full-custom裡看考題 也看不太出啥差異的說  =  =4 \) _5 t5 V+ g6 e
麻煩好心人士 能夠幫忙解謎  謝謝   >"<
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂3 踩 分享分享
2#
發表於 2008-10-21 10:06:47 | 只看該作者
以 foundry 所提供的基本元件,如電晶體、二極體、電阻及電容等元件作為設計的基本單位。
( A/ o. @1 p! u4 q一般來說是採用人工的方式擺置元件及佈線,所以可以得到最佳化的面積採用率及較佳的電性。/ n/ V& ^, ]$ A# Q1 G6 E
講求高精度的類比電路往往是以全客製化的方式來達成。
9 _& x- _; M7 z% Z! ~. P- m# u. p- j' L
http://www.ntut.edu.tw/~vlsi/86-vlsi/AppendixA/AppA1/AppA1.htm
. ]1 P" R# k! P4 }( g/ C3 _  f* ]! z9 V6 A- Y% r# \2 v0 E
希望這個網站可以幫到你
3#
發表於 2008-10-31 13:22:15 | 只看該作者

早期的IC設計

早期的IC設計都是full-custom
. d% u& V8 w! q# Q都是從gate-level甚至mos-level開始電路圖
# g. p% d: p5 z, M- B7 W然後layout也是人工畫cell拉線
$ t7 V$ b9 m4 m% Z. W9 D) {( S& w8 F你知道更早期layout是先畫在紙上的
4#
發表於 2012-10-1 16:45:01 | 只看該作者
受教了....感謝感謝了
5#
發表於 2014-11-18 17:24:45 | 只看該作者
Full-custom IC design style 全客製化設計* b9 }$ F7 H( R  L
消耗大量人力資源成本來進行佈線
3 k* `/ z1 i8 \9 m6 f- D簡單的比較
" f* c" S- c9 A! a) L                                     Full-custom           Cell-based
. P' _( R5 K+ L; q- P; hAutomation                        poor                     good
5 I% k( E* C* n  Y' J- M* y# n1 H+ CFlexibility                          good                     poor
6 G) m1 Q% _7 `7 ^( ?Scalability                          poor                     good
7 Y( h6 r. X3 P/ K0 M# l/ H7 e. Z3 R" z! PArea utilization           can be optimized         poor
* |% X. [1 @6 X; }4 m  }4 hWoking period                   long                     short) F3 ~) L% x% I% G0 d  F% C8 Q
number of transistors         small                    large. G9 q8 j( _, B
來源:tw.knowledge.yahoo.com/question/question?qid=1608042312284
6#
發表於 2015-7-1 17:40:28 | 只看該作者
去CIC的網站看吧!!6 M& ~: U; X5 v. j" K7 X
上面有很多資訊!!
7#
發表於 2015-8-22 11:23:21 | 只看該作者
受教了....感謝感謝了Full-custom IC design style 全客製化設計! f) s8 u3 i0 c! |! |
+ n& x) p( h: E8 \2 R4 E8 Z消耗大量人力資源成本來進行佈線
3 o: }/ K: U4 i6 G# d簡單的比較6 V! U
8#
發表於 2021-7-30 08:21:08 | 只看該作者
一般來說
* p+ r: y) z: ]+ E" g8 \verilog流程會稱為cell based流程(數位流程)& _* \4 s+ q" n( t
full custom流程會稱為類比流程
1 g# v8 M8 s  u% ~, M$ |1 @6 v  M- x& r因為類比每個元件尺寸都需要嚴格設置
9#
發表於 2022-1-14 10:50:10 | 只看該作者
太好了 剛好也有這樣需求 謝謝分享喔
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2025-1-2 12:43 AM , Processed in 0.165010 second(s), 17 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表