Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 50537|回復: 27
打印 上一主題 下一主題

[問題求助] 關於ESD input and output pin 保護電路設計

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2008-7-15 17:15:08 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
這邊有人會保護電路設計嗎 ?& q  S8 k6 i4 }4 M
我想問在input  pin  以及 output pin 用的保護電路有些不同
) X5 s$ P$ F2 n! |" Z- M'
- D+ }- J8 v; N6 ?- E6 e那我在設計上在input  pin 設計時有哪些要注意1 Y( l% r- p# \/ e
output pin 設計時有哪些要注意 7 M  P# O+ _& Z/ P- W( a8 m( q& R
這2個pin 有沒有甚麼規定有些電路input  pin 並不適用於 output pin
& \) G% f& Y5 N3 T, l/ x2 R7 V0 I那設計上需考慮甚麼呢?
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂2 踩 分享分享
2#
發表於 2008-7-18 09:13:11 | 只看該作者
Usually, for CMOS process, PAD of input pin connects to gates of MOS only and PAD of output pin connects to drains of MOS only. The gate an drain of MOS has different breakdown voltage (BV) value. So , in some cases, different ESD protection design are needed for different pin types.
3#
發表於 2008-7-19 00:22:56 | 只看該作者
For input pins, you may put PDIO + NDIO + small resistor to protect the gate oxide3 K4 x$ P2 t) w3 }9 m- Q! D# k
For output pins, you may directly use GDPMOS and GGNMOS or use the output switch (if large enough) to forward the current to power / ground for +ve and -ve ESD pulse respectively3 ~* t2 s3 |! y- Z/ |9 ^

: s5 g  _* r# qany other suggestion?
4#
發表於 2008-7-20 00:56:08 | 只看該作者
我覺得如果是類比電路這邊的I/O應該沒有太大的區別,基本上輸入輸出I/O是一樣的,如果走電流的I/O我們自行把metal加寬就好了(如果綫寬不够),甚至有時為了减少I/O上的電源域(避免esd保護網絡的電源過于太亂),都可以把信號i/o用在電源i/o上(但是你要確定你的esd-bus綫路的電阻足够小,tsmc要求clamp到每個i/o小于3歐姆);如果是數字i/o就不一樣了,輸入輸出就有區別,有不同的triple-state電路控制信號進出,還有時序控制,poc,buffer的不同,這些都是要考慮的。
# t; G* Z. F" }  P- ]
" `3 |7 a8 c# d3 U2 O) z請指教!謝謝
5#
發表於 2008-9-8 23:07:26 | 只看該作者
類比電路的 IO 通常要注意,7 T9 `9 M6 n7 Z
由於不能加電阻,
+ K. [3 l+ P; }4 N3 ]4 |+ k所以對於 Output 來說,
: K: {5 X& E$ y% w/ C當輸出級的 Width不夠大,就會被打死,/ t4 T# |( ~' C: t) w; V  Y7 S# F7 V
一般適用 Diodes + RC-Control PowerClamp 來解決
6#
發表於 2008-12-4 18:02:54 | 只看該作者
原帖由 cthsu1 於 2008-9-8 11:07 PM 發表
1 e! p: a" o5 \2 Y類比電路的 IO 通常要注意,8 b" |( s9 `8 a4 E) b
由於不能加電阻,
7 z: O6 B/ M) K所以對於 Output 來說,
' d* f. r6 L, S% L當輸出級的 Width不夠大,就會被打死,7 k, u) i- z1 }/ t' z
一般適用 Diodes + RC-Control PowerClamp 來解決

0 J3 h2 ?4 k( D3 W: h* X
8 y3 Q4 C0 b4 y$ s; m1 j, e如果模拟电路的输出级采用ESD规则layout,IO上采用GGNMOS和GDPMOS保护,是不是就不需要Diodes + RC-Control PowerClamp 结构电路保护?
7#
發表於 2008-12-4 20:45:42 | 只看該作者

回復 6# 的帖子

基本正确!
8#
發表於 2008-12-7 21:00:41 | 只看該作者
补充一点,INPUT的IO需要加上CDM的doide,而在OUTPUT的IO上并不需要。
9#
發表於 2008-12-8 09:51:12 | 只看該作者

回復 8# 的帖子

请教“INPUT的IO需要加上CDM的doide”,是因为gate oxide 更容易被击穿?
10#
發表於 2008-12-12 17:55:39 | 只看該作者
原帖由 zsybook 於 2008-12-7 09:00 PM 發表 5 C3 \: |9 `4 T9 {8 f
补充一点,INPUT的IO需要加上CDM的doide,而在OUTPUT的IO上并不需要。

7 S0 h( c8 T$ j, m) s
) e$ e! W: X/ j) u$ e请教INPUT的IO需要加上CDM的doide是什么,怎么加?
11#
發表於 2008-12-16 16:43:22 | 只看該作者
只需要在gate和body之間連上一個diode即可
' Z7 C9 A" A2 {' t4 i因為cdm是從substrate透過gate oxide流到 input pad (假設此pad接地)
" A, p9 J  O) N# `4 S% x若加上cdm diode,它能提供一條捷徑從substrate流到input pad

評分

參與人數 1感謝 +2 Chipcoin +2 收起 理由
semico_ljj + 2 + 2

查看全部評分

12#
發表於 2009-2-4 11:02:41 | 只看該作者
明白,谢谢
% U! R* g+ S' _4 N* D6 ]还要注意由于引入cdm而产生的latchup问题。
13#
發表於 2009-3-11 04:54:06 | 只看該作者

回復 6# 的帖子

Input 可以  Output 不行  原因可以自己先想一想
14#
發表於 2009-5-25 21:21:26 | 只看該作者
小弟在此說出淺見; v; O( L* {- @+ y5 U
關於ESD input and output pin 保護電路設計+ ?+ d4 ^1 \+ F" h& S" T5 @1 D
input and output pin 最大不同處是input可以加限流電阻(電阻要加多少還是要下模擬), R9 D/ ^/ L: X+ U* y
output則不太能加限流電阻,原因是會影響輸出電流- R; C& M& w, g# X
所以輸出級的元件都會依照符合ESD規定
/ z0 c2 ?$ G0 o6 c3 S. T# N# z0 }因此輸入和輸出ESD會有一點點不太同
15#
發表於 2009-7-16 19:07:51 | 只看該作者
That's correct ! Normally the input pin is gate, so add current limiting resistor won't change the story. For the output pin, it is different!
16#
發表於 2009-7-26 22:13:03 | 只看該作者

小弟才疏

類比電路的話6 q$ |! S4 ^/ r: p) b7 Y- T
INPUT通常大家都用N-diode and P-diode0 Q& j  |7 {$ v. |) d/ k5 n
如果gate前有個限流電阻就更棒了6 z1 [5 o6 c- b
原因是diode寄生電容小又好作又簡單
: [( _  l# w  I  H* y: aOUTPUT端的話通常是用output buffer的n p mos摟
6 V3 t; Y2 i1 J# `: p- a9 C不過最好在加個power clamp
1 A7 F9 V/ K+ ]power clamp通常都用RC gate trigger NMOS
& L9 }2 l: ]  H. S# `& p有power clamp的話IO to IO test比較容易過  
! M( d/ `" V, w1 s' y不過我講的都是最簡單的電路
6 P8 d% t! S/ t: o" wHV, mixed-voltage, RF CKT.就不太能這樣搞了
: d. A. P* ^: o1 k: X0 x* t" J( o! F
小弟才疏
17#
發表於 2009-9-1 13:34:39 | 只看該作者
真是太長見識了。謝謝各位大大的分享!!!!!!!!
18#
發表於 2010-1-20 18:50:26 | 只看該作者
又上了一課!感謝各位大大分享經驗
19#
發表於 2010-1-29 14:16:23 | 只看該作者
回復 13# cthsu1 ; X: Q( D" B: W; _, |; ]& l
; s1 X9 {( }; ?- @3 |
不是很了解,请详述之,谢谢
20#
發表於 2010-2-9 09:05:09 | 只看該作者
so many talented guys. I learnt a lot. Thank you very much !!
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-12-26 10:01 PM , Processed in 0.185011 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表