Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 6175|回復: 3
打印 上一主題 下一主題

[問題求助] DLL前模擬的jitter

[複製鏈接]
跳轉到指定樓層
1#
發表於 2012-7-17 20:52:47 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
各位高手好~~
2 [7 U/ y" c8 M, Y  I3 ^) p  C( t7 J3 y
我用Hspice要在前模擬做一個jitter小於10p的DLL
- L" t+ |5 J1 r! E
- [. t, G8 F) A- O這是我用來測jitter的語法
, @! Q) y3 x" Z3 K$ L) q.PARAM per='週期'         
  j& S) m' Q! _- V.PARAM tim='開始時間'
% e: Z7 F2 B& l, L/ }: A1 _  h.probe tran eyetime=par('.5*(sgn(TIME-tim)+abs(sgn(TIME-tim)))*(TIME-tim-per*int((TIME-tim)/per))')
$ c9 ^: W3 C2 m/ ]+ g, o9 k  N2 P: ^, y. }7 t: Y
整個DLL測出來的peak to peak jitter是25ps
' `7 H; Q7 \% U" q0 e+ ]) A% p) M7 U& P2 l
我一直改Phase Detector、Charge Pump的特性但整個jitter都無法改善
: ?( H1 ^2 Z& J* E" m1 l& H6 k
. Y# u6 T' l* J% H* f5 O後來我用上面的語法去測VCDL這個區塊的jitter,出來的值居然也到2Xps+ r3 M7 p( ]2 o
8 Q( F: C  s! n) d" l
也就是說在VCDL的控制電壓是定值的情況下還是有很大的jitter
. l- z( [: J7 j. B8 n- i' z4 M; u( g1 ^8 O- q
我想問這樣子VCDL可能是哪邊出問題呢?  還有我量jitter的方式有沒有錯?
3 p, |+ u5 c  d2 T" ]! F5 z
6 v9 f4 m4 F5 g6 P% d7 }7 O0 N. P

# d4 `- i; D# h; a如果還需要什麼資訊的話我會盡快補上的,謝謝大家>"<

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2012-7-23 06:54:15 | 只看該作者
你DLL的操作範圍為多少?
1 z9 x0 ]6 I3 f) w你每一級的delay cell的delay time又為多少?
* s9 T' q( K) x6 u+ C你的DLL的delay cell共用了幾級?
$ E, l1 q' @$ w# O3 x% ^7 |0 k有了這三個資訊之後,再去測試一下你的delay cell在可以工作的電壓範圍內相對應的delay time各為多少之後?! K% f$ u# w+ \4 ^' v8 _
就可以稍微推斷出delay cell可以在多少的delay time下工作,亦即可以推算出jitter大概會落在那個區間
3#
發表於 2012-7-26 12:18:28 | 只看該作者
spice的语法不是很熟。不过如果按照你说的,给个固定控制电压vcdl也有很大的jitter,那就得考虑1.是不是测量语法有问题,这个可以通过手工在波形上测量对比一下。2.仿真精度有问题。这个可以考虑调整一下仿真精度。
4#
發表於 2021-12-21 16:41:57 | 只看該作者
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-11-1 01:33 PM , Processed in 0.163009 second(s), 17 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表