|
本帖最後由 camby0816 於 2010-8-12 01:23 PM 編輯
% N+ k' s2 j: x0 t. {% l2 J, b8 T; l" `7 z
我有看過一篇paper模擬 LDO 的PSR (power supply rejection)- R$ \8 `$ F" B8 g
跟OP的PSRR 不太依樣
' r; r8 C# Z& h& e2 \0 q主要是差在PSR = Avdd = vout/Vdd- G% l" u7 }/ y$ R5 Z
PSRR= Ad/Avdd8 A6 `! x" f6 y% c) Z9 t- l' D
看他的定義是什麼9 `! {0 k* T% k T# z! L3 u7 q
有些電路並沒有像OP輸入端的增益Ad
, P. R {1 T3 z2 L例如 LDO , Bandgap ..等
) J/ z" {+ D: i* {) g所以只能測量 其power supply rejection (PSR)
7 v2 l% ^$ R9 S電路測試方法跟上述是一樣的
0 I% ?. T5 x2 B, }' |9 b0 y# F( {$ E5 N8 I3 k7 a: B
vcc vcc gnd 1.8 ac 1' c. x. L4 J- C: z% X; F; y& U
.ac dec 500 0.01 200meg
$ m( V& j" f* L$ q% a ~: Z- O.probe ac vdb(vref) |
|