Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 3535|回復: 2
打印 上一主題 下一主題

[問題求助] 請教幾個關於SDM的問題

[複製鏈接]
跳轉到指定樓層
1#
發表於 2009-7-20 15:24:09 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
最近在涉略SDM,也看了許多版上的討論
8 K3 O* X  s' ^+ x  _發現這還真是熱門的話題
; \$ _4 }& h1 t. w$ {& J! |在這有個問題
" d9 E" f& S# g& \9 @& t  x1 }: A3 k希望各位不吝賜教
- @1 h2 W; p0 R# E; ?  F1.就是假設我電路操作電壓是正電源vdd , 我1-bit dac出來的vref電壓我覺得應該是0 跟vdd , 但我看過一些資料,他們的vref會是大約2/3*vdd跟1/3*vdd ,  為什麼? , 這樣有什麼好處嗎 * d/ v% L& |: R( X9 @) `
2.我在估算SNR時 , 都是把DFT後的值 , [ 輸入信號的積分 / NOISE信號的積分 ] 再取db , 再根據理論公式來換算大約是幾bit , 最後再跑tran , 將輸入換成dc值來驗證有沒有到達想要的bit數 , 想請問這樣的方式有沒有瑕疵 , 有沒有少考慮到什麼 , |$ z% s! j0 g6 S* x6 R0 A# J
3. 因為我是跑spectre , 裡面有ㄧ階SDM 的behavior modle , 我跑的條件是fin=1k , fsample=4096k, OSR是2048 , 我tran跑了4m sec , 之後做dft  ,頻譜圖很正常 , noise shaping也有出來  , 但是我把behaior modle換成自己兜的電路, 上述模擬條件ㄧ模ㄧ樣, 我只改變了開關跟比較器(用real電路) , op還是用ideal的 , 跑出來的頻譜圖 ,在低頻小於500hz會往上翹 , 請問是什麼原因 , 想說是不是op的offset造成低頻的noise , 不過我op是用ideal的 ,應該不會有offset這個問題 ,
  m% q6 n4 I% \% O5 C( L2 L+ i4 C) d& J
6 d3 t& r! N+ g3 J& G以上幾個問題,想請教大家,感謝各位的指導
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2009-7-20 20:25:51 | 只看該作者
問題一:
8 b8 F, G3 u5 i/ N: Z7 k實際電路的Vref會以OPA的Output swing作考量,
$ ?/ C0 X% D5 y/ g8 y想一想哪一個OPA的OUTPUT swing可以0~~VDD?沒有
- }2 u& x8 M: |9 Q' n0 p' Y所以1/3*VDD~~2/3*VDD的Vref是比較正常的,  u% e  E0 n2 G  l5 E; e
可是怎麼有些論文是0~~VDD呢?, I" a) c# v+ [* f% \
因為比較方便實作,但是,回授係數可能會再調小一些!8 {( t, }+ Y' W4 q3 y3 h% ]
只是論文都不會告訴你!!

評分

參與人數 1 +10 收起 理由
markcheng + 10 感謝大大不吝支持,大家才有更好知識!!

查看全部評分

3#
發表於 2009-7-23 16:48:27 | 只看該作者
問題三:
1 {8 W6 ~3 \* \9 s6 s: z有可能是開關造成的noise,因為開關的noise大部分都是低頻的
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-12-27 02:12 AM , Processed in 0.160009 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表