Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 7163|回復: 24
打印 上一主題 下一主題

RAMBUS AND CADENCE COLLABORATE PCI EXPRESS SOLUTIONS

[複製鏈接]
跳轉到指定樓層
1#
發表於 2007-9-5 16:25:45 | 只看該作者 回帖獎勵 |正序瀏覽 |閱讀模式
RAMBUS AND CADENCE COLLABORATE AND DELIVER FULLY INTEGRATED AND INDEPENDENTLY VERIFIED PCI EXPRESS SOLUTIONS
* H5 h1 U+ A6 ^7 T; i, K: J/ q. D/ \New offering combines best-of-breed design and verification IP for high-quality, low-risk, and simplified design integration% V; D/ D& A% ]) }7 j) x

+ h9 n7 ]: D5 o: B5 eTaipei, Sept. 5, 2007 – Rambus Inc. (NASDAQ: RMBS), one of the world's premier technology licensing companies specializing in high-speed chip architectures, and Cadence® Design Systems, Inc. (NASDAQ: CDNS), the leader in global electronic-design innovation, today announced fully integrated and independently verified PCI Express® solutions. The two companies have collaborated and now offer highly adaptable PCI Express digital cores and PHY IP from Rambus, tightly integrated and verified with Cadence verification IP.
" `! j) v, z5 m6 Y7 n) C# T$ V4 J( A9 [! |1 {6 D
The result of the joint work provides SOC designers with an independently verified solution that seamlessly integrates Rambus’ design IP with the automated verification IP from Cadence. This solution helps shorten time to market with an efficient, predictable, and low-risk SOC design and verification to enhance the quality of the end product. In addition, the solution includes the Cadence Compliance Management System (CMS) featuring a PCI Express compliance verification plan (vPlan) and compliance tests, both of which have been specifically customized to the Rambus design IP. The CMS provides an automated plan and metric-driven solution to reach high levels of coverage without the need to develop tests. Based on the Cadence Incisive® Plan-to-Closure methodology, the offering allows customers to maximize design quality while minimizing protocol expertise and verification time.  
0 V4 n" b6 n/ c7 k  p* m' W- I
' Q  |0 f1 V  d- c! p9 L“As a company developing cutting-edge technology, it is critical that we build our solutions on proven, tightly integrated technology,” said John F. Brown, vice president, Engineering at Tilera Corporation. “Using the combination of the Rambus configurable PCI Express Digital Controller with the independently developed verification IP from Cadence enables the rapid and successful IP integration we are looking for.”
5 p: K  C  C# b/ `) z7 A7 {9 Q0 w( ~' u
“Through this collaboration, we are able to provide an ideal combination of Cadence verification IP and methodology expertise with Rambus design IP. This solution leverages the strengths of both companies, speeding up the IP integration process and increasing productivity and quality for customers,” said Steve Glaser, vice president of Marketing at Cadence’s Verification Division. ”Designers will gain a higher degree of predictability with the functional coverage provided by the Rambus design-IP-specific CMS. The result gives our mutual customers confidence that they will get to market on schedule with a quality product.“) Y: P5 I3 q& k8 {# a) X5 f, n

% ~/ U+ l9 v  J2 D  p3 xThe PCI-SIG-compliant and interoperability-tested Rambus PCI Express solution has been implemented and shipped in numerous high-volume applications. Rambus digital core IP has adaptable application interfaces that minimize the amount of glue logic required for integration. Rambus PHY cells are delivered as complete serial communication cells, optimized for maximum production yield.3 C! e/ M4 b& m- S- C" ^$ Z
" Z0 E% R* m) h1 ~
“Increasingly powerful computing and consumer electronics applications require IP solutions that are flexible and seamlessly integrate into our customers’ designs,” said Tim Messegee, vice president of Marketing at Rambus Inc. ”With this collaboration, Cadence and Rambus continue our commitment to provide the market with superior integrated IP and EDA solutions that accelerate time to market and reduce design risk.”
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
25#
發表於 2012-7-26 12:28:35 | 只看該作者
Rambus 的行動和伺服器記憶體架構能滿足未來系統在 3D 遊戲、高畫質視訊串流、擷取和編碼等各種應用帶動下持續成長的效能需求,同時提供無與倫比的功率效率。隨著串流影片、智慧型手機、平板電腦和其他智慧型行動裝置日益普及,為搭載最新功能組合的裝置提供必要頻寬的新一代動態隨機存取記憶體 (DRAM) 技術之需求也將與日俱增。
# N( C; ?. C' a: i* s1 l: `, a! T. L
GLOBALFOUNDRIES 的 28nm-SLP 技術是專為新一代的智慧型行動裝置所設計,以實現處理速度更快、體積更小、待機功耗更低、電池壽命更長的設計。這項技術是以塊狀矽 (bulk CMOS) 基板為基礎,並採用與高介電常數金屬閘極 (HKMG)相同的「閘極優先」(Gate First)方法,並已開始在 GLOBALFOUNDRIES 位於德國德勒斯登的晶圓1廠內量產。 2 J# z) X1 c% g2 k/ o" _
+ R6 g8 ^( V4 D; W5 P; V; o
在過去兩年裡,Rambus 與GLOBALFOUNDRIES 已合作設計出多款 28nm-SLP 測試晶片,包括核心 Rambus 記憶體架構的行動和伺服器應用。這些測試晶片運用 GLOBALFOUNDRIES 所提供的各種設計支援及解決方案,包括製程設計套件 (PDK)、延伸實施服務,及其 DRC+™ 可製造性設計技術。此前,在高速實體層(PHY)設計上,GLOBALFOUNDRIES 組裝支援團隊還為Rambus提供了銲線和覆晶等封裝方案。   p: N% p. j6 I
8 v1 [# z8 m2 `- b. D& C
更多關於 Rambus 採用 GLOBALFOUNDRIES 28nm-SLP 製程設計實作的詳細資訊,請參閱 GLOBALFOUNDRIES 的 28奈米合作白皮書:http://globalfoundries.com/eBook ... bus_WhitePaper.aspx
24#
發表於 2012-7-26 12:28:27 | 只看該作者
Rambus 與 GLOBALFOUNDRIES 共同展示 28奈米矽測試晶片之優異效能及功耗
# u* E$ W6 B# G
2 X! x/ O1 ~  o1 _( U【2012年7月26日,台北訊】Rambus (NASDAQ 代碼:RMBS) 與 GLOBALFOUNDRIES 公司今日宣佈雙方合作開發之兩款獨立記憶體架構式矽測試晶片的成果。第一款測試晶片是專為智慧型手機和平板電腦等行動記憶體應用所設計的解決方案,第二款測試晶片則是專為伺服器等運算主要記憶體應用所設計的解決方案。這兩款測試晶片均採用 GLOBALFOUNDRIES 的28 奈米超低功率 (28nm-SLP) 製程,為目前先進的系統單晶片 (SoC) 發展提供最省電及具最高效能的類比/混合訊號的產品,功耗及效能方面更是超出預期。 " J0 _% ^2 d& @! N8 r5 m4 L7 d
3 T- h3 ^' u5 n* D
Rambus 半導體事業部資深副總裁暨總經理 Sharon Holt 表示:「與 GLOBALFOUNDRIES 合作,對我們承諾持續創新並推出頂尖的電子產品效能至關重要。GLOBALFOUNDRIES 的 28nm-SLP 製程最適合用於以無可匹敵的功率效率實現 Multi-GHz 資料傳輸率。」
, x7 n, ~% C) B/ U/ O. S
3 E. Q* r: b: |% ]( n: h1 E4 xGLOBALFOUNDRIES 設計支援服務部資深副總裁錢穆吉先生表示:「我們的 28nm-SLP 技術為 SoC 設計師提供穩定的製程選項,適用於新一代的多功能消費性產品及行動裝置,並確保功耗最佳化,是在市場中取得成功的重要關鍵。我們很榮幸能與 Rambus 合作,展示我們擁有的能力與設計實現生態系統,以提供業界最具成本效益且多樣化的 28SLP 製程。」
23#
發表於 2011-2-10 14:10:12 | 只看該作者
繪圖卡及遊戲主機 (game console) 對於效能的需求是消費性產品中經常關注的焦點。體感遊戲 (photorealistic game play)、3D 影像及更豐富的使用者感受的需求使得系統和記憶體需求不斷提高。現今的高階圖形處理器最多可支援 128 GB/s 的記憶體頻寬,而下一代產品預期更將使記憶體頻寬推展到 1 TB/s 的程度。  
1 N7 J" T2 I; u2 R6 p4 P9 {; b1 Z* X' B' x( z
Rambus 運用本身卓越的訊號處理及記憶體架構專業知識,透過 Terabyte Bandwidth Initiative 進一步發展出許多關鍵創新技術,包括全差動記憶體架構 (FDMA)、FlexLink™ C/A 及 32倍速 (32X) 資料速率。另外最新發展的 FlexMode 介面技術可支援單一 SoC 封裝設計的差動及單端記憶體介面。FlexMode 技術應用於此類介面時不需要額外的接腳,透過程式設計即可將訊號處理 I/O 指派至資料或指令/位址。
6 N, Z  \3 E% t3 c, m
8 g0 k' U9 v' Q2007 年 11 月正式確立的 Terabyte Bandwidth Initiative 反映了 Rambus 持續致力於尖端效能記憶體架構的創新。此一規格是未來記憶體架構的基礎,將有助於遊戲、圖形及多核心運算等應用達到效能提升、資料頻寬提高且擴充、區域優化、訊號完整性提升及多模功能等效用。  ' z! v! p% @* _$ T% W
  t; N8 k, M3 l; j: u( d1 @
如需 Terabyte Bandwidth Initiative 的詳細資訊,請參見網頁: www.rambus.com/terabyte
22#
發表於 2011-2-10 14:10:03 | 只看該作者

RAMBUS 實現記憶體訊號處理再突破

先進的差動記憶體訊號處理可達 20 Gbps 單端記憶體訊號處理可達 12.8 Gbps
1 u) d5 B" B* @. X! e
' b: f, q0 |( [(台北訊,2011 年 2 月 10 日)   全球領先的技術授權公司 Rambus 宣佈已實現 SoC 至記憶體介面的突破性 20 Gbps 先進差動訊號處理,並開發出創新技術,將單端記憶體訊號處理推展到12.8Gbps,實屬空前。Rambus 同時開發出能夠將記憶體架構從單端無縫轉換為差動訊號處理的創新技術,資料速率可獲提升,以滿足下世代繪圖及遊戲系統的效能需求。( A0 m% [" ~3 V7 a& l$ x* y/ O

# C% B$ [& x( iRambus 兆位元組頻寬先導計畫 (Terabyte Bandwidth Initiative) 的最新進展預計將有助於包括 GDDR5 及 DDR3 等單端記憶體架構達到絕佳的功耗效率及相容性。除了 FlexMode™ 介面技術之外,支援差動及單端訊號處理的多模 SoC 記憶體介面 PHY 也可在單一 SoC 封裝設計中實作,完全沒有接腳相容的問題。Rambus 已在 40nm 製程矽產品測試工具中以 20Gbps 運作達到 6 mW/Gbps 的功耗效率。這些創新進展可因應功耗效率及相容性的需求,解決提升訊號處理速率的重大系統難題。 " x) n4 z# D2 v% o  A0 |* H
$ v9 i! |0 Z  c% V# i- c
Rambus 資深副總裁暨半導體業務部總經理 Sharon Holt 表示,Rambus提供能夠使單端訊號處理超越目前極限的解決方案,並且開發出無縫轉換差動訊號的方法,為產業的多向發展導引開道。由於 Rambus 以極高的功耗效率提升資料速率,並與目前產業標準記憶體相容,因此克服了技術和商業障礙,協助客戶得以讓產品發揮前所未有的能力。
21#
發表於 2010-8-3 16:36:02 | 只看該作者

RAMBUS 針對消費性電子產品推出高效能 DDR3 記憶體控制器介面解決方案

展示低成本wire bond封裝 運作速度可達到 1866 MT/s
3 R+ @& @$ V/ W$ A9 j5 M/ k, S' a$ n6 B# h/ X
(台北訊,2010 年 8 月 3 日)   全球先進技術授權公司 Rambus 宣佈針對消費性電子產品推出高效能、低成本 DDR3 記憶體控制器介面解決方案。Rambus 的 DDR3 解決方案採用低成本的wire bond封裝,是業界首款達到 1866 MT/s (每秒百萬次傳輸) 資料傳輸速度的運作晶片。Rambus 甫於美國加州舉行的 Denali MemCon 2010 會議中展示此一技術。7 q' t4 }6 {7 e5 |1 O
1 h$ N  j# ~) |6 v; i
Rambus 提供 PHY 開發套件 (PDP) 給 DDR3 記憶體控制器介面的授權客戶,以協助記憶體介面設計人員針對特定應用自訂 DDR3 配置。Rambus 的 DDR3 介面解決方案 PDP 包含所有必要的建構基礎、PHY 架構、線路圖、模型、一般佈局、平面圖、驗證 IP、實作文件、測試文件、設計腳本及模擬檔案,以確保設計順利進行。
* _+ l$ F: Q2 s: C( V- L( w) ^0 b' }2 f9 K8 p
Rambus 授權暨行銷資深副總裁 Sharon Holt 表示,被授權客戶可將 Rambus 絕佳的創新專利與領先的設計專業知識運用於經過矽驗證的 DDR3 介面解決方案,以滿足設計上的需求。採用wire bond封裝的高效能 DDR3 解決方案相當適合各種消費性電子產品,包括新一代 HDTV、數位機上盒,以及藍光播放器 (Blu-ray player) 與錄影機。
! S- ^2 l/ M7 T( m1 N% e) Y6 B' |: k3 T$ B2 s& D" r" S
DDR3 介面採用 Rambus 創新技術,其中包括:
- @" Y2 ~1 j# T! U•        FlexPhase™ 電路,可達到絕佳記憶體系統時序
; L& O; U. c, K' K! q8 x) k2 h•        輸出驅動器校正,可支援高速資料傳輸速率,並改善系統電壓容限 (system voltage margin)+ ?4 ~( q$ y) u- i. L8 ^$ M9 l
•        終端電阻 (on-die termination, ODT) 校正,可提升訊號環境. {3 L' u6 E3 i" k
•        LabStation™ 軟體,可迅速調出 (bring up)、描述特性 (characterization) 及驗證設計
  ~" Y0 Y; R6 F4 H7 E/ o& \3 S) b" c, q' |/ e
Rambus 並提供被授權客戶工程服務,包括封裝設計、系統電路板佈局、訊號與電源完整性的統計分析、參考準則,以及調出協助。這些服務有助縮短上市時程、支援穩定的作業及量產。Rambus 擁有 20 多年的高速設計經驗,是高效記憶體系統總體設計解決方案的領導供應商。
20#
發表於 2010-2-9 14:27:02 | 只看該作者
行動 XDR 架構能夠減少接腳數並縮小介面,因此可大幅節省 SoC 晶片的成本。另外,大幅減少快速轉換至節能模式所耗費的有效電力 (active power),即能降低功耗。這使系統設計人員能夠將記憶體子系統的功耗降至最低,進而延長各種應用中的電池電力,滿足不論是簡單的語音傳輸,或是要求嚴苛的立體 3D HD 視訊等多媒體應用。  P! S& b  d6 [3 U& X
; S5 ?1 y3 d5 c& m# N
行動 XDR 記憶體架構使採用 Rambus 創新行動記憶體的關鍵技術:
5 m( R) d  ^# j, P% y. s
+ D$ j; {! c9 ^$ C: D  B7 F# B•極低擺幅差動訊號 (VLSD) — 使用接地參照的雙向差動訊號處理技術,可針對需要超大頻寬及絕佳電源效率的應用提供高效能、低功耗且符合成本效益的解決方案。; V( a' n/ x+ L+ K+ J
•FlexClocking™ 架構 — 在 SoC 介面中運用不對稱分割並加入重要的校準與時脈電路,可大幅簡化 DRAM 介面的設計。* X6 ^; J: V$ \8 S) H
•進階電源狀態管理 (APSM) — 降低記憶體系統功耗,並提供各類低功耗及主動操作模式之間的超快速轉換時間。
4 E8 G- `' \7 `( X, z: _  H3 _, ?/ c0 ~& o& C* g
此外,Rambus 的 FlexPhase™ 及微線程 (Microthreading) 技術有助於達到行動 XDR 架構的絕佳電源效率。
2 [! j9 s2 d' b+ G% l) C. `) v2 r3 w$ a7 ]& x8 g
行動 XDR 記憶體架構的關鍵元件包括行動 XDR DRAM、行動 XDR 記憶體控制器 PHY (MIO),以及行動 XDR 記憶體控制器 (MXC)。行動 XDR 記憶體架構目前已提供授權。
19#
發表於 2010-2-9 14:26:27 | 只看該作者

RAMBUS針對新一代行動產品推出行動XDR記憶體架構

高頻寬、低功耗且符合成本效益的解決方案為消費者大幅提升優勢8 h, R0 }$ U! l- d
0 K! ?0 l. S6 C1 w
(台北訊,2010 年 2 月 9 日)   全球高速晶片設計技術授權公司 Rambus 宣佈推出新一代行動產品適用的行動 XDR™ 記憶體架構。行動 XDR 記憶體乃延續 Rambus 去年所發表的創新行動記憶體技術,能夠提供高頻寬且低功耗的記憶體架構,進而使裝置的功耗與效能充分滿足新一代行動產品的需求。
4 K. ^9 x0 F: y9 k; O6 n& `% L- I. x5 e- ^+ |! V' G
Rambus全球授權暨行銷資深副總裁Sharon Holt 表示,相較於現今的行動產品,未來的行動應用需要更高的效率與更長效的電池電力。行動 XDR 記憶體為設計人員提供理想的解決方案,能夠在低功耗且符合成本效益的完美表現下實現先進的行動設計。此外,針對能與目前生產製造基礎架構相互結合的SoC 和 DRAM 裝置,行動 XDR 架構可獨家提供上述優點,進而降低風險並縮短上市時程。$ }" W$ K% G9 ~7 R

0 ~8 X  ?6 K/ Q0 t行動 XDR 記憶體架構能使未來的行動記憶體平台達到各接腳 4.3 Gbps 的資料傳輸率,並發揮無與倫比的能源效率。在最耗電的使用情況下,如此突破性的效能可使 SoC 平台在單一行動 XDR DRAM 裝置中實現 17GB/s 以上的記憶體頻寬,同時將眾多行動產品的電池電力延長 30 分鐘以上。
18#
發表於 2009-10-26 14:14:09 | 只看該作者
Rambus 研究及技術開發資深副總裁 Martin Scott 表示,電池技術改進的速度遠落後於新一代行動裝置的效能需求。運用 MMI 來開發新技術可達到頻寬及功耗方面的突破性進展,進而實現先進的應用並維持長效的電池電力。
% L( ^  L! N+ G# x) N% ^2 e, t3 W9 \$ H: ]& _% D& D( D
Rambus 的 MMI 提供卓越的訊號處理及記憶體架構專業知識,其中包括極低擺幅差動訊號 (Very Low-Swing Differential Signaling)、FlexClocking™ 架構及進階電源狀態管理 (Advanced Power State Management),可協助開發關鍵的創新技術。此外,Rambus 的 FlexPhase™ 及微執行緒 (Microthreading) 技術亦大幅提升行動平台的功耗效能。
3 f) g2 L+ [( \' W" Q+ p$ _
) J: q# L7 t* ?$ K& e. \% yRambus 並於10 月底美國矽谷 Santa Clara 會議中心舉行的ARM TechCon 3 中,演講 Rambus 如何面對行動記憶體的挑戰。此次的主題為「行動記憶體是否將耗用大量電力」,著重記憶體系統效能、電源、外型體積及相關成本等層面,並且針對行動市場內最佳記憶體架構的製造,討論在擴展性、電源效率、電源狀態結束延遲 (power state exit latency)、時脈回復 (clock recovery)、訊號完整性 (signal integrity) 及低成本封裝等問題上的因應之道。
17#
發表於 2009-10-26 14:14:01 | 只看該作者
RAMBUS在行動裝置的記憶體技術上功耗效能獲得進一步的突破
- H5 m6 X) `$ ]- `" T1 W( I( Y) D晶片測試結果顯示較先前的功耗減少 1/3
" I( Z2 b+ b9 C' q# L1 u; t1 ?* }) J/ A/ V, A& T+ F
(台北訊,2009 年 10 月 26 日)   全球高速晶片設計技術授權公司 Rambus 宣佈其運用Mobile Memory Initiative (MMI) 所開發的最新晶片測試達到突破性功耗效能。最新的晶片測試結果顯示,高頻寬行動裝置的記憶體控制器透過MMI 創新技術的運用可達到領先全球的 2.2mW/Gbps 功耗效能。相較於初期的 MMI 晶片測試結果,此一數值減少將近 1/3 的功耗,而且大幅超過 LPDDR2 400 記憶體控制器所能達到的 10mW/Gbps。  X7 [8 O( a( W

: a6 [7 a) L5 |0 [. X5 d5 r自從 2009 年 2 月推出以來,Rambus 的 MMI 便致力以極低功耗達到高頻寬,進而實現新一代智慧型手機、小筆電、可攜式遊戲機及可攜式媒體產品的先進應用。採用 MMI 新技術的記憶體系統以 4.3Gbps 運作時,可使單一行動 DRAM 裝置達到 17GB/s 以上的記憶體頻寬。
16#
發表於 2009-9-18 16:30:41 | 只看該作者
Rambus kingston針對多核心電腦共同開發線程化記憶體模組原型
線程化記憶體模組設計可提升 50% 的資料處理效能並減少 20% 功耗
% X$ ^- a, c' c# v! q: w
(台北訊2009 9 18 ) & ?6 S7 g. N/ l( P
2 ^" \5 j/ d) ?* U( I8 q& H
全球高速晶片設計技術授權公司 Rambus 與全球記憶體產品的領導獨立製造商 Kingston Technology 宣佈運用 DDR3 DRAM 技術共同開發線程化 (threaded) 記憶體模組原型。相較於傳統的模組,初期晶片的結果顯示此一模組可提升 50% 資料處理效能,並減少 20% 功耗。
' \  Z2 G' m  u3 a/ O  M! U& \# |   X6 ?. A/ k$ G) K! g
由於筆記型電腦、桌上型電腦和伺服器在大量運算上的需求持續增加,# b) V( Z5 g+ D
對於DRAM 記憶體子系統的效能要求也大幅提高。因此,多核心電腦需要具備更大頻寬及更高效能以隨機存取DRAM 記憶體。
0 i5 H. ]; H% s; ^9 j5 {
# g+ w7 ?* o( ]. J& LRambus 研究員 Craig Hampel 表示,由於多核心電腦逐漸成為主流,DRAM 記憶體子系統勢必將面臨資料處理效能無法滿足需求的問題。Rambus創新的線程化模組技術採用平行的架構,能夠提供更大的記憶體頻寬以滿足多核心系統,同時降低整體的功耗。- n& P2 {! E2 r

0 P0 b; u, s( KKingston Technology 全球測試工程副總裁 Ramon Co 博士表示Kingston 尖端記憶體技術上與 Rambus 等創新業者密切合作共同開發先進的解決方案。Kingston TechnologyRambus專業團隊所共同開發的記憶體解決方案有助於克服多核心電腦的重大挑戰。
$ O2 D8 I6 O$ u# ^- e# D& }
% u/ M/ V5 ?5 M- c. ~  O線程化記憶體模組技術運用業界標準 DDR3 裝置及傳統的模組基礎架構,此技術能夠將模組區分為具備共同指令/位址連接埠的多個獨立通道,進而提升運算系統的功耗效能。線程化模組在完全匯流排的運用下可支援 64 位元組記憶體傳輸,因此,相較於目前的 DDR3 記憶體模組,可提升 50% 效率。此外,線程化模組的 DRAM 啟動次數是一般常用模組的一半,因此,可減少 20% 整體模組功耗。
15#
發表於 2009-6-24 16:40:19 | 只看該作者
RAMBUS 實現世界最快記憶體的絕佳功耗
7.2Gbps XDRTM 記憶體系統較 GDDR5 系統功耗少 40%
(台北訊,2009 6 24 )
5 J; d1 W. W. y& b
全球高速晶片設計技術授權公司 Rambus 宣佈推出完整的 XDR™ 記憶體系統,能夠以高達 7.2Gbps 的資料速率運作,並具備最佳的功耗效能。這款矽晶片內含 Elpida 最近推出的 1Gb XDR DRAM 裝置以及 XIO 記憶體控制器,能夠傳輸真實的資料型態。相對於 GDDR5 控制器,XIO 記憶體控制器的功耗效率較優達 3.5 倍以上,而且整個記憶體系統能夠以同等的功耗提供高達 2 倍以上的頻寬。此外,XIO 記憶體控制器的雙型態 (bi-modal) 運作可支援 XDR DRAM 及新一代 XDR2 DRAM

9 ?' f6 e  z+ Z+ F$ V4 f
* B# M6 q( h( SRambus 研究及技術開發資深副總裁 Martin Scott 表示,未來的圖形及多核心處理器需要在嚴苛的功耗及散熱限制下,達到更高的記憶體效能。Rambus 所發表的這項技術特別突顯 XDR XDR2 記憶體架構可達 3.2 7.2Gbps 的優異電源效能,同時可彈性擴充至 10Gbps 以上8 J# T2 ^$ L& p

) [9 m/ M: l- Z這款在美國加州聖荷西市的 Denali MemCon 2009 首度展出的矽晶片,是第一款支援XDR 記憶體架構所研發的產品XDR記憶體架構結合了& Q0 r- J( D6 f2 ~9 s, v9 h% o+ A
Rambus Terabyte Bandwidth
部份的創新計畫XDR2 的雙型態 XIO 記憶體控制器包含下列創新技術
2 w  t4 j9 A& k! V, [, ~. V9 Q/ B
2 T" R* h5 u# o8 W- c& N$ v
  • 全差動記憶體架構 (FDMA) – 業界首度透過時脈、資料及指令/位址 (C/A) 的點對點差動訊號處理提升訊號完整性及效能。
  • FlexLink™ C/A – 減少接腳數並提高可擴充性。
  • Enhanced FlexPhase™ – 達到全世界最高的記憶體訊號處理率,同時簡化佈線及電路板設計。

; R5 s* d( A# h" @" U- }/ Z此外,XDR2 記憶體架構包括:8 L* _  V3 u% i
# P) ]6 U5 i1 V: @
  • DRAM 核心的微執行緒處理 – Rambus 2005 年初推出,可提升資料傳輸效率,並降低功耗。
  • 16X 資料速率能夠以較低的系統時脈達到極高的資料速率。

8 L3 g- n; k! f6 ]5 L+ zXDR2 記憶體系統採用上述的創新技術,能夠使系統單晶片 (SoC) 所需的記憶體頻寬達到 500GB/秒以上。單一 4 位元組頻寬且效能為 9.6Gbps XDR2 DRAM 裝置能夠發揮高達 38.4GB/秒的尖峰頻寬,而且 XDR2 架構支援裝置頻寬高達 50GB/ 秒以上。* @3 E8 c0 ^2 x# Q& p

1 b3 H( S( @/ b" I) e. N由於 XDR XDR2 記憶體架構具有這些功能,其效能可延伸適用於廣泛多樣的裝置,諸如多核心運算、圖形、遊戲及消費性電子產品的電路板等。XDR 記憶體架構已由 Sony PLAYSTATION®3 電腦娛樂系統、DLP® 投影機、Teradici PC-over-IP 運算系統以及 Toshiba Qosmio® 筆記型電腦與 HDTV 晶片組所採用。
14#
發表於 2009-2-10 11:58:13 | 只看該作者
RAMBUS " P* u( @  E) r  S9 m. u, d
推出新一代行動記憶體技術
提供運作最快且電源效益更高的記憶體架構創新技術
(台北訊,2009 2 6 )7 s/ ?/ U$ C7 x. E
全球領先高速記憶體架構技術授權公司
, m5 g4 ^. n1 hRambus
發表其創新行動記憶體
  ]7 ]2 v* C/ B7 X; f: |4 h/ `(Mobile Memory Initiative)
技術。這項技術開發計畫聚焦於高頻寬、低功耗的記憶體技術,目標為在同等級最佳能源效率下,達到
4 g% c! ?# H) X! H3 [$ G: a4.3 Gbps
的資料傳輸率。此卓越效能可協助設計人員透過單一行動DRAM裝置,實現每秒超過17 Gigabytes的記憶體頻寬。這些技術推動的記憶體架構將可符合新一代智慧型手機、小筆電、可攜式遊戲機和可攜式媒體產品等應用需求。Rambus 也於
' j; @9 ?9 M) w  hDesignCon 2009
展場上以矽測試載具 (silicon test vehicle) 展示此創新行動記憶體技術。
  \2 f$ u( Y. ^+ G3 y* U9 n. S
( t! K" _7 n' q& S: V/ Q8 \4 f$ n
Rambus 研究與技術開發部門資深副總裁$ o& q7 P" S2 p, }7 S% d
Martin Scott
表示,隨著消費者對行動裝置的多媒體應用期望增加,市場也需要新的記憶體解決方案以滿足快速成長的頻寬需求。Rambus 透過此突破性創新行動記憶體技術的研發,支援廣泛多元的各式先進行動應用,進一步豐富全球消費者的生活。

$ u' H1 \; Y0 c* w0 h , J  _+ z7 Z% `
Rambus 結合其高頻寬的專業能力和高電源效率的訊號技術,為創新行動記憶體開發關鍵性的新特色,例如:7 w, w: u* o( u# Q/ H
+ _6 ]/ j; C8 ]6 Y- m0 L: d0 Q
  • 極低擺幅差動訊號結合差動架構中穩固的訊號品質和創新的電路技術,大幅降低主動功率消耗;
  • FlexClocking™ 架構為一時脈前送1 |! y7 _1 O. @2 I; y0 `/ ?
    (clock-forwarded)
    和時脈分配2 a3 c6 ]0 ~# ]9 u
    (clock-distributed)! k, N0 O2 H* r7 V1 @) l7 \; v
    拓樸 ,可實現高速運作和簡化的DRAM介面,以及
  • 進階電源狀態管理搭配9 N6 Z/ Q9 e& ]4 [1 `% B/ ]9 F
    FlexClocking
    架構,可提供省電模式之間的快速轉換時間,並可在不同使用模式下達到電源效率最適化的目標。

( \2 i: `: o% W& o/ J7 \Rambus的行動記憶體計畫以獲獎項肯定的! t+ i3 V4 h0 `* S- A1 X* y
XDR
記憶體架構和低耗電與
9 k% v' O3 ~" j& _* B- l$ y0 HTyrabyte
頻寬創新為基礎,更結合如 FlexPhase™ 8 A3 X0 U2 ?- p
Microthreading
等關鍵技術。過去近 19 年來,Rambus 的工程團隊不斷開發領先市場的創新技術,使訊號傳輸更快速、耗電更低。Rambus 也致力於高效與節能記憶體架構的進階研究、開發與應用,並投資於進階電路設計、高速邏輯介面、系統工程、訊號與電源完整性 (power integrity)、認證與測試等活動。Rambus 的工程師與科學家所開發的創新技術已在全球取得超過1200 項專利,包含已發布或申請中的件數。

* d; P+ x0 \& ~$ z$ ~0 M+ q/ s- ]
' }  Y, r9 n8 Y" [" p% j1 t更多 Rambus 創新行動記憶體的相關資訊,請參見網站:www.rambus.com/mobile
13#
發表於 2009-1-13 18:47:18 | 只看該作者
PANASONIC 採用 rambus DDR3 介面解決方案
架構可支援高達 1.6 Gbps 資料速度
(台北訊,2009 1 13 )
" G4 q- n6 b7 {5 b1 _- j
全球高速晶片設計技術授權公司 Rambus宣佈 Panasonic已獲授權使用RambusDDR3記憶體控制器介面解決方案,運用於其消費性電子產品系統LSI實務。此一完全整合式巨集功能晶片單元架構提供控制器邏輯與 DDR3 DRAM 裝置之間的實體層 (PHY) 介面,資料傳輸率最高可達1.6 Gbps

) l) a7 d6 c; |/ z# @ 7 |  O0 l7 I* C1 n, F+ Z
Panasonic 策略半導體研發中心總監 Satoru Fujikawa 表示Rambus 的高效能記憶體介面解決方案對於 Panasonic 的世界級消費性產品系列極具價值。該 DDR3 記憶體介面解決方案進一步提升了 Panasonic 推出創新功能及更高效能產品的能力,以滿足全球客戶的需求。
8 \% c" g# e; Q; T3 M; H 8 n5 `9 _5 m9 d. i; P
為創造大量生產與第一次試產即成功的可靠系統環境Rambus DDR3 記憶體架構整合專利的 Rambus 創新技術包括以時脈精確校準晶片資料的 FlexPhase™ 時脈調整電路、可校正的輸出驅動能力 (Calibrated output drivers)以及晶片上的終端電阻 (on-die termination)
0 b. ~; ~7 _! C2 O* u7 s5 L- n: B5 Q$ M
9 d% Z$ [% R9 j2 i; M" ~
Rambus 授權及行銷資深副總裁 Sharon Holt 表示,更快的匯流排速度與更高的峰值傳輸率是未來應用效能的重要關鍵。Panasonic 團隊正處於推動新一代數位產品的最前線,而 Rambus 的先進 DDR3 記憶體架構可加速產品上市時程、提升效能,並且強化系統可靠性。% A, }' S% x: ]# o% h' y4 J" T

- M& G: D: C* j8 ]- F! R) KRambus 介面解決方案提供全方位的架構與系統設計,以及設計模型與整合工具。此一解決方案包括 GDSII 參考資料庫、時脈模型 (timing model)、佈局驗證電路表 (layout verification netlist)、邏輯閘層次模型 (Gate Level Model)、區塊配置與繞線佈局略圖 (place-and-route outline),以及配置準則。其中另提供封裝設計及系統機板佈局等服務。有關 Rambus DDR3 記憶體控制器介面的詳細資訊,請參閱 www.rambus.com/ddr
12#
 樓主| 發表於 2008-8-27 18:18:15 | 只看該作者
Qimonda 開始為PLAYSTATION®3 電腦娛樂系統量產 Rambus XDR™ DRAM
8 B- b- C; p4 g: U7 r
+ ^+ g+ E0 ?' ?4 x: @(台北訊,2008 年 8 月 27日)   全球主要高速記憶體架構技術授權公司 Rambus Inc. 與記憶體產品領導製造商 Qimonda AG今日共同宣佈 ,Qimonda 開始量產 PLAYSTATION®3 (PS3™) 電腦娛樂系統所採用的 XDR DRAM。   Z8 [. u- J, t* C# V: J
' S7 w% D( r# B# f+ `3 `4 Q
Qimonda 的第一批 512Mb XDR DRAM 樣本,已於 2008 年 1 月開始出貨。Qimonda 推出 XDR 記憶體解決方案,擴充了專門應用的 RAM 系列產品,以針對高效能與高頻寬應用的需求,進一步滿足迅速成長的全球電腦運算與消費性電子產品市場。
) o$ P$ ^: w8 U% z  l( y8 ?7 q2 l( J. l9 ?& T' X
Qimonda 專門應用 DRAM 副總裁 Robert Feurle 表示,Qimonda對於開始量產 PS3 適用的 XDR 產品感到十分榮幸。這項里程碑凸顯了Qimonda 的產品多樣化策略,以及在專門應用記憶體市場的領導地位。Qimonda 已準備好以 XDR DRAM 支援所有客戶的各種應用。- W* f+ j) R4 c  p% ^4 O) J
4 h) @$ Y1 _: v+ B1 g
XDR 記憶體架構已證實適用於講求成本效益、大量生產的應用。Qimonda 的 XDR DRAM 運作速度高達 3.2Gbps,以單一 2 位元組頻寬裝置提供 6.4GB/s 的尖峰記憶體頻寬。未來 XDR DRAM 的設計可達到 6.4Gbps,每一裝置可提供 12.8GB/s 的頻寬,因此效能將遠超過目前的標準記憶體。透過 XDR DRAM,設計人員能夠以最少的裝置達到前所未有的效能。
! H/ h8 M9 k! W  \2 n# H$ M6 l8 e) w0 I, h  j* r
Rambus 全球銷售、授權暨行銷資深副總裁 Sharon Holt 表示,Qimonda 的領導地位與專注於 XDR 記憶體架構的成果,使這款進階記憶體解決方案的供應範圍擴及消費性與電腦運算等各項應用。Rambus期待透過與 Qimonda 延續XDR 記憶體解決方案上的合作,以滿足效能要求嚴格的大量應用。" A$ g( v* ?  ?+ [- E  H0 |3 m

, Y' T3 ?5 k& M2 s/ B5 ]9 l, S獲獎肯定的 XDR 記憶體架構,具有完備的技術支援,從晶片設計到系統整合,包括以專利 Rambus 創新技術為基礎的重要啟用技術,包括低電壓、低功耗差動式 Rambus 訊號等級 (DRSL)、各時脈週期傳輸八位元資料的八倍速傳輸 (ODR) 技術,與時脈精確校準晶片資料的 FlexPhase™ 電路技術,以及提升訊號完整性與調整性的動態點對點 (DPP)。
11#
發表於 2008-4-24 15:34:47 | 只看該作者

RAMBUS 與 SPANSION 簽訂合作備忘錄 合作開發新一代快閃記憶體解決方案

(台北訊,2008 年 4 月 24日) 全球高速晶片設計技術授權公司 Rambus (納斯達克股票代碼:RMBS),今日宣佈與全球最大專注於快閃記憶體解決方案供應商 Spansion® (納斯達克股票代碼:SPSN) 簽訂 DDR 工程服務協議,以及未來共同開發 MirrorBit® 快閃記憶體解決方案之合作備忘錄 。
& L( r: ~' G2 ^& k; I
, _1 v# [0 C7 _* VRambus 將提供 Spansion DDR 工程服務,協助 Spansion 加速推出強大的高容量產品,服務包括訊號完整性模擬、系統與封裝設計,以及精確系統內電壓和時序容限監測。
" o6 B; m3 b' L! O' s
) j" X1 ~) {6 n( p" ySpansion 應用與平台工程執行副總裁 Ali Pourkeramati 表示,快閃記憶體在電子裝置中的應用日趨普遍,使消費性電子產品得以不斷創新,更趨多元化。Spansion 在快閃記憶體領域累積的專業知識,加上 Rambus 在訊號完整性及記憶體介面的豐富經驗,將有助於新一代先進 MirrorBit 快閃記憶體解決方案的開發。1 h& v& Q9 W3 [4 ~+ D% B0 W
6 @6 I# _6 f8 R6 h9 ]
Rambus 工程資深副總裁 Martin Scott 表示,Spansion 在快閃記憶體方面擁有優異的專業經驗,是開發未來消費性電子產品突破性解決方案的最佳選擇。期盼在雙方合作之下,能夠在快閃記憶體系統的功能方面提出重大進展。
7 T" r+ @% z- Z6 r
0 R" _' A8 K2 n, Q6 g3 LRambus 與 Spansion 已在 2007 年初簽訂了專利授權合約。Spansion 解決方案的主要重心在於整合快閃記憶體市場,已獲包括全球前十大手機、消費性電子以及汽車 OEM  廠商採用。
10#
 樓主| 發表於 2008-4-23 16:45:03 | 只看該作者

RAMBUS 宣佈授權IBM多重協定SERDES

單一低功率 SerDes IP單元支援從1.25到6.4Gbps 的廣泛範圍協定4 s' W2 K4 O7 v% O' T! M& {- N
9 O' F) {6 l/ L6 W& e4 l
(台北訊,2008年4月23日) 全球高速晶片設計技術授權公司Rambus (納斯達克股票代碼: RMBS),今日宣佈授予 IBM Rambus先進網路、伺服器和一般ASIC應用所需之多重協定SerDes (串列器/解串列器) 單元。此一精密的多重協定SerDes 單元將提供IBM一個高效能與低功率的解決方案,以供其45奈米絕緣層上覆矽 (SOI) 技術之應用。8 N# [& n7 G) N: V! \+ R
9 H% L2 i# H6 Z1 {* O1 t
IBM半導體解決方案副總裁 Steve Longoria指出,ASIC和伺服器的SerDes需求日趨嚴格,並且涵蓋許多協定。Rambus的多重協定SerDes解決方案提供IBM一個具彈性的IP解決方案,能夠簡化設計流程,同時又不至影響效能、亦不會增加耗電功率或矽晶粒面積。0 e" s; L1 W! x9 g8 S, K
: ^& h9 U" V& Q
Rambus 多重協定 SerDes 為單一IP 單元,其利用可擴充架構,提供1.25 Gbps 到 6.4 Gbps的數據傳輸率。它具有先進的Rambus 相位鎖定迴路 (PLL) 架構,能在多種作業數據傳輸率下達到低抖動 (low-jitter) 的效果,並且在小矽晶粒面積當中達到同類最佳的效能。
, \3 E1 U! H% S5 t6 [+ D/ g+ I2 l
- F6 S7 `7 n# ?( ~" y; q9 |Rambus的全球業務、授權與行銷資深副總裁Sharon Holt表示,客戶面臨設計上的挑戰,需要高性能與低耗電的解決方案,才能夠滿足其應用上的需求。IBM以其先進技術著稱,Rambus很榮幸能為其ASIC library和產品系列提供創新的多重協定SerDes解決方案。+ X& i3 h% f" l/ o* T9 y

# K& C& {( P$ M3 B- U7 Q' ARambus SerDes解決方案同時也整合了 Rambus LabStation™ 特徵化環境,能夠達到完整的資格符合、先進的測試性功能,並縮短產品上市時間。
9#
 樓主| 發表於 2008-4-2 13:57:16 | 只看該作者

XDR DRAM出貨量越過5000萬枚銷量里程碑

屢獲殊榮的記憶體架構為先進計算和消費電子應用提供優異帶寬
+ o0 v/ p" T/ x$ x# B; N8 G3 ?! z; h6 o* J/ N6 B
美國商業資訊2008年3月31日加州洛斯阿爾托斯(LOS ALTOS)報導—Rambus公司(納斯達克股票代碼:RMBS),是一家專業從事高速晶片架構的世界一流技術特許公司,今天宣佈其客戶已在全球範圍交付5000多萬枚XDR ™ DRAM晶片。
; R' @8 H: z7 ^2 \# m7 B! Q$ o+ N3 j, y0 g7 [% N7 F& p( V
屢獲殊榮的XDR記憶體架構包括許多基於Rambus有限公司的創新專利的關鍵使能技術,其中包括低電壓、低功耗差分Rambus信號電平(DRSL);八倍率資料傳輸率(ODR)技術用以在每個時鐘週期裡傳輸八位元資料;FlexPhase ™ 電路技術為資料和時鐘提供精確片內校正;動態點對點(DPP)則提高了信號完整性和擴展性。
' B2 F% a3 v- v) f' F( @5 e
8 T" e8 V/ G% [1 ^爾必達(Elpida)記憶體有限公司數位消費類業務負責人Yoshitaka Kinoshita先生說:「對於高性能且具備成本效益的儲存解決方案的需求持續顯著增長。由於有了XDR記憶體架構,爾必達公司可以為我們的客戶提供優越的DRAM產品用以實現令人驚訝的新性能。」
5 ]& p& E2 Q) b$ y1 Z
1 u3 t' f& t; w經證明,在大容量的成本競爭型應用中,運行在4.8Gbps速度上的XDR記憶體架構在單枚雙位元組寬度XDR DRAM晶片上可提供無與倫比的9.6GB/s的峰值記憶體帶寬。而產品發展路線圖中的8Gps版本則可以在每個晶片上提供16GB/s帶寬。XDR DRAM與目前標準記憶體相比,提供了更高數量級的性能。設計者可以利用XDR DRAM以最少的晶片實現前所未有的性能。) x$ X8 b* x& l- b( W
2 V/ y# D2 Y" Y2 ~
Rambus有限公司的全球銷售、特許及行銷高級副總裁Sharon Holt先生說:「對於先進消費應用和計算應用,XDR記憶體架構是一個理想的解決方案。我們完善的XDR記憶體解決方案和綜合工程服務可以最大限度地降低風險,並幫助我們的客戶將突破性的產品推向市場。」7 B: K! \) _$ B: j: u: o
$ ?6 R( s0 l3 z, I; T# B2 B3 t8 |
最近來自XDR DRAM被授權人的重大里程碑式事件包括:2007年10月,由爾必達記憶體有限公司推出了業界最快的記憶體,即512百萬位元(Mb)4.8Gbps XDR DRAM。該晶片提供了業界領先的資料傳輸速率,單個晶片速度為9.6吉位元組每秒(GB/s)。此外,奇夢達(Qimonda AG)公司已經開始交付其512Mb XDR DRAM樣品。
8#
發表於 2008-3-31 21:17:31 | 只看該作者

XDR DRAM 出貨跨越五千萬里程碑

屢獲獎項肯定的記憶體架構 為先進的運算與消費者電子應用提供優越的頻寬效能
. P9 |3 b* V% L8 i1 {/ C
7 y- n, X( L* _+ N0 N, \0 @7 c- ^4 G(台北訊,2008 年 3月31日)全球高速晶片設計技術授權公司 Rambus(納斯達克股票代碼:RMBS),今日宣佈全球 XDR™ DRAM的元件出貨量已達逾五千萬顆。
+ t1 ~# |. ], d# |8 K. b3 D! @; v3 l
  N4 z- y  F/ c0 e' y0 ~$ Y) R6 s屢獲各大獎肯定的XDR 記憶體架構,主要特色包括從Rambus創新專利所研發而成的多項關鍵技術,例如低電壓、低功率的 DRSL 技術;可在每個時脈週期傳送 8 位元資料的8倍速傳輸 (ODR) 技術;可提高晶片內資料排列與時脈校準精確度的FlexPhase™ 電路技術;用於增強信號完整性和可擴充性的動態點對點 (DPP) 技術等。+ c: K, V% i- O% g0 c

$ G8 A9 Q4 u2 ?" {爾必達(Elpida Memory Inc)數位消費者電子產品部門主管Yoshitaka Knoshita表示,市場對高效能與符合成本效益解決方案的需求持續大幅成長,而利用XDR 記憶體架構,爾必達能提供客戶具備更新、更優異功能的DRAM產品。( R3 h, g% `6 n* h- V* B6 x% }

( l8 E& C. o! @4 @XDR 記憶體架構已大量應用在具成本競爭力的產品中,是以4.8Gbps頻率運作,一顆2位元組寬的XDR DRAM能提供市面上難以匹敵的最高記憶體頻寬9.6GB/s。Rambus計畫將XDR DRAM頻率擴充至 8.0 GHz,並為每項元件提供 16.0 GB/s 頻寬,以持續提供一系列較目前標準記憶體更高的容量與效能。透過XDR DRAM,設計人員即可利用最少裝置,實現前所未有的極高效能。: F% r' C# `  m- p: R

) U# p, s# O) }, hRambus銷售、授權與行銷資深副總裁Sharon Holt表示,XDR 記憶體架構是高階消費者與運算應用的理想解決方案。Rambus完整的XDR 記憶體解決方案與全方位的技術服務能夠將風險降到最低,並且協助客戶將突破性的產品導入市場。
4 f2 d( u4 g0 d0 g' z# Y0 ?2 V2 p! I3 @) i% w
近期獲XDR DRAM 授權廠商所達成的里程碑包括在2007年10月推出業界最快的DRAM—爾必達512 Megabit (Mb),4.8Gbps頻率的 XDR DRAM 能以單一裝置提供領先業界的 9.6 GB/s數據傳輸率。除此之外,奇夢達(Qimonda) 512Mb XDR DRAM的樣本亦已開始提供。
7#
發表於 2008-3-28 14:58:20 | 只看該作者

美光科技不同意陪審團對Rambus反壟斷審判的判決

美光公司認為陪審團的判決不符合證據和以前的判決,打算對判決結果進行上訴$ ^( O% j/ {9 u8 ?$ l* H# P
6 `/ L5 t9 }& L, h! ~* z! A% X8 w* m0 ?  h
美國商業資訊2008年3月26日愛達荷州樹城報導——美光科技公司(紐約證券交易所股票代碼:MU )今天宣佈,它堅決不同意美國聯邦法院陪審團的如下判決,即Rambus公司未違反反壟斷法或在制定電腦晶片業重要標準時非法欺騙JEDEC成員。陪審團的判決結束了1月末在聖荷西加利福尼亞州北部地方美國聯邦地方法院開始的審判。( _  o$ l- I) {3 t# w* S1 {, D+ K: k
- C$ z4 V4 J* X/ [
在審判中,美光與同業記憶體製造商海力士半導體公司(Hynix Semiconductor)和南亞科技公司(Nanya Technology)認為,Rambus公司違反了反壟斷法,即該公司透過其專利壟斷或企圖壟斷六個技術市場,這些專利涵蓋關於DRAM介面技術的JEDEC行業標準中的內容。
. [5 H+ S7 D  |  q; r4 {. Q' |" _% q0 G3 z* Y; |) \
美光公司堅定地認為,在審判時它提出的證據證明Rambus公司違反了反壟斷法並實施了詐欺行為,美光打算對判決結果提出上訴。美光公司的官員還認為,陪審團的這一判決不符合美國聯邦貿易委員會(FTC)和歐洲委員會(EC)之前的判決。2006年8月,美國聯邦貿易委員會一致判定,透過一連串的非法及欺騙性的行為,Rambus公司能夠扭曲關鍵JEDEC標準制定過程,並從事反競爭的“阻滯”電腦記憶體業發展的行為。類似地,2007年7月,歐洲委員會發表了《異議聲明》,聲明中表達了這樣的意見,認為Rambus在標準制定過程中實施了蓄意欺騙行為(又稱“專利伏擊”),隨後就相關專利的使用索取了不合理的使用費,違反了歐洲委員會法律。/ b5 R9 m: P! \
; g& s2 Q2 U1 D* y) @
美光公司負責法律事務的副總裁兼總法律顧問Rod Lewis表示:「美光公司認為,Rambus公司從事了一系列欺騙、銷毀證據、虛假證詞和其他不正當活動,企圖誤導和提取不公正的專利許可費用。我們將繼續提出我們的有力指控,Rambus公司從事了各種損害美光利益的非法活動。」
: O. `) d" Q, ?% n* V+ N2 N0 q( H/ Y& p9 O+ A5 J
涉及某些對Rambus行為指控的這一審判階段只是美光與Rambus若干懸而未決的案件中的一個階段。例如,在2007年12月在特拉華州由羅賓遜法官審理的法官審判中,美光公司提出證據,認為Rambus銷毀證據並從事不法訴訟行為,以從美光提取不當的許可費用。作為這些不法行為的後果,美光公司已經要求美國特拉華州法院駁回Rambus向美光提出的專利索賠。關於此案的判決仍在審理中。0 S0 w8 J3 @' a1 z
- N& Y$ _& M2 @- F# T+ ^8 x
另外,美光也認為,Rambus的專利權是無效的,沒有受到侵犯,是不能執行的。最近,在關於Rambus一項關鍵專利的複審中,美國專利和商標局(PTO)初步拒絕了Rambus要求的一切索賠。2008年2月,作為複審過程的一部分,美國專利和商標局初步拒絕了Rambus的美國專利6715020的所有索賠,該專利是Rambus向美光公司和其他記憶體製造商索賠的專利之一。一組其他重要Rambus專利仍在美國專利和商標局等待複審。同樣,歐洲專利局(EPO)已撤銷或大幅縮小了Rambus在各歐洲國家對美光的專利索賠。結果,在英國、德國和義大利,Rambus的侵權索賠均被駁回。
7 \" R2 }9 O2 ~# C; a  P2 ~$ G( W4 x9 ^/ x
2000年9月,Rambus公司在英國倫敦、德國曼海姆、義大利蒙紮和法國巴黎對美光提起侵權訴訟,指控稱美光侵犯了Rambus的歐洲專利525068。2000年10月26日,美光公司向歐洲專利局提出對Rambus的歐洲專利525068的異議。2004年2月,歐洲專利局永久地撤銷了該專利。因此,英國倫敦和德國曼海姆法院隨後也駁回了Rambus的專利侵權案件,並將訴訟費判給美光。當法院駁回Rambus的侵權指控時,義大利蒙紮案件2001年5月24日被駁回。法國巴黎案件的駁回仍在審理中。0 O$ W( r3 T. J) S- w9 a) J. _) j

! ^& a$ Q/ Y/ r+ f% Y6 F2001年8月,Rambus公司在義大利帕維亞起訴美光,指控稱美光侵犯了Rambus的歐洲專利1022642。2001年9月,美光公司向歐洲專利局提出對該專利的異議。2005年5月,歐洲專利局異議司初步駁回了所有642號專利的索賠。Rambus公司隨後放棄在義大利帕維亞對美光專利侵權案的起訴。
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-6-29 12:45 PM , Processed in 0.153519 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表