|
從系統層面到類比混合訊號和 RF 設計 Cadence RF Design Methodology Kit 為客戶提供最週延的無線設計解決方案 5 m% S& i+ Q. O7 @; P4 U7 [
$ f+ c7 R* |! X j% p/ k8 n2007 年 6 月 18 日台灣新竹訊 ─ 提供 LAN 或WLAN 管理與連線能力的頂尖控制器IC設計與開發廠商泰發科技(Taifatech)宣佈使用 Cadence 益華電腦 (NASDAQ:CDNS) RF Design Methodology Kit,讓無線超寬頻(UWB)晶片設計週期的開發時間縮短 30%。UWB 無線技術的用途是透過大型頻寬(>500 MHz)傳遞資料,主要應用在無線、消費性電子與個人電腦市場。
; O- q: {/ a5 O6 X5 r. d; U+ L
( _/ y) X9 L$ S" h7 G% X, C「 Cadence RF Design Methodology Kit 搭配相關的參考設計與經過驗證的方法,能夠讓我們的超寬頻晶片開發時間縮短 30%,」泰發科技技術長張子量先生表示:「從整個晶片設計流程的前端乃至於後端作業,RF Kit 為我們的設計工程師提供單一解決方案的優勢,並且以跨不同設計團隊的 RF設計流程,實現最高的生產力與最低的風險。」 8 W7 _- d0 Y1 T# I& z' G
/ ^ a n" W3 T& h% \/ [
以效能為考量的架構設計取捨與元件大小等因素,都可以在設計初期輕鬆評估與檢驗。這種多重領域與多重層級的協同模擬(co-simulation)設計環境,讓設計師能夠以更具效率的方式處理複雜的無線SoC設計,還能夠在初期階段找出並修正系統錯誤。 9 J1 p' ?3 l' Z. {5 Z
: E k1 D% `* R「泰發科技這樣的客戶必須持續以更低的成本和更短的時間來滿足全新與嚴苛的無線 IC 市場需求,」Cadence 行銷與策略部門企業副總裁 Craig Johnson 表示:「我們的Kits能夠提升設計時程的可預測性與效率,並且以Cadence技術的應用來因應客戶特殊設計的挑戰。」 5 q( r0 T0 n0 Z- ?1 a8 S, D
v) J" K4 L/ e$ T# B
RF Kit 包括一個 802.11 b/g WLAN 傳輸晶片(transceiver)參考設計、完整的一套 RF 驗證 IP、測試與模擬計劃以及適用性諮詢,以對應 RF 設計與分析方法。這個Kit著重在前端至後端的 RFIC 設計,因應行為建模(behavioral modeling)、電路模擬、佈局、寄生萃取(parasitic extraction)與重新模擬、雜訊分析與電感器合成(inductor synthesis)。這款Kit也可以在單一system context中合併各種 IC 驗證方式,運用系統層級的模型與測試平台供 IC 設計師使用。Cadence RF Design Methodology Kit 的詳情請上網查詢:http://www.cadence.com/products/kits/ , Q: u. e' J' \) o7 A
# }7 v) e$ B' y# Q+ d" Q2 l2 QCadence Kits
, R, N4 O* f5 ?! G' i
+ Y: J/ `( O" T8 kCadence Kits 讓 IC 設計師能夠加速技術特定產品的開發流程,並且因應EDA 技術各種不同的設計挑戰,譬如類比混合訊號、系統封裝(SiP)、coverage-driven功能驗證,以及RFIC。使用這些 Cadence Kit,客戶可以更著重在不同設計的設計資源,而非開發設計基礎架構上。 |
|