Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 5364|回復: 7
打印 上一主題 下一主題

[問題求助] Partial Reconfiguration(Xilinx FPGA)

[複製鏈接]
跳轉到指定樓層
1#
發表於 2007-3-30 00:28:11 | 只看該作者 回帖獎勵 |正序瀏覽 |閱讀模式
版上的各位先進,因為在找資料,無意間也發現了此討論區,
; |. D% Q4 v9 \6 {因為我目前也是在做FPGA相關的研究,目前還是學生而已啦^^"* l& |9 s; r5 i
想問一下下,版上有人對這方面有研究的嗎?, S/ Y0 o! g. }  X+ ?
Xilinx FPGA(Virtext II/Pro, Virtex 4, Virtex5)可以support partial reconfiguration,在PR flow上一直出現一些問題,若有經驗的先進想和您請教,非常感謝:>
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
8#
發表於 2007-8-28 22:38:21 | 只看該作者
1. 自己設計新的bus? ==>建議:用Xilinx所提供的. u7 M2 B) Y; e: w
2. JTAG? or selectMAP? ==> 基本上 JTAG就可以這樣玩了.
, R. N7 ~  B( \; Y9 M* O# m2 J3. ISE6.3 ==> 挑個最新版的來用就對了,學校的研究單位,Xilinx應該會免費寄給你們吧。9 x* ~/ F) v+ }7 q6 f( e# _3 _
4. 如果需要Source 的話,建議上Xilinx的網站上去下載範例來玩玩,馬上就可以捉到那種feeling了。( }6 I, g7 V* T/ `9 t

+ m* ?) M" n1 x" Z- Y4 G這樣不知道有沒有幫到你的忙~~~算一算日子現在應該畢業了吧~~:o
7#
 樓主| 發表於 2007-4-5 01:28:23 | 只看該作者
我們是要設計加ICAP做self-reconfiguration.....
# j" i! x  {2 y0 Z' ~) a" k目前由EDK加上HWICAP,然後export到ISE做modular design.......9 O" l0 ~; N% W+ x
請問一下,那你的nmc file有轉成xdl重新更改嗎(自己設計新的bus)?還是用原來Xilinx提供的而已??
' G9 V0 z. t1 {, A/ F2 Y你的configuration是用JTAG? or selectMAP?) E9 B1 X7 s% d. }4 r1 {% E. p* t
還有你之run那個flow有沒有遇到什麼問題?5 y* E; D! E& N0 d" k2 h* i
應該是用ISE6.3?6 z+ t; C2 M' Z& J
目前是有新的PR flow,也有新的slice-based bus macro,ISE要改成PR version......
& C( P; y7 t4 M  P3 y  z) LVirtex II/Pro你應該是採用column-based,目前有提供tile-based.....在Virtex II/II Pro、Virtex 4/5都可以......
, y2 |! N& Q$ e8 q+ C4 O可以和你討一下論文嗎?還有source,謝謝
- A# M' r3 K% ]- E/ @0 `2 ?# x( c6 b# e/ y
P.S.元智畢業的同學嗎??有看過一篇
6#
發表於 2007-4-4 10:52:04 | 只看該作者
Partial Reconfiguration(Xilinx FPGA)  這東西我玩過: d+ v# z3 d6 B
老實說,我碩論是做這個的 XD  ) F  i+ V9 c% C7 V  p1 c0 ^4 E
我最多也只做到可以置換啦,那時我是用Virtext II/Pro 再設定它的Bus Macro 若設定規劃得好
# E0 d# w2 h+ L! r基本上communication可以弄到正常,不過挺麻煩的,我記得我的bus macro是用tri-state做的  " [" m0 f$ ?. ?3 z9 d
但做好後是會怪怪的,它的spec.是建議這樣使用也別無它法可改善,不知道你的問題是??
5#
發表於 2007-4-3 10:07:07 | 只看該作者
另外, 給你良心的建議~~~儘可能不要在code中寫tri-state
; B7 E: x5 s$ o1 u- @7 R如果是PLD的話, 在最後的top module加, 如果是ASIC的話, 選個bi-directional的IO pad就好...
4#
發表於 2007-4-3 10:05:06 | 只看該作者
老實說這個tool我沒用過, 我只是聽用的比較熟的同事說超好用的, 所以我想是不是你哪邊沒設定好的關係呢???
3#
 樓主| 發表於 2007-3-31 02:00:38 | 只看該作者

回復 #2 tommywgt 的帖子

嗯嗯~~PR只有Xilinx有,PlanAhead這tool我有用過,就Xilinx的文件有提到有support PR,但在不同的modules的communication用bus macro會有問題,早期Tri-state buffer不保證可以run,新的8 L( r2 h1 h, ~$ d( N7 I
slice-base bus macro在Virtex 4也是會出現問題,不知版上是否有人也在做這方面的研究?可以互相交流一下,謝謝
2#
發表於 2007-3-30 11:03:27 | 只看該作者
我建議你用這套tool
# U# ^: r2 x$ h! l7 e3 R, I3 r
; l( A; F/ U7 o& cPlanAhead Design Analysis Tool* s+ L0 A# j, L  |# c0 n: t) `! x$ N

. I' g  \% A8 g/ s, Y. s1 K這個也是Xilinx tool之一, 好用的好東東, 這部分Altera就沒有的樣子
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2025-2-23 05:00 PM , Processed in 0.160009 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表