Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 41682|回復: 46
打印 上一主題 下一主題

[經驗交流] Xilinx Virtex-5 vs Altera StratixIII

[複製鏈接]
跳轉到指定樓層
1#
發表於 2007-2-9 15:09:53 | 只看該作者 回帖獎勵 |正序瀏覽 |閱讀模式
Xilinx跟Altera征戰也過了數10年了, 這其間Xilinx理所當然是老大, 然而這幾年間Altera的表現也非常亮麗. 三年多前, Lattice由CPLD老大加入FPGA戰局, 這一段時間FPGA大量的降價, 不能說Lattice毫無功勞.8 H: O1 c' \. h* O/ [  g# r9 A! l
1 a* b* ?. b& R& h
話說Altera老是在和Xilinx嗆聲, 說他的FPGA才是世界最新進的, 底下我收錄了二段"各說各話".6 [5 f2 ], y$ J1 S1 i
雖然這是典型的一個FPGA各自表述, 但是你有什麼看法呢?" s, S* P6 g, u( K
* U3 Z# n8 |* k. B! A# [4 o6 [& y
Xilinx說法
1 r. d+ f& Z, t4 n* Creference: http://www.xilinx.com/products/s ... x/virtex5/index.htm
$ ]: S) x) ^$ o8 e4 c
3 Y1 \$ X& E+ mThe World's First 65nm FPGA
" s  L) v7 I  B$ ~) e! ~5 w' qBuilt on the revolutionary ExpressFabric™ architecture, the Xilinx Virtex-5 family is the ultimate system integration platform. With the industry’s highest performance, ultimate connectivity, optimized power, and lowest system cost, you can design next-generation systems for wired/wireless networking, audio/video, storage/server and other markets with maximum productivity
! ]6 z( ]. G. w2 ?0 C$ [
: ]7 w+ t- l' K! \' X* u2 TWhy Virtex-5
+ y9 b. C  L0 b( o/ c! c% Z, X# N! ^+ SThe Virtex-5 family of FPGAs offers a choice of four new platforms, each delivering an optimized balance of high-performance logic, serial connectivity, signal processing, and embedded processing. Three platforms are available now:   o- [0 H& U  t3 g# H  E* r* w5 F

! f9 X+ t2 H$ q8 c  L% {9 _: R3 x# FOptimized for high-performance logic
- ]# D# @5 d+ {) W  G' |. z7 @" hOptimized for high-performance logic with low-power serial connectivity 2 o( ^; e  }. w8 R2 b
Optimized for DSP and memory-intensive applications with low-power serial connectivity $ J  r7 y9 w& A1 ^8 x/ Z! y
Meet Your Performance Targets Easily
9 Q$ Z  \" p) G+ i8 mAchieve a two speed-grade performance gain with new ExpressFabric technology
+ {7 \+ ?% W; L) K550 MHz clocking 7 B7 P1 L3 k8 O  ]) y
Performance-tuned IP blocks
" @: Y  i; l2 Z8 w352 GMACS from DSP48E slices
) j; B3 Q7 I7 D1.25 Gbps LVDS I/O ) d$ b7 n; M2 @$ e
More about Virtex-5 performance advantage
9 C( H+ }$ C! m* |6 T# g% wOptimize I/O Bandwidth, Power and Cost with Easy-to-Use High-Speed Serial Solutions
* A; {5 v) k* R9 t7 O
5 q# r, V: n5 t# g1 K+ S$ E100 Mbps—3.2 Gbps serial connectivity
& v6 M9 D4 _; r* N$ X* {Hardened PCI Express® endpoint blocks and Tri-mode Ethernet MACs
" {& c! D( f3 I# pLow power transceivers: less than 100 mW at 3.2 Gbps
7 J6 g( w- I( a2 Z7 ~& oAdvanced equalization to drive backplanes beyond 40”
6 \: L  a- Z8 z% Q8 V8 f  q7 K+ QProtocol kits accelerate development
7 i3 t/ G; x" `4 X! W3 i/ f6 E8 eReduce Your Power Budget 0 _+ h2 k* k: P- X' h
35% lower dynamic power with 65nm ExpressFabric and power-saving IP blocks * o6 L# T1 X( o- X' R3 |
Maintain low static power with 65nm triple-oxide technology 7 l" x- {4 o) @- O
More about Virtex-5 power advantage 4 P0 p; l* j5 F& _  G0 V
Ultimate Connectivity with SelectIO™ Technology - R; k( u2 G2 O! Y! J" z& @
1.25 Gbps differential, 800 Mbps single-ended I/O
( T( f+ o9 L3 L( R* |* j3.3V support at 65nm
6 s  |+ f# C) I5 ~7 F7 S, f- CSecond-generation sparse chevron packaging reduces crosstalk 3 e+ O, p7 ^3 D0 p# g- U# Q" B6 @
On-substrate bypass capacitors simplify PCB design $ n5 D8 S+ x1 G1 q# W; l! R% n% Z/ |
More about Virtex-5 SelectIO technology . e+ y. z  C- N- `( ~' [
Reduce System Cost + V2 S2 W. ?' D5 L0 y  o
Choose smaller device with efficient ExpressFabric technology and 65nm * _2 S: \' Z; t+ G1 J! h  L7 ~
Meet aggressive performance targets in the least expensive speed grade
9 o+ b6 A! O1 _" ]Reduce part count with built-in, low-power transceivers
8 o" h% k2 J+ G* X# H* }Increase area efficiency with built-in PCIe endpoint and Ethernet MAC blocks " n$ L/ I! R6 x8 I6 Q3 f  k
Choose smaller heat sinks and fans with reduced FPGA power consumption
: s0 ]' o  _! p' [Achieve 30-75% cost reduction for volume production using Xilinx EasyPath™ FPGAs 1 z* N8 X" b9 e* s+ g7 w" l
More about Virtex-5 low-cost advantage   J7 Z+ h7 @- x. O0 C+ u

  k8 s8 p3 Z, T! A! _Alter的說詞:
& ~, e6 N) x# R/ A+ Preference: http://www.altera.com/products/devices/stratix3/st3-index.jsp: j6 ~0 s. [% L6 P
, y5 e" C( S8 S
Home > Products > Devices > Stratix III   Print This Page
3 B: o# ]" K6 v/ D& \E-mail This Page  
( V. t. W: d3 k  h% U" S5 b: I; c  M, M6 `" l9 r' I
Stratix III Device Family — The Lowest Power High-Performance FPGAs
/ o7 d5 p; N- h2 g, K0 G$ N9 k8 x# ]4 M
+ q1 x+ P( ~: V* R* m9 u& ^* ^ Highest Performance  Highest Density
. F- E1 [0 T- P: \ Programmable Power Technology  Enhanced DSP Capabilities
* w7 R" W; w' ]- \$ }/ V+ S$ h Family Overview  Getting Started
& v) a8 Q- f; ]$ g" a
7 x; X/ N+ C: _/ M8 m" {* ^& ZGetting started on that next-generation system design? Imagine how much smoother the task would be with an FPGA that gave you the capabilities to implement any design with high productivity and low risk. 7 g1 H0 p. D/ e. ~9 L0 O
& x( \# G" j3 J% }. p
With Altera’s new Stratix® III device family, you get high-end FPGAs that combine the world's highest performance and highest density with the lowest possible power consumption. Stratix III FPGAs provide the high performance and high-integration capabilities needed for next-generation basestations, network infrastructure, and advanced imaging equipment.
' d- B4 o: H/ Y5 V  q( k, u1 S  m4 w5 B6 f3 t5 n7 R* r
With Altera, you get the devices you want with the features you want when you want them.  You also get the collaboration and support you need to design your next-generation systems with confidence.
1 {2 Q3 ^7 j+ K# I; ^; [% e2 t) i5 M' a( `1 ^
Figure 1. Stratix III FPGAs Building on the Stratix II Architecture2 d. w. y! T  T: e- f3 g1 a0 {, o
2 O8 x  ?# [* V, l7 N
Lowest Power High-End FPGAs
1 i- W/ I8 S2 D; E2 J7 STo design the Stratix III FPGA family, Altera's product planners began with the Stratix II FPGA architecture. Then, in collaboration with the top technologists from over 50 of Altera's major customers, they defined, designed, and developed the most advanced FPGA architecture for next-generation systems.
/ o! k: V! v/ W% r& W# c# c4 P6 K- w. c
As a result, Stratix III devices incorporate features to combine high performance with the lowest possible static and dynamic power consumption—up to 50 percent lower than previous generation high-end FPGAs, including:
( [/ v( c3 @; Y7 [% L+ |" `; Q
- u9 J' Z# n- ^/ RProgrammable Power Technology  8 f4 c) v9 Y5 k0 T' o& L& K
Selectable core voltage (0.9V or 1.1V) ' z1 S  @( J5 G0 w: C6 V6 q+ I
Process and circuit technologies
) D/ H8 H& y: D! i6 W: Y4 \6 EQuartus® II PowerPlay power analysis and optimization technology
3 v3 P) O/ c# ^8 E2 e) \Stratix III devices are engineered for high-speed core performance coupled with high-speed I/O with the best signal integrity in the industry. For example, they are the only FPGAs capable of implementing DDR3 at 400 MHz. This increase in performance is achieved by the implementation of:
8 O" V  B0 z4 @( t
( C1 A1 q/ G. u0 GEnhanced DSP blocks for easy implementation of signal processing algorithms
! d3 x& t0 ?' O& J5 \. eOptimized internal memory for enhanced signal integrity memory interfaces # b" ?- q* z9 [. N9 X$ ^( x
High performance external memory interfaces % V* u& ]& Z" z* H% y, {0 U
Enhanced routing architecture
( ?1 j) u3 ?4 m, }I/O flexibility to support the latest external memory standards
8 ~. [1 B5 F! I* {1 D6 FBest Price/Performance Options: M/ y3 y7 m5 G% x8 E* q
To give you the best price/performance solution for your design applications, Altera's Stratix III FPGAs are offered in three application-optimized variants:. \2 z  t3 C" z5 G5 X! V$ C7 O: ]
, \3 n; F  o" [2 H# X# q
Stratix III L devices focus on logic-rich applications
* A6 f8 K. W% W5 k1 UStratix III E devices focus on DSP- and memory-rich applications 4 Q; F% W! T9 f# ^( H
Stratix III GX devices include multi-gigabit transceivers
' V* W. y: P2 T( {HardCopy® structured ASICs provide the no-risk migration path from Stratix III high-density logic to low-cost, high-performance, high-volume production.3 e$ X6 Q- X, _
9 i, `2 W5 _# Y/ Q% h1 Z
Advanced Process Technology9 R/ l( Q- _# s/ A6 i* h
Altera and long-standing fab partner the Taiwan Semiconductor Manufacturing Company, Ltd. (TSMC), have been working on 65-nm process technologies since 2003. Since then, Altera has developed multiple test chips as part of a rigorous program to ensure that Stratix III FPGAs are successfully delivered on the latest 65-nm technology, in volume, and on schedule.
( k0 O* @0 f6 b( S
8 N6 Z& C- u! m- RExceed Performance and Finish Faster
" A5 L( [. ~. t6 I! UAltera’s Quartus II software gives you the development and productivity tools you need to complete development faster, and ensure you have the performance, power, and signal integrity needed to meet or exceed your design requirements.
- W$ ?2 L; C9 z5 u: S7 Z% w% e5 c4 ]! X8 X2 f) Z
TimeQuest Timing Analyzer supports industry-standard Synopsys Design Constraints (SDC)-based timing analysis methodology to complete timing closure quickly
+ f! w8 h4 }* q3 Q8 V- jIncremental Compilation supports team-based design providing faster compilation for design iterations while preserving performance , I# `; C6 R; z4 i  _, J9 W
PowerPlay Power Analysis and Optimization Technology provides automated power optimization to manage power from design concept through implementation ; A) [: j  N& B0 z0 ?
Four Stage Signal Integrity Analysis $ r: @+ w/ A+ r( T' [; w
Structured ASIC Co-Design supports seamless migration between Stratix III FPGAs and HardCopy structured ASICs 2 ]" o2 t& v+ e3 V$ ~! T& r0 }9 g

* U3 E' R4 j' `( p9 SAltera甚至信誓旦旦整理了一份white paper來說明他的產品才是最好的...* D% |% g+ H2 f: c) V. }
http://alter.com/literature/wp/wp-01007.pdf6 E2 Z% y8 p: I4 O
我這個人是從來都不相信政治語言 , 商人的話更是不可信,  你們覺得呢?
多選投票: ( 最多可選 3 項 ), 共有 13 人參與投票
您所在的用戶組沒有投票權限
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
47#
發表於 2014-11-24 12:22:02 | 只看該作者
第一科大電通系教授陳寶龍表示,為將Xilinx公司最新技術導入教學、實驗和研究中,使校內教師學生儘快地接觸和掌握FPGA技術,第一科大在一元素科技的協助下,加入Xilinx大學計畫,並於該校電腦與通訊工程系成立VLSI 設計聯合實驗室,培育學生IC設計開發實作能力。6 p0 K& O0 d$ U

+ r. `% g9 b8 F( l  _Xilinx公司成立於1984年,現為美國上市公司,且為世界前五大 IC 設計公司,主要產品包括FPGAs、CPLD、3D晶片等,旗下員工人數全球超過3000人,其分公司遍及30多個國家,截至2013年總資產超過23億美元。
( ?: Z4 v" J& |. n3 o3 w) G8 d+ i  y& Y. k5 F5 r# C* f! p# M
一元素科技成立於 2004 年,為國內唯一具有美國Xilinx 公司授予Xilinx 大學計畫代理、台灣唯一官方授權培訓和全球合作夥伴。2009 年一元素科技開始為美國Xilinx在台灣推廣大學計畫,不僅提供各系列 FPGA 評估板卡、開發工具、實驗平臺等軟硬體產品,另協助國內大專校院加入 Xilinx 大學計畫。
) N. v8 f' S& [/ N" Z, L) q" n, \6 O1 E9 n& V
一元素科技總經理王建宇表示,未來將提供第一科大最好的技術支援服務,不論是在系統規劃、系統電路研發、軟硬體整合開發還是FPGA系統開發上,增加學生實習實作機會,以了解業界需求,使學生畢業後能迅速與產業接軌,提升就業競爭力。
, p& N1 P# Y$ p, o% R$ {1 c" d9 v) {' s, W% z) g% K. b3 r% G" T$ ^
訊息來源:國立高雄第一科技大學
回復

使用道具 舉報

46#
發表於 2014-11-24 12:21:57 | 只看該作者

第一科大攜手美商Xilinx 一元素科技成立聯合實驗室


. T# ?4 G+ k7 c; J1 l8 X* {
% {* f6 c- }" n4 p2 z7 ?& ]( s(20141124 12:10:50)美商Xilinx公司與一元素科技股份有限公司19日捐贈總價值超過900萬元的FPGA(現場可程式化邏輯門陣列)開發系統授權予國立高雄第一科技大學,供學生實做訓練課程應用,同時由第一科大副校長樊國恕、一元素科技總經理王建宇代表為VLSI(超大型積體電路)實驗室揭幕。

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
回復

使用道具 舉報

45#
發表於 2014-10-14 11:36:10 | 只看該作者
賽靈思與Aquantia拓展現有銅纜線基礎設備功能 提升各種資料中心、行動、企業和影音應用! M$ P* k8 Z$ q' i' m- K$ A; ?
結合賽靈思All Programmable解決方案與全新Aquantia AQrate技術 突破各種架構瓶頸並提供絕佳處理能力
1 O& t  S) ?8 Q/ d+ E4 k7 Y
* h0 H$ d8 ]; Y2 j9 X  美商賽靈思 (Xilinx, Inc.;NASDAQ:XLNX) 與高速乙太網路連結解決方案領導廠商Aquantia今天宣布,雙方針對各種資料中心、行動、企業和影音應用,拓展現有銅纜線基礎設備的功能。Aquantia最近推出的AQrate產品線,在無需改變銅纜線基礎設備的情況下,可提供比目前Gigabit乙太網路多5倍的流量。這項技術讓新一代2D/3D TORUS網路、802.11ac Wireless LAN存取點、企業級交換器和終端裝置等都可以極快的速度運作。AQrate技術與賽靈思的All Programmable FPGA 和IP解決方案併用時,更可突破各種行動通訊基礎設備的瓶頸,同時為廣泛的應用提供突破性的解決方案。. H: ?: a6 a" N- _7 E

5 t8 X4 b3 o, v. O% ?0 P  Aquantia 公司銷售與行銷副總裁Kamal Dalmia表示:「我們與賽靈思的協力合作確保Xilinx® FPGA和IP與Aquantia領先業界的AQrate 技術特性可流暢無間地相互運作,為市場帶來全新的創新解決方案。」
; ?9 ?$ {' T2 ^; f* Z
5 }1 o) {3 D8 F! v! W; z# K  賽靈思有線通訊與資料中心事業部門副總裁Hemant Dhulla表示:「賽靈思的元件和IP提供眾多可編程功能,可讓使用者快速運用Aquantia的AQrate技術建置多種解決方案,並能透過長達100公尺的Cat 5e纜線,分別以每秒2.5 和5 Gigabit (2.5GbE and 5GbE) 的速度傳輸乙太網路資料。這些全新功能可進一步擴展賽靈思針對這些市場推出的解決方案,並與賽靈思領先業界的7系列和 Ultrascale™ 元件系列一起運作。」; K: ]0 n6 R* ]) e" j1 Q: o2 {

' B8 H' u1 n! U6 f賽靈思科技創業投資
3 R7 u# s% l) R/ m( R  賽靈思科技創業投資是賽靈思公司的投資部門,專注於資料中心等高成長的應用領域,而Aquantia正是賽靈思科技創業投資的其中一家公司。賽靈思創業投資的主要任務是找尋具備創新技術的新興科技公司,並在它們成立初期投資,為賽靈思的願景帶來前瞻性的動能,更可為賽靈思的客戶創造價值。欲瞭解更多賽靈思科技創業投資的相關資訊,請瀏覽http://www.xilinx.com/about/technology-investments/index.htm網站。
回復

使用道具 舉報

44#
發表於 2014-5-7 13:40:31 | 只看該作者
羅德史瓦茲公司CoC數位整合主管Bernd Liebetrau評論表示:「當我們第一次接觸Stratix 10 FPGA早期試用計畫時,覺得Altera宣稱性能提高了兩倍是不可思議的。但是,僅僅一起工作幾天後,經過Altera技術人員熱情的指導,我們採用Altera設計工具來運行現有的一個設計,其性能的確比以前提高了兩倍。這種性能水準將為我們開闢FPGA以前無法企及的新應用。」
" g# ]. s0 _9 _: |/ W4 O& \6 m( G% n/ G
除了基準測試客戶設計,Altera還為Stratix 10 HyperFlex架構最佳化了幾種軟式核心IP,性能同樣提高了兩倍。Altera的光傳送網路(OTN)IP系列產品,在前一代FPGA上運行在350 MHz,而現在採用Stratix 10元件,性能超過了700 MHz。Altera的400 GbE IP目前在Stratix V FPGA上以1024位元寬的資料通路運行,採用HyperFlex架構,則是512位元寬的資料通路,性能提高了兩倍,在可程式設計核心架構中,實現了同樣的大傳輸量,而顯著減小了佔用的面積。2 [  O( }$ s7 D% J

7 O  j# \' B( K  u+ WAltera產品市場資深總監Patrick Dorsey補充表示:「當我們宣佈透過架構創新與製程技術的領導地位,能夠讓我們在邏輯效能上達到兩倍以上的突破時,更讓我們信心十足。透過與客戶的密切合作後,我們能夠共同地確認採用我們的下一代Stratix 10 FPGA與SoC平台,來達到非凡的成果是絕對有可能的事。」
回復

使用道具 舉報

43#
發表於 2014-5-7 13:40:25 | 只看該作者
Altera客戶樹立業界里程碑——採用Stratix 10 FPGA和SoC,核心性能提高了兩倍
! d# z; s6 w& m5 i( {/ }HyperFlex新架構以及Intel 14 nm三柵極製程技術前所未有的提高了性能
+ Z, M5 O4 s8 W1 M' o
8 i8 l9 L) L7 f2014年5月7日,台灣——Altera公司(Nasdaq:ALTR)今天宣佈,與前一代高性能可程式設計元件相比,Stratix® 10 FPGA和SoC客戶設計的核心性能成功提高了兩倍。Altera與幾家早期試用客戶在多個市場領域密切合作,使用Stratix 10 FPGA效能評估工具來評測他們的下一代設計。客戶所體會到的FPGA核心性能突破源自於Intel 14 nm三柵極製程技術以及革命性的Stratix 10 HyperFlex™架構。6 `5 w: }1 c- r; r4 A7 M

/ c, q/ U/ q2 w& ]$ X2 ^HyperFlex是Altera為Stratix 10元件提供的下一代核心架構——是FPGA業界過去十年中最顯著的架構創新,支援傳統FPGA架構無法實現的應用。具有HyperFlex架構的Stratix 10 FPGA和SoC能夠滿足最先進而且對效能需求非常高的應用,包括,網路、通訊、廣播、軍事以及電腦和儲存市場等應用領域。6 {4 ^: `0 z5 z' ^5 ?

1 k! p) b- E2 j, J# J早期試用客戶最先體驗到Stratix 10元件大幅度提高了性能。透過Stratix 10 FPGA早期試用計畫,Altera與多家客戶一起工作,採用針對Stratix 10 FPGA所設計的效能評估工具來運行他們現有的設計。客戶可以針對多種應用,使用各種硬體設計方法進行設計,包括,ASIC替換設計、傳統高性能FPGA通訊設計,以及大傳輸量資料中心和運算設計。在所有應用中,客戶應用Stratix 10 FPGA,設計性能至少都有兩倍以上的增長。
回復

使用道具 舉報

42#
發表於 2014-2-14 14:20:02 | 只看該作者

賽靈思以3500項專利及60項業界第一慶30週年

賽靈思(Xilinx, Inc.;NASDAQ:XLNX) 慶祝30年技術領導地位。藉由3,500項專利和60項業界第一,賽靈思在業界取得了眾多歷史性成就,其中包括推出業界首款FPGA和開創無晶圓廠經營模式聞名。近年來的創新更讓賽靈思從傳統可編程邏輯公司蛻變為一家「All Programmable」公司,創建「所有」形式的硬體、軟體、數位和類比可編程技術,並將其整合至All Programmable FPGA、SoC和3D IC元件中。這些元件挹注了可編程系統整合嵌入式智慧功能和靈活度的價值,可快速開發高度可編程及更智慧型的系統。
, t1 N+ B! H$ D" p, F
" B4 A. g* J0 u+ ^( E2 i; e% A賽靈思公司總裁暨執行長Moshe Gavrielov表示:「今年是具有里程碑意義的一年,我們慶賀賽靈思以其技術領導地位、眾多業界第一及優異的企業成就享譽業界30年。賽靈思不僅以創新技術促動電子產業進步,其在社區之藝術、教育、健康和社會服務方面的努力廣受高度肯定。我滿心期盼未來與賽靈思大家庭一同慶祝更多的成就。」* `; C- |" T: |3 S4 R: r

9 k7 w8 i! _: F! m8 n2 G' SXilinx®的元件廣泛應用在火星探測器、機器人外科手術系統、有線及無線網路架構、高解析度影像攝影機和顯示器,以及工業製造和自動化設備等應用。未來,Xilinx All Programmable元件將實現新一代Smarter系統,其中包括即時資料和影像分析功能、智慧型連網控制、稀有資源的最佳化運用,以及更高安全和防護功能等。此外,還有更多新型應用,包括為有線通訊營運商和資料中心設計的軟體定義網路(SDN)、無線基礎架構的自我組織網路(SON)、再生能源的智慧電網和風力發電風車、為智慧型工廠設計的機械視覺與監控和機器對機器(M2M)通訊、超高解析度(4K/2K)影音基礎架構,以及為新一代智慧車輛打造的先進駕駛輔助系統及擴增實境平台。- V( n8 {" h/ P& t" m/ h) c

6 z. Y4 F! p+ y: F, j賽靈思目前在全球擁有超過3,400名員工,大家同心協力積極提升賽靈思及其技術產品陣容,打造更好的未來。
回復

使用道具 舉報

41#
發表於 2012-7-11 11:07:17 | 只看該作者
企業和產品市場副總裁Vince Hu評論表示:「越來越多的系統設計使用高速乙太網路——不僅僅是區域網路附加子層,而且還有系統內部的互聯,因此,包括40GbE/100GbE MAC和PCS+PMA層在內的子系統IP成為系統設計團隊工具套件的關鍵組成。這些核心針對Altera開發套件和Altera Quartus® II軟體12.0版整合進行了最佳化,適用於在Stratix IV和Stratix V FPGA中開發高性能、低成本子系統IP。」3 Z' X- O) u2 |# E7 t
4 G( y7 [' j# a8 R. \7 u  m) B6 A+ y9 o
透過這一種開發方式,Altera支援40GbE/100GbE系統級傳輸量,提高了FPGA設計人員的設計抽象層級,同時提升設計團隊的效能。40GbE以及100GbE MAC和PHY IP核心提供的介面包括一個採用資料套件的通道,與前一代乙太網路系統在邏輯上相容。資料速率高達28.05 Gbps和14.1 Gbps,並且具有收發器的Altera Stratix V GT和GX FPGA,以及資料速率達到11.3 Gbps的Stratix IV GT FPGA都支援這些核心。Stratix FPGA結合了高密度、高性能以及豐富的特性,支援用戶整合更多的功能,提高系統頻寬。; k. Q  _" W" v$ A8 ~6 q  L1 j( c" D
+ l( k2 b/ U) Q2 p# O5 m
價格和供貨資訊- P+ ?( r6 m0 V: b. v- U
可以從Altera.com上分別下載Altera的40GbE和100GbE IP核心,由最近發佈的Quartus II軟體12.0版為其提供支援。
回復

使用道具 舉報

40#
發表於 2012-7-11 11:06:43 | 只看該作者
Altera推出最新的IP核心產品,降低高性能40GbE/100GbE設計的複雜度 ! D5 r3 q) ^/ X& m, I' Q
40GbE/100GbE IP為使用者在採用FPGA架構的系統中整合乙太網路提供全面的解決方案
/ i: o1 o4 ]/ R
9 D2 P8 L  X: a$ ~! W0 [: N$ E
2012年7月11日,台灣——Altera公司(NASDAQ:ALTR)今天宣佈,推出40-Gbps乙太網路(40GbE)和100-Gbps乙太網路(100GbE)矽智財(IP)核心產品。這些核心能夠高效率的建構需要大傳輸量標準乙太網路連接的系統,包括,晶片至光模組、晶片至晶片以及背板應用等。媒體存取控制(MAC)和實體編碼子層以及實體媒體附加(PCS+PMA)子層IP核心符合IEEE 802.3ba™-2010標準要求,降低了用戶在Altera 28-nm Stratix® V FPGA和40-nm Stratix IV FPGA中整合40GbE和100GbE連接的設計複雜度。

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
回復

使用道具 舉報

39#
發表於 2011-7-7 16:35:26 | 只看該作者
AXI BFM目前亦支援ISim、Cadence、Mentor、以及Synopsys的模擬器,使用者現在亦可透過Embedded Development Kit開發套件來存取AXI_PCIe核心,開始進行採用Virtex-6與Spartan-6 FPGA的設計方案。此外,Embedded Development Kit套件中的ChipScope™ AXIMonitor核心現在能監看AXI3介面的動態,並內含可選式的AXI Protocol Checker檢查工具。AXI Protocol Checker是針對ARM System Verilog而設計,可支援39種Ready/Valid交握通訊檢查功能。如欲了解更多有關賽靈思採用AXI之應用,請瀏覽賽靈思之白皮書技術文章:AXI4 Interconnect Paves the Way to Plug-and-Play IP -http://www.xilinx.com/support/do ... lug_and_Play_IP.pdf/ p. C  k& ^( A! ]3 n7 q+ W$ R

' A2 S7 z4 M% L: R5 U3 T  p5 g第四代部分可重配置技術
" Z" Y& K4 Y( Z) T  X目前PlanAhead已具備可支援Kintex-7與Virtex-7系列的部分可重配置功能。部分可重配置功能可在不間斷邏輯功能運作同時,大幅修改邏輯模塊。這代表設計者能使用Virtex-7或Kintex-7元件來建置彈性化系統、不但可以順暢切換至各功能,並可以在系統運作時進行遠端更新程序。部分可重配置功能還能讓設計人員降低成本與設計規模,利用分時多工技術(time multiplexing縮減機板空間並減少位元流的儲存量,使系統可採用更小或更少的元件。而更小與更少的元件亦可協助降低系統功耗,並替換掉那些會耗費大量功耗的運算作業,以盡量降低FPGA的動態功耗。今年稍後推出的ISE Design Suite 將加入Artix-7系列的支援功能,這將是賽靈思首次在同一個世代中為全系列的FPGA提供部分可重配置功能。
. `; _+ J8 r' r/ ?/ A! B
/ N' I8 A3 e7 y. ?( t' ^供應時程與售價 + R( Y7 }. ~) Y
現已上市的ISE Design Suite 13,可支援所有ISE Editions版本,Logic Edition售價從2995美元起,可以支援32與64位元的Windows 7作業系統。客戶可至賽靈思網站免費下載30天試用版的全功能評估版本。
回復

使用道具 舉報

38#
發表於 2011-7-7 16:35:17 | 只看該作者
賽靈思公司軟體與工具行銷資深總監Tom Feist表示:「PlanAhead在生產力方面的一項重要優勢,就是將設計創作、分析、規劃、以及建置等功能緊密整合。傳統的FPGA流程中,僅在設計流程後期才會出現關鍵設計參數的回饋功能。包括合成、布局與繞線在內的執行階段,一直是賽靈思很重視的焦點,減少設計修改的次數,和加快研發流程一樣重要。前端的設計分析以及設計維護流程,可確保採用我們新款7系列元件的客戶,在每個執行步驟中都維持關鍵的時序狀態。」
; y9 t7 J1 B# R, |0 z* M  T5 Z  B! h7 f3 e3 a  v+ i
PlanAhead工具的眾多強化功能包括新的時域互動報告、多國語言翻譯的工具說明提供、及針對7系列覆晶BGA(FFG)封裝的同步切換輸出技術(SSO) 支援。而XPower Estimator (XPE)工具也加入多項更新功能,讓研發業者能在高精準模式下預測元件耗電量、並可觀察賽靈思選擇台積電高介電層/金屬閘(HKMG)產品的高效能與低功耗製程,以及涵蓋各系列元件的統一FPGA架構所產生的影響,而且賽靈思也能在絕大多數的設計案中,為所有等級的FPGA提供同級中最低功耗之產品。如欲了解更多關於賽靈思在低功耗方面的優勢請瀏覽賽靈思網站:www.xilinx.com/power
2 D: h- p+ S+ _- v/ }6 B2 u" G- p0 M5 S7 P* t3 i! F$ ~! K
持續推動隨插即用IP計畫
( q, v. U' B. `7 f5 _- R. @$ H" H! @為進一步支援賽靈思的隨插即用IP計畫,ISE Design Suite 13.2能在CORE Generator™系統中支援Advance eXtensible Interface (AXI) 互連介面,使設計者可以建置更高效能的點對點架構。而如果是設計團隊自行開發與AXI相容的IP,現在就能採用可選式的匯流排功能模組(AXI BFM) 進行IP驗證,藉以模擬AXI互連通訊協定,如此即可輕鬆確保所有介面的資料處理皆能正常運作(更多詳細訊息請參考下列網頁中的使用者指南: : X- t1 X7 P  Y6 l' I' k2 H+ @
AXI Bus Functional Model v1.1-http://www.xilinx.com/support/do ... 1/ug783_axi_bfm.pdf)。
回復

使用道具 舉報

37#
發表於 2011-7-7 16:34:53 | 只看該作者
賽靈思ISE Design Suite 13.2全面提升設計者的生產力 並針對Kintex-7與Vitex-7FPGA提供部分可重新配置功能   
. h1 P" V/ ]+ n5 c最新版本亦包括針對Virtex-7品質之提升 強化多項Planahead的功能及持續推展隨插即用IP計畫
' }* @4 b. y* f8 l
1 U/ y# w  s; D* ~, j" X全球可編程平台領導廠商美商賽靈思(Xilinx, Inc.(NASDAQ:XLNX))今日宣布發表ISE® Design Suite 13.2,可為28奈米7系列元件提供多方面支援,包括可支援最近推出已展示給客戶的Virtex(R)-7 VX485T元件。而且此款ISE Design Suite最新版本能讓採用Virtex®-7 2000T元件之設計方案提升25%效能,此元件是採用堆疊式矽晶互連技術所打造並內建業界密度最高的FPGA。此最新版ISE軟體針對PlanAhead™設計與分析工具加入多項改良功能,不但可支援Virtex-7 與Kintex™-7元件部分可重配置,並可提供整合前端至後端的專案管理環境,並針對採用Spartan®-6 FPGA、Virtex-6 FPGA以及所有三款7系列元件的設計方案提升其生產力,包括為低成本Artix™-7系列提供初期支援。 : P. q: k# }: }. e/ c6 Z

* m$ h: a9 F1 ]2 H; m透過PlanAhead工具提升生產力
. E. g1 I2 A6 m2 q9 c9 e屢獲獎項的ISE Design Suite不但能為研發業者提供所需工具,以支援全球團隊合力研發模式,並能針對關鍵的設計因素快速提供回饋,並可運用XPower Estimator工具針對低功耗最佳化提供最佳策略,並可透過智慧時脈閘控技術,進行動態功耗調降 – 這些功能都可透過PlanAhead工具來達成。
, m( ?) y- w; W- e& l- z- w  " V, ?2 W2 y+ o1 J! d/ Z2 g8 |
PlanAhead工具從一款世界級I/O針腳規劃與布局工具,進化成一個可加快生產時程的全方位開發環境。PlanAhead工具充分整合前端至後端環境,在每個設計週期階段都能進行設計分析 – 包括RTL開發、IP整合、驗證、合成、布局與繞線等,最終結果可達成快速匯整在功耗、資源使用率、以及效能等方面之設計目標,並縮短設計修改所耗費之時間。
回復

使用道具 舉報

36#
發表於 2011-7-7 07:49:31 | 只看該作者

長江納選擇將賽靈思的 Virtex-6 FPGA 用於下一代 SoC 原型開發系統和模擬平臺

北京, 2011年7月5日 /美通社-PR Newswire/ -- 賽靈思公司 (Xilinx, Inc.) 今天宣佈,Logicview Electronic Technology Co., Ltd.(北京長江納電子技術股份有限公司)已經選擇將其 Virtex-6 FPGA(現場可程式設計閘陣列)用於該公司將在2012年初推出的下一代原型開發系統和硬體模擬平臺。
/ v: K; T" t7 z/ B2 M6 I! F0 }4 n6 Y2 e9 L+ q$ r
長江納電子首席技術官 Liu Jianguan 表示:「自2008年開業以來,長江納就一直非常欣賞賽靈思和安富利 (Avnet) 提供的卓越服務和支援,這使得我們能夠迅速地在提升產品容量、互連水準、速度和可靠性的同時為市場帶來富有創新色彩的新產品。我們在公司利用 Virtex-5 的所有優勢的架構上繼續發展,並為公司現有的原型開發和模擬系列平臺充分利用硬核心、PCIe 端點模組、6.5 Gbps 高速串列收發器和動態可重構技術。」 , m0 R8 J2 D+ D+ ~
0 H" |# E- m, M) I, P1 ?; l
Liu Jianguan 繼續表示:「有了 Virtex-6 的支持,我們希望通過在公司的下一代平臺上部署強大的可程式設計性、數碼信號處理集成塊、存儲和高速收發器能力組合來提升公司超高性能 SoC(系統級晶片)的設計和驗證水準。」 8 T( k5 ^2 o; v3 x# o

& h0 h; }: G/ M* p- Z) `& [1 l消息來源 賽靈思公司
回復

使用道具 舉報

35#
發表於 2011-4-19 13:58:36 | 只看該作者
Altera突破半導體業界積體電路電晶體紀錄 業界頻寬最大、性能最好的FPGA,具有破紀錄的39億個電晶體$ X5 O5 u# s. W) v
( L5 b, K( j' j4 E0 j8 E0 q
2011年4月19日,台灣——Altera公司(Nasdaq:ALTR)今天宣佈,公司在積體電路中封裝了有史以來最多的電晶體,在半導體技術上建立了業界里程碑。Altera的28-nm Stratix® V FPGA是業界第一款具有39億個電晶體的半導體元件,達到這個功能水準後,系統設計人員將可實現前所未有的性能。
4 b, S* X# p1 c8 x* ^4 L' }9 n! r
" ~4 c; ]* x% l8 m- z3 y3 k' N+ OAltera的IC工程副總裁Bradley Howe評論:「Altera在2010年年終Stratix V FPGA設計定案時,便已打破了電晶體的紀錄。按照摩爾定律的快速發展規律,可編程邏輯一直是推動半導體技術創新的前端力量。實現這樣的里程碑將繼續提高FPGA的容量和性能,整合度達到前所未有的水準。」: ^% [- s7 G& B1 a: W7 I

$ Q( V; w) [% |1 j% kStratix V FPGA是目前業界已發售的最複雜半導體。它是唯一利用台積電(TSMC)的28-nm高性能(28HP)製程來提高性能和頻寬的FPGA。28HP製程結合了最佳的FPGA設計,讓Altera大幅度提高高階元件系列的性能。Stratix V FPGA具有28-Gbps收發器、精度可調DSP模組以及嵌入式HardCopy®模組等特性,讓其能夠用於性能最好、頻寬最大的應用中,例如,100G光傳送網路(OTN)多工轉發器、100-GbE線路卡以及高階軍用雷達應用等。
3 k! \2 x$ O* k5 g! Y- ^7 z* O" N5 e: t. T# O6 Q% }' u
Stratix V FPGA供貨資訊: b# m% \/ O& s+ [, I
現在已可提供Altera Stratix V FPGA系列的第一個型號元件樣品(Stratix V 5SGXA7)。
回復

使用道具 舉報

34#
發表於 2011-4-1 11:49:20 | 只看該作者
Altera Stratix V FPGA榮獲《中國電子技術應用》雜誌 2010年度最佳產品獎項
4 s3 M5 n) Y1 \' U, C# B3 u- {: C) A2 m! ~
2011年4月1日,台灣—Altera公司(NASDAQ:ALTR)今天宣布其Stratix® V FPGA榮獲中國電子技術應用(Application of Electronic Technique China,  AET China)雜誌頒發在可編程邏輯類別的「2010年度最佳產品」獎項。獲得最佳產品獎項代表著該產品所使用的技術,獲得系統設計社群在最佳創新能力上的肯定。
9 _7 ~+ ?) w# s6 j- ^
7 t1 `) A& N6 W最佳產品獎項的得主是由中國電子技術應用的讀者與業界專家所共同推選,他們認可了Stratix V FPGA在效能與功率消耗上的創新,並可支援廣泛的市場應用,這是Altera連續第二年榮獲該雜誌所頒發的產品獎項。中國電子技術應用創刊超過30年,在業界擁有重要地位,並是值得信賴的訊息來源,為電子與電腦產業提供公平客觀的意見與資訊豐富的新聞。/ m7 [- O8 z8 p- ?; q
+ `6 @1 {- _4 E! y( C$ k7 t# E
中國電子技術應用雜誌主編余蓮表示:「Stratix V FPGA提供了重要的架構創新,讓設計師可以透過前所未有的系統整合程度,來達到較高的頻寬與較低的功率消耗。這種全面性的方法為設計師帶來許多好處,包括更高的性能、更低的功率消耗,以及透過廣泛多樣的硬式矽智財來達到更高的整合度。依據這些產品創新上的表現,Stratix V FPGA獲得這個獎項的確是實至名歸的。」& I! y# \$ L% U& U, X
- X0 q, ?9 q4 f2 I# I
Altera零組件市場行銷資深總監Luanne Schirrmeister表示:「連續第二年獲得中國電子技術應用雜誌所頒發的最佳產品獎項,對Altera的技術創新是莫大的肯定,這些突破性的創新,包括我們的Stratix V FPGA可透過摩爾定律的發展,儘可能地持續延伸其效益,讓客戶可以滿足越來越高的頻寬應用需求,同時維持其既有的成本與功率消耗上的預算。」
回復

使用道具 舉報

33#
發表於 2011-3-8 15:15:53 | 只看該作者
已對使用近距離和遠距離光纖的10Gigabit乙太網路SFP+模組以及使用近距離光纖的40Gigabit乙太網路QSFP+模組完成連結驗證。Avago是首先且唯一銷售40Gigabit QSFP收發器的公司。此外,已透過完整的測試套件,使用 SFP+模組驗證與IEEE 802.3ae 10GBASE-SR、10GBASE-LR和SFP+ SFF-8431 MSA規格的相容性,並驗證OM3多模式光纖在300公尺、單模式光纖在10公里連結距離下的運作。: F7 x" _, x: w' [7 w

1 `! y, O7 Q! [3 @& D7 ?Xilinx Virtex-6 HXT裝置可在最高11.18Gbps線路速率下,與業界標準SFP+和QSFP+光纖模組緊密介接,可以滿足新一代應用需求。此外,透過優越的抖動效能 – 在11.18Gbps下的子速率500 fs rms隨機抖動 – 以及訊號完整性,毋需使用外部整型電路。優越的抖動效能為系統設計人員在建立強穩的高速介面時提供所需的餘裕度。" T, `5 L) L! X1 b1 R2 n  O
- J) h& i) N# {
Avago將於3月8-10日舉行的OFC 2011大會中,展示其SFP+和QSFP+模組以及其他高速光纖解決方案。展示地點:Los Angeles Convention Center,攤位編號2001。Xilinx將會在攤位編號2335展示Virtex-6 HXT FPGA等產品。
回復

使用道具 舉報

32#
發表於 2011-3-8 15:15:35 | 只看該作者
Avago Technologies和Xilinx採用FPGA和光纖互連簡化10 Gigabit乙太網路系統       
8 M# E( L1 A! ^Xilinx Virtex-6 HXT FPGA和Avago SFP+與QSFP+光學模組之間的交互操作測試完成為設計人員提供實證可行的解決方案7 C% d: Q4 H; Q. v
& Q+ F) Y1 J7 {9 C2 {" K/ R6 Z
【2011年03月08日- 台北訊】Avago Technologies (Nasdaq: AVGO)和Xilinx, Inc. (Nasdaq: XLNX)今天聯合宣佈已完成Xilinx® Virtex®-6 HXT FPGA與Avago SFP+和QSFP+光學收發器模組之間的交互操作測試。採用Avago的光學介面和Virtex-6 HXT FPGA收發器領先市場的抖動效能表現,本項測試證實10Gigabit和40Gigabit乙太網路連接埠的設計與交互操作性。* z2 r% ]; I/ ^0 Y" f# c; F
& U6 O( i5 P8 I' v# Z
「整合GTH收發器的Xilinx Virtex-6 HXT FPGA設計可符合10Gbps光學介面的抖動要求。優越的抖動效能可讓我們支援Avago的10Gigabit乙太網路SFP+光學模組連接能力,毋需使用外部重定時器,」Xilinx有線通訊主管Nick Possley表示。 「Xilinx針對光學介面的嚴苛要求,將Virtex-6 HXT中的GTH收發器進行最佳化設計,我們努力的最佳證明就是,使用Avago的模組,讓我們可以對10GBase-SR的10Gigabit SFP+乙太網路光學連接埠支援最遠300公尺的距離。」
+ k" h) Y1 O, T. g' v8 `0 f$ t5 f
: x5 }) o9 L& l7 S; Q! t+ t「我們很榮幸在此為Virtex-6 FPGA設計人員提供使用經實證的Avago高品質、高效能SFP+光纖的選擇,」Avago光纖產品的行銷主管Victor Krutul表示。「現在,系統工程師在使用高頻寬光互連和Xilinx FPGA開發系統時可以放心設計。」
回復

使用道具 舉報

31#
發表於 2011-3-8 12:21:26 | 只看該作者
Altera為FPGA提供業界第一款整合100G EFEC解決方案 增強型向前糾錯技術加速了向100G的邁進6 C% C- Y+ i) a1 j4 ]' w# U% M

" h( U  o9 [, ]: I4 q2011年3月8日,——台灣Altera公司(NASDAQ:ALTR)今天宣佈,開始提供業界的第一款整合增強型向前糾錯(EFEC)矽智財(IP)核心,該核心已針對高性能Stratix® IV和Stratix V系列FPGA進行了最佳化。EFEC7和EFEC20是Altera紐芬蘭(Newfoundland)技術中心(以前的Avalon Microelectronics)開發的多維IP核心,專門針對城域和長距離光傳送網路(OTN)等100G應用而設計。
$ k9 L( Y0 h9 a
0 L/ h- d3 N  g當今的服務供應商將其10G城域和長距離OTN網路升級到100G速率,以支援傳送視訊資料時越來越高的頻寬需求,並且開始規劃未來的400G應用。此外,這些骨幹網路在光纖上的傳輸距離要延長25-50%,同時實現低功率消耗、低成本和低延時。Altera的EFEC IP核心滿足了長距離傳輸所要求的性能和無誤碼需求。2 X3 _% u/ g: C% ^$ u
9 Z) Z- h  E) h% p6 p
Altera通訊和廣播業務部資深副總裁Don Faria評論表示:「預計全球10G、40G和100G收發器和轉發器市場在2014年將增長到20億美元以上(1),我們已經做好準備提供靈活的高性能硬體平臺和可訂製IP,率先提供完全整合100G的解決方案。因此,我們能夠迅速滿足下一代光網路的市場需求。」6 ^) Q! V6 G! e( o

! R& q3 P+ J) v/ n  FAltera的EFEC7和EFEC20是超高增益、硬決策FEC核心,增強了100G網路功能,是業界採用FPGA架構中最小的EFEC。EFEC7和EFEC20利用了Streaming Turbo Product Code BCH程式碼(SPC-BCH),符合G.709標準,擁有在同類產品中最好的增益。這兩種EFEC的負擔比率分別為7%和20%,延長了傳輸距離,降低了傳輸功率消耗。Altera的SPC-BCH EFEC高效率地解決了與100G資料速率相關的複雜度等問題。
回復

使用道具 舉報

30#
發表於 2011-2-10 14:12:21 | 只看該作者
MoSys公司事業營運副總裁David DeMaria表示:「GigaChip介面比DDR形式介面的頻寬密度效能增加了四倍以上,同時降低了系統功率消耗,而且介面的成本要減少兩倍到三倍。我們的目標是讓其成為高效率晶片到晶片通訊的開放式業界標準,我們很高興能夠與Altera共同發表這款業界第一個互通產品。在Stratix IV GT FPGA中所具有的收發器技術,提供了MoSys公司一個實行頻寬引擎介面與控制器的理想平台,Altera經過驗證的收發器技術與Stratix IV GT FPGA結合在一起,讓我們能夠針對下一代的網路系統,為客戶推出當今最高效能的序列記憶體解決方案。」: z8 |' h" r4 G0 C% n
/ V" s! ]* V# [5 a4 P
GigaChip介面是一種短距離、低功率消耗的序列介面,具有高效率、高頻寬、低延遲的性能。Stratix IV GT FPGA透過元件中的軟式記憶體控制器來支援GigaChip介面,可提供最大的設計靈活性,以及元件中的11.3 Gbps收發器。在Stratix IV GT FPGA中支援GigaChip介面讓客戶可以增進系統效能,並可最小化電路板的成本與接腳的數量。" ?' k% l1 N9 e+ g$ |8 `
Altera零組件產品行銷資深總監Luanne Schirrmeister表示:「結合了GigaChip介面,讓Altera在解決市場朝向100G與往後世代轉型時擁有獨特的地位,這次的互通能力為固網客戶展現出我們在提供市場中最高效能解決方案所做的承諾。」
: D$ k% X$ ^+ b* T' S$ s' M8 |* ?
價格和供貨資訊
9 b( P7 \( V" V$ U* p7 K& hStratix IV GT FPGA目前已經量產交貨,請聯繫您的Altera®業務代表以獲得價格方面的資訊。關於Stratix IV FPGA的更多資訊,請參考www.altera.com/stratix4。MoSys公司的頻寬引擎元件已可提供樣品,關於頻關引擎與GigaChip介面的更多資訊請瀏覽www.mosys.com
回復

使用道具 舉報

29#
發表於 2011-2-10 14:12:08 | 只看該作者

Altera推出業界第一個針對MoSys公司的序列、高密度頻寬引擎元件的介面

在Stratix IV GT FPGA中支援GigaChip介面,以提供100G固網應用一個經過驗證的高效能序列記憶體解決方案
, W& N# y1 C: [4 z
& Y; G- I( N2 e2011年2月10日,台灣— Altera公司(Nasdaq:ALTR)今天宣佈成功地完成Stratix® IV GT FPGA與MoSys公司在序列記憶體應用的頻寬引擎(Bandwidth Engine®)元件之間的互通性測試,Stratix IV GT FPGA藉用了GigaChip™ 介面來與MoSys公司的頻寬引擎元件進行互通,提供設計師在開發像流量管理與封包處理這類100G固網應用時,一種高效能、高頻寬的記憶體解決方案。搭配Stratix IV GT FPGA,Altera是第一家提供元件來支援GigaChip介面的FPGA供應商。
7 h; X: y  W8 Y3 b% e% a+ @( E
+ F5 O7 p% d) z0 E7 R6 H! ]Altera是MoSys GigaChip聯盟的創始成員之一,這個聯盟包括了許多半導體公司來共同合作開發能夠在下一代高效能網路、運算與儲存系統上,達到高效率的序列晶片到晶片通訊。GigaChip介面藉用了收發器技術來達到突破性的晶片到晶片通訊效能,MoSys公司在開發GigaChip介面時,則正好運用了Stratix IV GT FPGA上Altera現有的高效能收發器技術。
回復

使用道具 舉報

您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-12-28 06:12 PM , Processed in 0.222012 second(s), 21 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表