|
各位大大您好2 t$ R5 Q2 c, q( G
9 G! E) q: _! Y' h3 _
小弟最近在密集的進行碩論layout的工作 使用的製程為tsmc018 RF mixed signal- D' s+ ~0 k5 U
而在設計電路時 之前為了降低body effect 有將數顆nmos的body與source接在一起
7 [$ ?) e5 D; ?' n% s4 i$ d& _
6 R1 y5 u' C. V8 }$ D: n在layout的時候 就使用了nwell包著DNW 中間留下RW(在DNW中的pwell) 然後在RW中畫nmos這樣的方式來完成
' y1 ?: w1 z9 S1 f3 pDRC沒有問題 但是LVS時 就出現了這幾顆mos 的錯誤 錯誤名稱是 "bad component subtype" 4 N/ |: a/ |* j/ U0 A# J
意義應該是我的nmos畫在不正確的圖層上6 w: q. P3 ^5 u( d7 A; g7 K
6 ~+ a: C& a @
請問各位大大有沒有人畫過nmos的body接source的設計? 或是有用過DNW畫nmos知道該如何解決上述問題??
2 b; p' [/ U1 Z: E1 D- b, y( [# k不知道解決的方式 是要修改HSPICE上的model 還是要在layout上面多加圖層或是作如何的變更?
6 q E" _" L/ ?, z1 V- K( V# Q5 I) e J
希望各位大大可以不吝賜教 並在此預祝各位新年快樂 在新的一年萬事如意!!!
. \* D% \7 C5 }5 u) T9 s; L1 `6 D& V) G7 I4 X) l2 h4 d; B ]
[ 本帖最後由 bluecolin 於 2008-12-31 04:44 PM 編輯 ] |
|