Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 3425|回復: 3
打印 上一主題 下一主題

[問題求助] 请教关于buck后接LDO的问题

[複製鏈接]
跳轉到指定樓層
1#
發表於 2008-10-8 15:23:22 | 只看該作者 回帖獎勵 |正序瀏覽 |閱讀模式
大家好:
    在电池供电的手持设备中,通常是先用buck降压,然后通过LDO给其他芯片供电,但通常buck的开关频率是1MHz,这就要求LDO在1MHz频率处有尽可能大的PSRR以减小最终输出的纹波,请问如要求在1MHz处有40-60dB的PSRR,这样的LDO是如何设计的呢?
    谢谢!
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
4#
發表於 2008-12-11 13:39:30 | 只看該作者
不知道为什么LDO的PSRR要做到这么大?如果LDO接的是模拟电路,通常模拟电路的PSRR也能做到-40~-60dB,如果是数字电路,更不用担心了。
3#
發表於 2008-12-10 15:31:59 | 只看該作者
如果是有off-chip的cap的LDO,我的方法是用较大的off_chip cap将dominant pole推到0.1K Hz,甚至更低,这样的话,在1M Hz附近的PSRR应该可以做到-40~-60db
2#
發表於 2008-12-10 15:31:47 | 只看該作者
如果是有off-chip的cap的LDO,我的方法是用较大的off_chip cap将dominant pole推到0.1K Hz,甚至更低,这样的话,在1M Hz附近的PSRR应该可以做到-40~-60db
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-9-27 06:09 AM , Processed in 0.167009 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表