Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 4423|回復: 5
打印 上一主題 下一主題

[問題求助] PLL loop fitler 什么不用大电阻,减小电容的值

[複製鏈接]
跳轉到指定樓層
1#
發表於 2008-8-15 14:17:51 | 只看該作者 回帖獎勵 |正序瀏覽 |閱讀模式
有个问题没想明白,PLL loop fitler 什么不用大电阻从而降低电容的值,除了电阻噪声的考虑之外,, t; t' N7 Z, b$ i5 B3 r0 Q. G
还有其他什么原因?
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
6#
發表於 2008-11-30 16:16:13 | 只看該作者
我感觉也是抖动较大的原因吧。。。。。。。。。。。。。。。。。。。。。。。。。。
5#
發表於 2008-11-24 11:03:01 | 只看該作者
R 大從系統角度上來看,可以得到較好的穩定度,但以會造成相當大的 IR drop,可能會造成VCO操作在nonlinear tunning range
2 @) G: E3 ?. i, d$ J甚至變為正回授導致系統不穩定....7 ?1 E+ ~) M! a9 O7 K
若想降低電容值可以考慮使用Multi-path charge pump filter的方式..試試看..4 m7 q  {! @) T# o4 E+ c: Z
thanks!!!
4#
發表於 2008-10-29 21:22:39 | 只看該作者
"也會因為Vc有較大的變動而產生較大的jitter",说得好!确实没考虑到,才开始入门
3#
發表於 2008-8-20 07:39:45 | 只看該作者
謝謝樓上的分享觀念…獲益不少說…- V6 x/ L! s: K, y. ?
這點是自己沒有想到的………
2#
發表於 2008-8-19 00:16:00 | 只看該作者
你當然可以用較大的電阻再搭配上較小的電容
, a2 D: A! E7 m只不過,Vc的變化會比較大,容易使VCO的頻率變化幅度增大; _4 g. h6 Y2 q
如此一來,即使PLL已經鎖住頻率了,也會因為Vc有較大的變動而產生較大的jitter% J) \& H* ~5 z: I' i/ _7 i
故而,一般來說,電容值絕大部份是愈大愈好
5 V% z9 X0 B! I/ D; _' l0 |& q但,考量到面積因素,我個人絕大部份都是設在80pF ~ 120pF左右
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-11-16 10:35 PM , Processed in 0.151009 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表