Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 7109|回復: 11
打印 上一主題 下一主題

Xilinx隆重推出Virtex-5 FXT FPGA為高性能處理和高速串列I/O設計提供終極系統集成平臺

[複製鏈接]
跳轉到指定樓層
1#
發表於 2008-4-7 20:32:41 | 只看該作者 回帖獎勵 |正序瀏覽 |閱讀模式
65nm Virtex-5系列FPGA第四款平臺集成了PowerPC 440處理器模組、! u' D5 Q/ R$ B. i# ^
GTX高速收發器,以及超過190 GMACs的DSP性能

; z0 I; w( a( z( Y! K. R
2 O2 I& ^. `$ `: y' E全球可編程邏輯解決方案領導廠商賽靈思公司今天宣佈推出Virtex®-5 FXT器件。這些FPGA器件在業界率先集成了嵌入式PowerPC® 440處理器模組、高速RocketIO™ GTX收發器和專用XtremeDSP™處理能力。作為65nm Virtex-5系列的第四款平臺,Virtex-5 FXT提供了極高的性能,還可幫助設計人員降低系統成本、縮小板尺寸並減少元件數量。在賽靈思公司以及業界領導廠商提供的邏輯、嵌入式和DSP開發工具以及IP內核的支援下,Virtex-5 FXT FPGA為有線和無線通信、音頻/視頻廣播設備、軍事、航空航太、工業系統以及其他眾多應用提供了一個終極系統集成平臺。“在單片器件上集成重要處理性能和SERDES元件,可為那些需要節約板級空間和成本、同時又需要滿足高性能要求的設計人員提供巨大的價值。”市場調查公司Forward Concepts的創始人、總裁兼分析師Will Strauss說,“例如,在無線應用中,Virtex-5 FXT平臺技術可以支援的基站類型是受到高度關注的,特別是在支援4G通信系統的LTE(長期演化)基帶的應用領域。”0 g9 p4 A# D9 M5 w  X9 J
" n+ X  g! k1 G
今天的發佈,意味著組成賽靈思公司Virtex-5系列的四款領域優化的FPGA平臺已經全部推出。Virtex-5是第一個充分發揮了65nm工藝性能、密度和成本優勢的FPGA系列產品,提供了無與倫比的性能和密度領先優勢。與前一代90nm FPGA相比,速度平均提高30%,邏輯容量增加65%。在取得這一突破性性能提升的同時,賽靈思公司還成功地降低了動態功耗,與前一代器件相比降低了35%。四個面向領域優化的平臺LX、LXT、SXT和FXT,提供了範圍廣泛的多種器件選擇,支持工程師以更高的成本效益實現電子系統設計,並根據自己的特定設計選擇具有最佳資源組合的FPGA器件。這四個平臺分別針對邏輯密集、嵌入式處理、數位信號處理(DSP)以及串列連接應用提供了優化的邏輯、I/O以及硬IP模組資源組合。
* x) M/ g! [% p) Z; E; |
$ N* r  |$ P5 B性能最高的嵌入式處理模組
$ W, m4 }( `* E5 b6 T創新的Virtex-5 FXT平臺是業界首個提供多達兩個業界標準的PowerPC 440處理器模組的FPGA產品。每個處理器集成了32KB指令和32KB資料緩存,在550 MHz時鐘頻率下可提供高達1,100 DMIPS的性能。與PowerPC440模組緊密耦合的是新的集成5x2縱橫開關式交換處理器互連架構,支援併發的I/O和記憶體訪問。這一高度集成的創新互連架構包括專用的主/從處理器區域匯流排介面、支援獨立發送/接收通道的四個DMA埠,以及一個支持高性能、低延遲點對點連接的專用記憶體匯流排界面。5 z' e3 W* H: }7 d
0 h! K7 }: F; l3 p9 d% |' ^; G
利用PowerPC 440嵌入式處理器模組,設計人員可快速方便地實現高級可擴展嵌入式處理應用。先進的PLB架構支援高吞吐量128位元介面,可使系統瓶頸最小化,從而將處理器、縱橫開關式交換構造以及軟IP邏輯之間的資料傳輸能力最大化。同時,在視頻處理、3D資料處理以及浮點運算等應用中,增強的高性能輔助處理器控制單元(APU)還為專用輔助運算器引擎或用戶專門定義的指令提供額外的連接能力。
% w" @) C4 \  l' r$ S4 }# h# _4 R
0 X& K( W7 g) a$ a隨著EDK 10.1版的發佈,Virtex-5 FXT中的PowerPC440模組可以獲得包括風河系統公司(Wind River Systems)、Green Hills軟體公司以及其他主要嵌入式作業系統供應商在內的業界標準作業系統的支援。MontaVista和風河系統公司提供了Linux支持,不久還有其他一些公司也會加入這個支持的行列。 此外,賽靈思公司也正積極地支援開放源碼Linux社區。' o" ~1 f! u; p5 r$ g0 l2 S' x: i

  H1 K" @# D2 u, ]4 H先進的串列連接能力3 ^4 v+ P7 s% G8 t" H0 t+ }: s; v3 q
為滿足不斷增長的對更高I/O帶寬的需求,Virtex-5 FXT平臺集成了高性能、低功耗的RocketIO GTX收發器,可支援500 Mbps至6.5Gbps的資料傳輸速率。客戶可設計支援XAUI、Fibre Channel、SONET、Serial RapidIO、PCI Express® 1.1和2.0、Interlaken等標準的各種應用。GTX收發器在6.5Gbps速率下每通道消耗少於200mW的典型功率,同時還集成了許多高級特性,如在線性均衡和發送預加重補償之外,還集成了四抽頭DFE接收均衡,能夠提高更高線速率時的信號完整性。新的收發器模組還包括了一個獨特的多碼物理編碼子層,能夠支援64B/66B和64B/67B編碼/解碼方案,可為每個通道節約數以千計的邏輯單元。此外,跨平臺引腳相容性使客戶能夠將針對Virtex-5 LXT和SXT器件的設計移植到Virtex-5 FXT器件,從而可充分利用其更高的嵌入式處理性能和串列連接功能。, C9 M% {/ ?( q. q

  W2 @; A; {8 h7 m' o7 q+ E創新的信號處理能力0 A( H# p9 `* z( m4 d, |* x
Virtex-5 FXT平臺包括多達384個DSP邏輯片和16.5 MB內部記憶體,在500 MHz時鐘頻率下可配置提供超過190 GMACs的DSP處理性能和92太比特/秒(tera-bits/sec)的記憶體帶寬。硬體資源的平衡可使計算密集的應用(比較典型的是DSP和視頻應用)的性能最大化。XtremeDSP™ Virtex®-5器件中都提供的DSP48E邏輯片支援比前一代Virtex器件更高的DSP集成度和更低的功耗。新平臺還支援40多種動態控制的工作模式,包括:乘法器、乘法累加器、乘法-加法/減法器、三輸入加法器、桶形移位器、寬位計數器和比較器。- S1 M( j, o+ Y4 N
: o; }# k. K& s! w% H/ r% R3 X, ]0 o
“為滿足語音、視頻和資料傳輸的帶寬和市場需要,當今的片上系統解決方案必須集靈活性、極高性能的嵌入式處理能力、數位信號處理功能和連接功能於一身。”賽靈思公司高級產品部負責產品開發的副總裁Steve Douglass說,“Virtex-5 FXT平臺結合了Virtex-5系列的高性能邏輯和DSP處理能力和具有高性能處理能力的業界標準PowerPC 440處理器模組,以及可以更快速地實現資料吞吐的高速收發器。”4 D& _% p9 \: a' A& Z- V

6 \$ H5 c4 a5 f7 V" W5 o6 R設計支持5 s! ]* T# f& z/ c$ P) v7 v0 L. _. z
賽靈思公司新發佈的ISE® Design Suite 10.1開發工具為Virtex-5 FXT FPGA平臺提供全面支援。 該整體開發套件整合了所有的領域專用工具,可大幅提高邏輯、嵌入式和DSP應用的整體系統設計效率。ISE Design Suite 10.1提供的這些專用工具包括ISE® Foundation™、嵌入式開發套件(EDK)、System Generator for DSP、AccelDSP™綜合工具、ChipScope™ Pro和ChipScope Pro Serial I/O工具包、PlanAhead™設計和分析工具以及ISE模擬器。! d( ~( r$ X2 f' O" u* N) G& k
# G$ b% v& A, b' `" l) B: [% J( W2 C+ H" e
轉自2008年4月3日,北京 EDACN
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
12#
發表於 2009-7-30 23:43:21 | 只看該作者
原帖由 heavy91 於 2009-2-5 05:52 PM 發表 ! D( o# E1 C: d7 P" x
賽靈思推出全新兩款次世代FPGA系列
7 l. T2 a) \" p打造全新特定設計平台+ }) _. C7 q% ]+ a; V
嶄新Virtex-6 與Spartan-6 系列FPGA為新設計方法奠定完善基礎# u, ]  m% M0 Z
兼具易用性及更高生產力 協助業者運用可編程邏輯方案進行系統層級設計 + e8 @7 L' x% ?* p8 j

4 B9 y1 B2 r3 O  v& g  ~全球可編程邏輯 ...

7 m: n6 Y. \' Y% G8 I! f4 d9 X9 B! N9 U
賽靈思推出供業界建置之首款特定設計平台加速開發新世代系統
! m* Y* [* o! j3 I, f1 E  J
FPGA領導廠商推出新款Virtex-6Spartan-6評估套件推動特定設計平台策略
全球可編程邏輯解決方案領導廠商Xilinx(美商賽靈思)公司(NASDAQ: XLNX)今日宣佈推出運用Xilinx� Virtex�-6以及Spartan�-6 現場可編程邏輯閘陣列(FPGA)的基礎特定設計平台(Base Targeted Design Platform),協助客戶加速研發各種系統單晶片(SoC)解決方案。此款基礎特定設計平台,結合11.2版的ISE� Design Suite,並擴增在完全整合評估套件中的智財(IP)方案陣容,及擴增鎖定Virtex-6Spartan-6 FPGA的預先驗證參考設計方案,能大幅縮短開發週期,並將工程開發資源集中用於創造產品的差異性。
6 [! O( s0 [$ U$ r5 s! e 7 X, l2 P# U; m" y
新款Virtex-6 FPGA Spartan-6 FPGA 評估套件是Xilinx系列套件的首款產品,協助客戶運用賽靈思最新世代的可編程技術,並提供已設計好的處理能力以簡化系統單晶片中的評估與開發流程。這些套件提供所有能讓客戶可立即開發設計的必要元素,所以能讓新手和有經驗的FPGA使用者都能達到最佳效能、最低功耗、最高頻寬、以及運用最多功能。此外,基礎特定設計平台套件的內建延伸性與外掛擴充能力,也透過賽靈思針對連結性、嵌入式、以及數位訊號處理(DSP)等應用的特定領域平台套件,奠定了快速建置的基礎。4 j5 z) A' g* `' [9 D0 a+ @

0 x9 k# W7 @* s! c* \基礎特定設計平台(Base Targeted Design Platform)( P, B) R4 L- \  S+ h' W/ H
賽靈思基礎特定設計平台簡稱基礎平台,是專為邏輯與連結研發業者的需求量身打造,評估套件內含幾乎所有系統設計的基本建構元件,能支援各個不同市場與應用。藉由運用這些預先驗證的關鍵系統功能,來搭配基礎平台,讓研發業者只需花費傳統設計方法一半的研發時間。參考設計方案為研發業者提供各種最佳策略,將各種客製化元素整合至基礎設計方案,並建置各種先進功能特色,如DDR2DDR3記憶體介面、高速串列I/O、以及晶片內部的時脈資源、機板線路圖與佈線檔案,能進一步加快設計流程。
8 a2 [- ]. O( `3 d% T) ? " L* w5 k& j9 e% t8 b- f" G
賽靈思公司全球行銷暨事業開發部資深副總裁Vin Ratford表示:「賽靈思基礎平台是一個完整的FPGA開發環境,反映傳統硬體設計師的設計風格。它讓設計人員可立即採用新款Spartan-6Virtex-6 FPGA全部整合在一起的系列元件、工具、IP智財、以及開發板,讓他們的工作模式更有效率。研發人員可採取通用IP與參考設計方案,縮短設計時間與提高生產力,超越傳統的方案。藉由減少在應用於開發基礎架構所耗費的時間,設計人員可投入更多時間在創新上,為其新一代系統增添更多價值。」$ [0 A8 g0 }8 [8 k& X% n" _
  x! Q0 q: Y  ]3 ~8 W
此款11.2的新版ISE Design Suite支援Virtex-6Spartan-6 系列FPGA,並能搭配Cadence Design Systems公司、Mentor Graphics公司、以及Synopsys公司的最新軟體。11.2版的ISE Design Suite讓包括邏輯、DSP、嵌入式硬體/軟體研發業者與系統整合廠商能發揮Virtex-6Spartan-6 FPGA的新功能與特色,運用最佳化的設計環境,搭配賽靈思基礎特定設計平台,以及未來特定領域的專屬平台。
; K$ k: l# x" W2 k" J+ R, G- |% n 4 w' {3 T1 ^7 M) E
「立即採用」設計模式
! M, K4 }1 Q  w' q, ?  Virtex-6 Spartan-6 FPGA 評估套件提供一個完全整合之基礎平台,支援範圍廣泛的市場與應用:
0 ~$ c' i$ F+ Z& F: m6 K
  • Virtex-6 FPGA ML605 評估套件
    7 U! a. b: p" {' u是一款鎖定有線電信、無線基礎建設、廣播、以及其他高效能應用,並運用Virtex-6 LX240T FPGA設計各種精密系統的高擴充性全功能環境。其支援的系統層級功能包括高速串列收發器、PCIe� Gen2端點、DDR3記憶體控制、Gigabit乙太網路、以及DVI等。
    / S8 q: R+ P% a5 u8 u欲獲得更多相關資訊,請瀏覽:http://www.xilinx.com/ml605網站

: q/ Z2 P: {0 I2 d' j. e5 g/ s  Y
  • Spartan-6 FPGA SP601 評估套件
    3 t+ M* G% f# F1 Q! Q" {, K是一款低成本的入門級環境,可運用Spartan-6 LX16 FPGA來開發消費性、資訊娛樂、視訊、以及其它要求低成本與低功耗的應用。系統設計功能包括DDR2記憶體控制、快閃記憶體、乙太網路、通用I/O、以及UART等。欲獲得更多關於SP601 評估套件之資訊,請瀏覽:http://www.xilinx.com/sp601
( W5 f; X! s, {; x. e; {
內建擴充性與最高的彈性 ' K! h4 ^8 c" m/ Z# v
  Northwest Logic公司總裁Brian Daellenbach表示:「賽靈思基礎平台包括矽元件、工具、IP、以及機板,提供一個完整的平台,讓業者能快速開發各種高效能PCI Express應用裝置。Northwest Logic正著手整合這個平台上的高效能、容易使用之PCI Express DMA引擎。這個DMA引擎將裝上一個展示應用與驅動元件,構成一個內建於新款Spartan-6Virtex-6 FPGA平台的完整Connectivity Targeted參考設計方案。賽靈思客戶可運用這個特定參考設計方案,大幅減輕系統開發與整合的負擔,以加快產品上市時程。」: e% @( g' o  E, m9 a, b

5 U' }  p  F8 g  Virtex-6 Spartan-6 FPGA 評估套件專為提高延伸性與彈性所設計,搭配一個統合機板策略,以及開放平台模式。基礎平台套件的推出,象徵一項業界里程碑,顯示賽靈思採納業界標準FPGA夾層卡(FMC)的策略,以支援所有機板研發。各種標準模式讓客戶能以最高的效率,開發專業IP、元件、基板,並可運用FMC連結器來擴充子卡,連結Xilinx與其第三方元件與板卡協力廠商的方案,其中包括Avnet ElectronicsCurtiss-Wright Controls Embedded ComputingLinear Technology、以及Northwest Logic。它還為所有Xilinx特定設計平台建構一個可延伸的供應機制,其中包括今年稍後推出的特定領域平台套件,配合Virtex-6Spartan-6 FPGA來開發連結、嵌入式、以及DSP等應用。/ s( {6 b2 H: Y# B7 o& L3 T

) p4 s# A9 X" R+ N+ @( Q0 G) N  i供應時程與售價1 h3 C& k+ s- w( {) `
1 ?  p: s5 L3 P2 ~! Y/ h) i) w
Xilinx運用Virtex-6 Spartan-6 FPGA基礎特定設計平台,協助客戶採用ISE Design Suite 11以及Virtex-6 Spartan-6 FPGA評估套件來開發各種SoC應用。Spartan-6 FPGA SP601 評估套件目前已可透過Xilinx網站以及經銷商開放訂購,價格為295美元。Virtex-6 FPGA ML605 評估套件將於7月底開放訂購,售價為1995美元。1 V/ A3 u! `/ s9 m, t; }4 R$ c' _
+ {& q! w: q, m5 }& V1 k
ISE Design Suite 11的全功能版本,是Virtex-6 FPGA套件的一部份,並針對Vitex-6 LX240T-FF1156提供元件支援。Spartan-6 FPGA套件內含ISE Design Suite 11 WebPACK� 軟體。提供完整元件支援的ISE Design Suite可單獨販售,Logic Edition版本定價從2995美元起。客戶可至Xilinx網站免費下載全功能的30天免費評估版ISE Design Suite 11。欲獲得關於ISE 11套裝軟體的詳細資訊,請瀏覽www.xilinx.com/ISE網站
11#
發表於 2009-7-28 17:58:06 | 只看該作者
賽靈思推出Virtex-6 FPGA針對相容於PCI Express 2.0 Endpoint之主流應用設計
' d( h" W0 M" f" u
提供最高PCIe頻寬
/ [" c7 p+ ^3 h

; J' U" m, O. ?# g2 \% v6 c& p
第二代PCIe FPGA模塊與PCI-SIG Lane18相容較先前方案降低50%功耗及提高15%效能
9 f3 s: M6 l" L! _- j0 u
/ o# k9 Q# E& [( @. C
; y9 o. }( [3 l1 G) q
全球可編程邏輯解決方案領導廠商美商賽靈思公司(Xilinx, Inc. (NASDAQ: XLNX)) 今日宣佈推出其最新一代,與PCI Express� 2.0規格相容的Virtex�-6 系列FPGA,比前一代產品降低50%功耗,比其他廠商競爭方案高出15%效能。Xilinx Virtex-6 FPGA整合了第二代PCIe模塊,目前已通過PCI-SIG PCI Express version 2.0針對Lane 18組態的相互操作連接性測試,更進一步擴充賽靈思與其聯盟夥伴豐富的設計資源,這些廠商皆支援業界廣泛採用的串列互連標準。此項對業界影響重大的里程碑,預計將針對通訊、多媒體、伺服器及行動平台等領域,加快高頻寬PCIe 2.0邁向主流地位的發展速度,協助客戶開發各種應用,包括像高解析度視訊、高階醫療成像、以及工業儀器等。
! [# i- a6 a* d" c: ], ^% d
- ~% Q- c. Y; M5 f此外,賽靈思再次和重要聯盟成員Northwest Logic Inc.PLDA合作,針對Virtex-6 FPGA提供記憶體直接存取(DMA)智產(IP)核心。此項最新的合作案,是建構在其針對Virtex-5 FXT元件的既有PCIe 2.0軟式IP上,Virtex-5 FXT為首款具備Northwest Logic DMA核心,並提供PCIe 2.x8-lane支援的FPGADMA引擎讓資料能在系統中迅速移動,確保在Virtex-6 FPGA中的PCIe模塊能提供最高的效能與頻寬。 * f2 J9 F% D9 ~6 L6 c
7 T2 j6 L, v+ {8 }2 O
研發業者可立即開始評估與設計在Virtex-6 FPGA中與PCI Express 2.0相容的系統。為協助此方面工作,採用ISE� Design SuiteXilinx CORE Generator�系統,提供了PCIe核心、參考設計方案、所有描述檔、基本的testbench虛擬環境、以及模擬模型,這些都可加快客戶設計中的整合流程。研發業者可至以下網站免費下載ISE� WebPACK軟體,或全功能ISE Design Suite的試用版,請瀏覽:www.xilinx.com/tools/webpack網站。
  m# `# v- U7 @+ I6 h: V
) O1 R! k4 A! E8 v+ {1 F, R賽靈思公司ISE Design Suite資深行銷經理Tom Feist表示:「目前市場對於高頻寬連結的需求相當可觀,PCIe 2.0標準能滿足高效能、低功耗應用的各項需求,尤其是在電信與伺服器市場。整合PCIe FPGA模塊能消除I/O的瓶頸,進而提高系統效能,就像我們過去領先推出的Virtex-5 FPGA。現在藉由採用Virtex-6 FPGA,讓追求更高頻寬的研發業者,更能充分運用我們通過PCIe建置驗證產品的優勢,並可降低比其他競爭廠商多50%的功耗。」
5 j  D6 H5 E6 O' M6 ^% J/ n$ m' P7 X) Z% _" |9 B, ]/ S! y
通過產品驗證的PCIe支援能力 , I) G# F9 N* W. E
賽靈思不斷領導FPGA業界,支援各種PCI Express解決方案。賽靈思率先把相容於1.1PCIe規格的模塊整合到Virtex-5系列FPGA的可編程元件中。PCIe 2.0軟式IP的支援功能,已隨後整合到Virtex-5 FXTVirtex-5 TXT元件中,提供首款相容於5Gbps版本標準的FPGA型解決方案。賽靈思運用其通過產品驗證的Virtex-5 FPGA PCIe解決方案的所有應用專業技術和客戶成功經驗,達到Virtex-6 FPGAPCI-SIG相容,包括PCIe 1.02.0的多重鏈路組態。
0 l' g9 p' ?" @
2 V4 O/ G" c, K  W- h

& X, F5 K* e; f6 g- q4 xPCIe 2.0模塊已整合在所有Virtex-6元件中,搭配串列收發器,可支援所有等級的速度。這些模塊包含完整的交易資料鏈路與實體層,並採用Xilinx GTX收發器技術,及整合了BRAM記憶體。Virtex-6 LXTSXT FPGA中的GTX串列收發器,可完全針對各種製程、電壓、以及溫度(PVT)進行完整的特性分析,完整的PCI-SIG相容報告,請瀏覽:www.pcisig.com/developers/compliance_program/integrators_list/pcie_2.0網站。" r+ ]! I( Y) S, M! n! D
' O  W; Q: o6 l$ u
支援PCI ExpressVirtex-6 FPGA Endpoint模塊還結合許多容易使用的功能,不僅可簡化設計流程,並可提供許多針對PCIe EndpointRoot Port應用進行最佳化的組態,加上其他額外資源,可協助客戶開發完整的PCIe解決方案。欲獲得到更多Xilinx PCI Express解決方案,請瀏覽:www.xilinx.com/pciexpress網站。
5 V3 z, j$ D7 k7 j3 j! V, r8 v  d# i0 z( a2 _
[ 本帖最後由 heavy91 於 2009-7-30 11:38 PM 編輯 ]
10#
發表於 2009-4-9 09:49:39 | 只看該作者
賽靈思Virtex-6 FPGA開始出貨
8 i1 J: g+ P' o/ u4 `/ }
高效能特定設計平台成為晶片開發業界重要里程碑
" W' D- }) ^7 W/ X7 X3 Z1 h
1,000個來自700多家客戶專案已加入先期試用計畫
' _2 z+ N2 a5 K; m

% b$ A: t! ]1 c, ^3 {, S6 i+ _全球可編程邏輯解決方案領導廠商Xilinx(美商賽靈思)公司(NASDAQ: XLNX)今日宣佈Virtex®-6 FPGA已開始發貨。Virtex®-6 FPGA是針對需要低功耗、高速連網能力及強大運算能力應用的可編程基礎平台。Virtex-6系列產品採用40nm架構,具備高速序列收發器及降低功耗技術,是賽靈思公司和其所選擇的第三方供應商,為系統開發人員和設計人員,在各種應用市場中進行工具和IP資源開發的基礎平台,這些應用市場涵蓋通訊、音/視訊、廣播、工業、測試測量、醫療和軍事等領域。
) x3 a8 t. R; n$ J' |) K- R2 b
, x. m4 E0 e9 b. u& F( Y; {- _全新Virtex-6和低成本Spartan-6系列均於今年2月推出,能降低整體系統成本高達50%,減少整體功耗多達65%,並可提供業界首創的760,000個邏輯單元,為業界提供最低成本、最低功耗、最高密度、最高效能及最大頻寬。上述功能與ASIC相比,明顯著降低開發系統單晶片的成本和風險,同時可提供先進IC生產技術所具備,也是設計人員期望的高效能和低功耗特性。目前已有來自700多家客戶的1,000個專案,加入Virtex-6Spartan-6 FPGA的先期試用計畫(Early Access Program),且此兩款系列元件也已送至客戶端。Virtex-6 LX240T元件的工程樣本目前已依計劃時程出貨,而此兩款系列的其餘元件產品也將於今年第3季開始出貨。
- ?" g) ?# y/ Y3 z' y
/ T/ E' _* w! k' s- {& NCurtiss Wright公司副總裁暨模組解決方案總經理Lynn Patterson先生表示:「Virtex-6系列提供我們所需要的高效能邏輯、高頻寬I/O以及功能強大的DSP資源,滿足了我們需要提供給軍事和航太工業的大量密集計算系統需求。此款令人激賞的全新FPGA系列可應用的範圍很廣,從基礎通訊到電子戰,以及影像處理,並可協助設計人員在提高整合水準以滿足尺寸、重量和功耗要求的同時,仍能將功率控制在預期之內。」  F# }. \  ?- C7 q. l
( ~2 J1 p. |" B$ n$ l- a
安捷倫公司高效能示波器團隊研發經理Brad Doerr先生表示:「儘早採用像賽靈思此新款具備高效能和低功耗特性的Virtex-6 FPGA先進技術,對於安捷倫在提供超乎客戶預期的下一代示波器是非常關鍵的。安捷倫自1997年以來一直是成長最快的示波器生產廠商,其重要原因之一就是提早採用最尖端的先進技術。」) x8 [' a0 c$ j- T- {+ i' @
. G0 K) l4 @* q3 P9 ?9 {6 o
Virtex-6 FPGA為高效能系統設計人員提供業界首創的邏輯水準、DSP和連結功能。此元件的11.2 Gbps收發器,能幫助40G100G有線通訊設備的開發人員去滿足現有資料中心針對高頻寬的需求所需的功耗和冷卻針腳面積,同時其降低功耗技術可幫助「綠色環保」基地台的構建者,提供網路運營商實現明顯降低OPEX和碳排放的能力。Virtex-6 FPGA還能使音/視訊廣播業界能夠獲得更好的圖像品質,支援更多的視訊流,同時降低每通道的功耗和成本。在航太和國防業界中,Virtex-6 FPGA絕對能夠滿足建置高效能運算和軟體定義無線電應用的需求。, ^/ w/ x+ m  G+ D
9 [9 m  Z9 V9 b3 p3 V
賽靈思公司全球行銷資深副總裁Vin Ratford先生表示:「賽靈思新一代Virtex系列高效能FPGA在最廣為業界採用的Virtex系列基礎下,更進一步地鞏固賽靈思在高效能領域的領導地位。下一代Virtex Spartan元件的開始出貨,正宣告著Xilinx可以幫助設計人員,從構建系統架構的大量普通工作中解放出來,並使他們能夠集中精力創造獨特價值,且能進而降低開發成本的特定設計平台,已經進入第一個階段。」" i- n0 {& a$ y% F
) \" ?; D" `+ x( H' U
賽靈思特定設計平台透過整合應用範圍廣大的設計工具、開發板、IP核心和軟體,幫助客戶順利實現首次就能成功的設計,並能同時加快產品上市時程。而賽靈思在推動特定設計平台的其中一部分,就是已將參考設計開發和交貨,與其強大的第三方生態系統整合起來。4 ^2 u0 [* W. E
9 H: d6 g* V& H2 |
Virtex-6 Spartan-6 FPGA ISE®設計套件、第三方合成、類比和訊號完整性工具、參考設計和IP一起建構這個基礎平台。在接下來幾個月中,賽靈思將開始提供支援嵌入式、DSP和邏輯/連結系統開發的領域專用平台。這些領域專用平台為基礎邏輯平台增加可預測、高可靠、及智慧型的整合技術特定組合,其中包括更高等級的設計方法論和工具、IP、開發硬體、作業系統以及為嵌入式處理、DSP和邏輯/連接設計而最佳化的參考設計。在提供領域專用平台之後,賽靈思將隨之交付市場專用平台,可幫助軟體或硬體開發人員快速建構並開始執行針對市場的特殊應用,如車用、消費性和通訊等特定市場。# H$ y5 H/ M' H! w

& b. o5 c/ x  r+ @, K0 l關於Virtex-6 FPGA系列2 n  c/ }- O/ B) B) J% p( Y/ ^
Virtex-6系列FPGA採用聯電的40奈米製程與第三代Xilinx ASMBL™架構,並具備次世代開發工具與Virtex-5 系列FPGA的完備IP函式庫的支援,確保顧客能提高研發生產力,並順利進行設計轉移。相較於市面上其他40奈米FPGA方案,全新Virtex-6系列FPGA元件可提供高出15%的效能,多降低50%的功耗;其核心運作電壓為1.0v,並提供0.9v的低功耗方案選項。( N1 R. ^: A$ H6 z2 d  U* f0 s3 \
) F5 o6 _) O  u8 \- ]
Virtex-6 FPGA 系列元件包含三個特定領域最佳化的FPGA平台,各自提供不同的功能組合,滿足顧客各種不同的應用需求:$ a2 M/ F' {' x. n$ A
nVirtex-6 LXT FPGAs 針對各種需要高效能邏輯與DSP的應用、以及低功耗GTX 6.5 Gbps序列收發器的序列連結功能進行最佳化。( q- v9 V7 ]' c- J3 i
nVirtex-6 SXT FPGAs針對各種需要超高效能DSP的應用與低功耗GTX 6.5 Gbps序列收發器的序列連結功能進行最佳化。" Q7 o3 l4 y8 a- f! z
nVirtex-6 HXT FPGAs針對各種需要最高速序列連結功能、高達64 GTH序列收發器、以及可支援11.2Gbps的通訊應用進行最佳化。
9 N+ D/ j1 B6 O, p7 q$ \9 j( I, X9 z8 T1 \! T+ R
價格與供應時程
( \8 f* Y* U) A( I" Z# T& @關於Virtex-6 FPGA的詳細價格資訊,您可透過賽靈思公司銷售業務辦公室和代理商獲得。賽靈思 Virtex-6 EasyPath FPGA為高量產應用提供無需轉換設計的降低成本途徑,最高可降低75%的成本。
6 }' B' ~8 D  H) M: l! R- Y0 w  @8 V5 E
( k! H* W4 Q9 E6 C' c% y
" a1 p; D7 `: w& n" P( G- c) I1 Z
[ 本帖最後由 heavy91 於 2009-4-9 09:52 AM 編輯 ]

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
9#
發表於 2009-3-4 23:38:50 | 只看該作者
賽靈思推出新一代LTE eNodeB特定設計平台
加速無線基礎建設的創新發展
通用型平台支援LTE基頻與多模無線電子系統的研發整合最新可編程技術、新IP解決方案、以及世界級產業體系 5 b+ [: X1 }& `) m: ?$ D
全球可編程邏輯解決方案領導廠商Xilinx(美商賽靈思)公司(NASDAQ: XLNX)今日推出第一款可將可編程LTE基頻與無線電子系統的設計與開發,整合至新一代無線3G4G基地台架構的通用型平台。模組化的特定設計平台(Targeted Design Platform)建構一個端對端的LTE基地台(eNodeB)設計,加快分頻多工(FDD)與分時多工(TDD)LTE(參見附圖)衍生技術的研發流程,並降低其成本。此模式提供系統研發業者更多彈性,可根據產品與上市時程需求,自行選擇運用LTE eNodeB特定設計平台的層級。$ B; C) ~; G' w3 t  a

: G& s( O" v( E" B! _7 ]. E% A' p3 y  s: F3 U

# \8 O. Y" ?9 xLTE eNodeB特定設計平台結合了針對LTE基頻處理與多模數位前端(DFE)無線電量身打造的賽靈思特定市場平台,加上Wintegra公司提供的一個可滿足第二層傳輸與相關安全防護功能的彈性化平台。每個賽靈思平台均含有成本最佳化的賽靈思現場可編程邏輯閘陣列(FPGA)、業界陣容最完整的LTE IP與應用軟體、以及可擴充的開發環境(工具、公板、以及參考設計方案)。賽靈思亦與安捷倫合作,運用業界標準的測試設備,驗證硬體與軟體模組的相容性。
# A$ F4 J$ R7 ?( g. h% x' y% y/ O( k) l) f( d
; g- x' v5 g" J( ]
Infonetics Research公司首席分析師Michael Howard表示:「無線系統業者的競爭主要在於持續演進的無線界面、新型態應用、以及更高頻寬服務等快速變遷的市場發展趨勢。這些競爭促使無線產業必須轉移至可重新編程與可重新組態的硬體,藉以推動新一代技術的創新。賽靈思針對無線電與基頻開發提供的軟體定義無線電或通用型平台方案,可協助電信設備製造商專注於研發工作,透過從固定功能硬體價值轉移至彈性化軟體,強化產品差異性,進而為無線系統業者等顧客提供更能因應市場需求的產品。」
4 B) I* _4 a% \3 t* ^' _% D
8 K) c/ `) M$ ^7 f- _$ Y* v賽靈思無線通訊部門總監、亦是SDR論壇董事會成員的Manuel Uhm表示:「持續演進的無線界面標準,加上快速攀升的半導體與ASIC研發成本,促使電信設備製造商必須運用軟體定義無線電架構,以最具成本效益的模式來滿足系統業者的需求。賽靈思的LTE eNodeB特定設計平台則提供一個可當成通用型平台使用的完整基地台設計,協助顧客快速開發各種多模基地台,因應市場趨勢。」 : @4 C4 Q% b& v! z4 ]2 M8 s/ f
9 |7 U; [7 E$ X0 p8 e! z
全方位的LTE eNodeB特定設計平台
* B% D7 c& N; i* N8 s; C$ D  xXilinx LTE Baseband特定設計平台整合各種必要的功能模塊,建置出可支援上鏈路與下鏈路的一個實用型LTE基頻通道系統。LogiCORE函式庫提供許多預先驗證與最佳化的IP核心,例如LTE Turbo編碼器與解碼器等,讓研發業者能專心開發出具差異化的產品。此外,還加入針對高效能、低延遲傳輸、以及MIMO編碼器進行最佳化的LTE Channel編碼與解碼器核心的新功能,能大幅改善無線網路的資料傳輸率。透過在Xilinx CORE GeneratorTM軟體工具中輸入使用者指定參數,就能產生適合的核心,以大幅縮短開發週期。此種自動化方式亦充份發揮Xilinx XtremeDSPTM解決方案的各項功能,建構出成本更低、效能更快、功耗更低、延遲更少的LTE基頻設計。
) y, F: k- S/ X9 w4 `4 O# { , l) b& R9 l9 m  s' ?% a+ K3 f& t8 c* e3 A
Xilinx LTE DFE特定設計平台包含一系列針對多模無線電設計進行最佳化的IP,其中包括可支援LTETD-SCDMAWiMAXW-CDMACDMA2000以及多重載波GSM等技術的數位升頻器(DUC)、數位降頻器(DDC)、峰值因素衰減(CFR)、以及數位預失真(DPD)。這些設計已透過搭配Xilinx CDRSX2無線電開發公板,與各家廠商提供的功率放大器進行驗證與測試,其結果顯示傳輸效率最高可達到40% ; {# n8 N7 a, Q9 {# e
/ k1 I2 N7 r( Z1 g! e! ^# d
透過本月初推出的新款Virtex®-6Spartan®-6系列FPGA支援方案,賽靈思預估其多模DFE與基頻特定設計平台,在未來一年將可達到更高的效能、更低的功耗與成本目標。欲獲得更多關於賽靈思無線通訊解決方案的相關資訊,請瀏覽:http://www.xilinx.com/esp/wireless.htm網站。
- h7 S* v! G9 J
3 q- l6 E* Q3 n, v4 b

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
8#
發表於 2009-3-4 10:12:38 | 只看該作者
原帖由 heavy91 於 2008-12-15 04:18 PM 發表
; S) X0 L3 X7 I+ }' ^賽靈思推出業界首款完整Digital Front-End設計方案快速開發無線基地台的3GPP LTE無線電元件之開發全新Virtex-5 FPGA參考設計方案提供高效能及更低功耗之可編程平台協助業者以更低成本及更快時程開發3GPP LTE無線電子 ...

4 P: {! j) y/ c- s2 p* _; h
賽靈思與Wintegra聯手開發 LTE 基頻特定設計平台
提供4G無線基地台更快、成本更低的開發環境
: j$ g# x8 q4 \" K
新型基頻與MAC架構採用Xilinx FPGAWintegra處理器與軟體可大幅降低成本與功耗
8 U5 S7 |: J$ r: ]9 g全球可編程邏輯解決方案領導廠商Xilinx(美商賽靈思)公司(NASDAQ: XLNX)今日宣布與Wintegra公司合作推出一款3GPP-LTE基頻特定設計平台(Targeted Design Platform),可大幅降低基頻處理元件的材料清單成本成本與功耗,遠勝過傳統的設計模式。此平台以兩家公司目前的元件為基礎,融入極高的彈性與擴充性,可加速LTE產品的開發。7 Z6 q* Y( v* _; j$ S# b
) m: q& f& J  Q$ _
新平台結合Xilinx® Virtex®-5Virtex-6 系列FPGA,與Wintegra4 `2 z# c/ n6 @8 b4 h
WinPath-2
WinPath-3系列存取封包處理器與軟體,提供顧客一個能支援LTE分時多工(TDD)與分頻多工(FDD)等各種4G無線標準的完整數位基頻與傳輸解決方案。此平台針對頻道卡與網路界面傳輸卡提供優異彈性,從企業級微型蜂巢式基地台(femtocell)一直支援到多扇區(multi-sector)大型基地台等全範圍的基地台(eNodeB)建置。此外,賽靈思更與3GPP-LTE訊號產生與測試驗證設備領導廠商安捷倫,在標準規格符合方面進行合作。: a6 P) q- G$ g  P' F

$ f# W9 @/ Y! g( m' e6 b( c 8 J: b+ d; [: W2 X" T
Wintegra公司資深副總裁暨無線系統部門總經理Michael Phillip表示︰「我們非常高興能與賽靈思合作推動這項重要的LTE計畫。我們雙方共同的目標就是透過提供各種開放性解決方案,協助無線基礎建設研發業者縮短上市時程,提升產品差異化的機會。此平台結合兩家公司的技術優勢,為LTE產品研發的整合、擴充性、以及彈性化方面帶來無與倫比的價值。」
7 z: V9 F$ M5 Y, Z ; H+ d8 _% @7 @6 l$ k# Y2 M
( }; x# p; v0 }" [$ {, w1 @
成本與功耗的最佳化設計
8 g% P# @4 X0 ]( |, `降低成本與功耗的關鍵在於減少基地台內含的元件數量。LTE基頻特定設計平台把多項基頻與傳輸功能整合至少數幾個元件,包括所有實體層(PHY)、媒體存取控制器(MAC)、網路、無線界面安全防護與加密、以及可選擇的一般公用無線電界面串列器/解串列器(CPRI SERDES)9 U9 r( v- \9 W3 O$ }9 b0 L  {
, P8 k# ]( Q( |' ?+ L* P- ?5 X
, d' C( H* d0 c& Z4 e
; b; Y( M) n, Y4 {3 e
賽靈思通訊解決方案行銷部門副總裁Dean Westman表示︰「與Wintegra的合作,是我們提供結合無線電、基頻、MAC、以及傳輸等功能的端對端LTE基地台設計方案之發展藍圖很重要的一部份。透過Wintegra研發團隊的強力支援,讓我們能在MACPHY之間建置一個高效率的耦合機制,以滿足LTE應用的延遲要求。」
  `0 k* d5 f) c2 L, x1 X6 R7 I 9 g, n; P; Y* L5 @" W9 t5 ~, @
新平台的軟體定義特性協助基地台研發業者的產品得以支援未來的標準,以因應快速演進的手機通訊市場。開放性架構加速各種客製化IP元件的整合,讓研發業者能強化產品差異性。此款具備可重新編程與可重新組態架構的平台,亦能協助系統業者進行現場軟體升級,而無須採用昂貴的硬體改良或更新程式。
( w* N. O' u+ F$ N! P
4 j9 X+ }3 @3 n7 D  A, n# }此外,Xilinx FPGA實體層可提升處理效能,讓系統預留擴充空間,升級至LTE-Advanced (LTE-A) 技術,以及整合其他更複雜、更具差異性的基頻演算法,例如渦輪等化器、基頻PAPR、以及4x4 MIMO解碼等。Wintegra處理器具備所有的MAC能、所有網路傳輸功能、以及無線與網路加密標準的嵌入式支援,其中包括PDCPRoHC、以及像是Snow3GKasumiAES IPSec各種加密標準。; S( x2 k# {% a& \0 J* M
2 O; U( `# W7 ]* G
整合測試與驗證0 v, l! L: F$ N! J, n& G
新平台運用Agilent VSA軟體,在系統研發的各個階段融入各項技術規格,來監控標準符合程度。VSA軟體的高彈性,讓業者能在設計概念階段的純軟體層級,針對基頻開發進行驗證,之後在建置階段,可透過賽靈思基頻開發公板的數位訊號再次進行驗證。透過軟體對LTE訊號進行全面的分析,設計工程師能藉此對初期原型階段的LTE傳輸、MAC、以及PHY設計進行評估與問題解決,同時能在變更設計時,維持LTE規格的相容性。 ' p' X5 v  \' V' x0 o+ S

$ Z9 {$ M, [! [& X9 X安捷倫副總裁暨訊號分析部門總經理Guy Sene表示︰「我們一直以來致力於達成工程師在功能與效能測試方面的需求,為LTE市場開發各種高品質產品。這些在LTE Node B基礎建設與UE設計測試的進展,將加速LTE創新技術在市場上的表現。
  Y" v8 d$ ^) E
7 a1 h% x& U1 ^/ X' W8 k! p供應時程+ P3 J+ F4 x+ b  m+ J9 m
採用WinPath-2矽元件與Xilinx Virtex-5 FXT FPGA,且包含設計原型的第一版LTE基頻特定設計平台,預計將於今年5月完成。採用新款WinPath-3矽元件Xilinx Virtex-6元件的設計預計將於年第4季推出。 / n4 x1 E! P: ~% J. ~

, S, Z1 \  k3 P. e關於Wintegra
/ X; Q* _2 G- R7 {% r4 s$ oWintegra是無線與有線基礎架構設備市場中,首屈一指的存取封包處理器與軟體供應商。這些方案讓系統業者可針對持續變遷的通訊網路基礎架構,推出各種新型服務。欲獲得更多相關資訊,請瀏www.wintegra.com站。
7#
發表於 2009-2-9 18:22:33 | 只看該作者
賽靈思推出全新突破性Virtex-6 系列FPGA滿足更高頻寬與更低功耗系統無止境之需求
  P( Z# c2 v' q  e  C
9 }( e# K9 F& }2 n7 Y1 l& |
Virtex-6 FPGA 系列元件專為更高運算效能與更快網路傳輸速度而打造可減少50%的功耗與降低20%的成本
5 ^9 r" M- g4 Y
9 C6 F( U. }7 S( K  @
全球可編程邏輯解決方案領導廠商Xilinx(美商賽靈思)公司(NASDAQ: XLNX)今日宣布推出次世代旗艦級Virtex®高效能現場可編程邏輯閘陣列(FPGA)系列元件,讓高效能、運算密集電子系統的研發業者能在更緊湊的研發週期內,以更低的研發成本,開發出「更環保」的產品。相較於前一代的產品,Virtex-6系列FPGA降低高達50%的功耗與減少20%的成本,完美結合高彈性、硬式IP核心、各種收發器功能、以及開發工具支援等優勢,讓賽靈思的顧客能因應市場上持續變遷的標準、嚴苛的效能要求,以及追求更高頻寬的趨勢。今日發表的次世代Virtex系列FPGA協助更多的系統研發業者將可編程邏輯運用在無線/有線通訊、廣播、航太、與國防等領域。
4 C( x8 i( [! G. O' f+ ]4 p
! k! O* S, G1 a7 A/ Q" b3 s+ b; VSemico市調公司市場分析師Rich Wawrzyniak表示:「隨著各種電子設備上的次世代應用耗用更多的頻寬,市場競爭的力量驅使基礎建設設備製造商專注於降低系統成本與營運支出。研發業者想要克服這個困境,可將可編程邏輯加入其系統中,以因應各種沉重的運算需求,同時透過整合來簡化系統且降低其系統成本。」
2 x' R/ s4 [* B; N! r5 H6 L4 e# Y& ~6 o
此外,賽靈思亦發表次世代低成本 Spartan®-6系列元件。賽靈思的Virtex-6Spartan-6系列FPGA是可編程的矽元件基礎,支援賽靈思與第三方業者所開發的特定設計平台,並針對那些需要整合式可編程硬體與軟體的電子系統製造商,提供各種開發方法與IP方案,以因應現今經濟環境的各項挑戰,包括金融、市場與技術。每一個新系列元件均具備開發工具與Xilinx Engineering Services,支援DSP、高速連結、以及嵌入式系統等方面的應用。
! r- P) q# d7 m& x4 g$ U' `9 B9 {3 j5 P. R# `, @) ]
Virtex-6系列FPGA採用40奈米製程與第三代Xilinx ASMBL™架構,並具備次世代開發工具與Virtex-5 系列FPGA的完備IP函式庫的支援,確保顧客能提高研發生產力,並順利進行設計轉移。相較於市面上其他40奈米FPGA方案,全新Virtex-6系列FPGA元件可提供高出15%的效能,多降低15%的功耗;其核心運作電壓為1.0v,並提供0.9v的低功耗方案選項。這些改良讓系統工程師能將Virtex-6 FPGA整合至其設計方案上,開發出「綠色環保」的局端機房與資料中心。這與電信業界息息相關,因為許多業者正推動新一波的擴充方案,以因應網路視訊與豐富式媒體內容的各種需求。* R  L- A3 ~2 W2 M
+ s$ K. ?/ V# U& w

# p) I- Y/ c+ c+ D9 J1 W針對特定領域進行最佳化的Virtex-6 FPGA
! n+ B3 h  t, j' KVirtex-6 FPGA 系列元件包含三個特定領域最佳化的FPGA平台,各自提供不同的功能組合,滿足顧客各種不同的應用需求( b8 c6 Q8 j3 j5 y5 ]4 m# W  o
nVirtex-6 LXT FPGAs 針對各種需要高效能邏輯與DSP應用、以及低功耗GTX 6.5 Gbps序列收發器的序列連結功能進行最佳化。 0 W% w3 `7 j$ V# u. o# Z5 x
nVirtex-6 SXT FPGAs –針對各種需要超高效能DSP的應用與低功耗GTX 6.5 Gbps序列收發器的序列連結功能進行最佳化。 * _2 C6 C# n: q! s7 W7 H1 \3 H2 I
nVirtex-6 HXT FPGAs – 針對各種需要最高速序列連結功能、高達64 GTH序列收發器、以及可支援11.2Gbps的通訊應用進行最佳化。 ( [* R- R+ u/ E

$ ^# M( [" `! k' O, w結合先進的矽元件技術、創新的電路設計技巧、以及各種架構上的改良,讓Virtex-6 FPGA能大幅降低功耗、帶來更高的效能、以及更低的成本,勝過前一世代的Virtex元件以及市面上其他的FPGA方案。Virtex-6元件適用於以下的各類高效能應用,包括
' o* }9 e7 |3 d3 o  nn無線基礎建設 Virtex-6 FPGA具備更高的密度與效能,加上賽靈思以及第三方業者所開發的最佳化IP,可支援如峰值因素衰減(CFR)與數位預失真(DPD)等各種先進演算法,讓功率放大器最高可增加40%的效率。如此一來,可協助一個擁有10,000個基地台的網路系統業者大幅降低營運支出,最多可省下1,800萬美元的開支。如此高的效率,將可減少超過31,000噸的碳排放量,這對於未來「環保」基地台的開發是非常重要的。如此卓越的功能加上領先業界的速度與功耗效能,Virtex-6 FPGA創造出理想的平台,協助業者開發次世代3GPP-LTE LTE先進基地台。! R+ e7 ?4 F; u) [% W- l0 z: d3 z* U

# P% j7 T! p+ {n有線網路不斷攀升的數位內容使用量,對現有網路頻寬帶來越來越沉重的負荷,促使業者加速開發像40Gbps/100+Gbps網路卡、路由器、交換器、以及資料中心的高密度數據埠等各種次世代應用。Virtex-6系列FPGA內含最佳化的邏輯比例、更高的效能可支援更寬的內部資料通道、以及多重速率收發器,藉以更低的延遲率,提供更高的整體流量。運用Virtex-6 系列FPGA,顧客可建置一個OUT(光傳輸單元)-4訊框與增強前向錯誤修正(EFEC)解決方案,可用在核心網路上。最佳化邏輯與收發器的比例,讓研發業者能運用Virtex-6 FPGA100 Gigabit 乙太網路(GE) 建置於OTU-4訊框器與關鍵的EFEC上。研發業者不僅可藉此取代昂貴、風險又高的ASIC方案;還能改良其專利型差異化演算法的彈性,不必使用中繼器就能擴大其光學線路傳輸的範圍。由於可減少超過40%的系統功耗,Virtex-6 FPGA可部署在現有的基礎建設中,並維持相同的電源預算,進而大幅降低營運支出。 / f6 Y& C5 U# t+ O5 F7 Y  r

  H1 z- `' V2 d0 dn廣播設備 Virtex-6 FPGA帶來一個完全可編程、高成本效益的解決方案,可滿足當前與未來的各種廣播需求;且還能透過影片品質來達到差異化的目標。高速序列收發器可針對所有種類的廣播應用,支援SD/HD/3G-SDI規格與嵌入式音效技術。完全整合的10Gbps 乙太網路支援功能,能橋接廣播與電信網路,藉以快速存取與檢索先前儲存的影片內容。增加的記憶體與DSP比例,讓系統能即時處理HD2K、以及4K解析度的未壓縮影片。最佳化的邏輯比例與功耗管理功能,讓系統能支援先進的H.264JPEG2000編碼功能,而且還能同時減少功耗與溫度管理方面的需求,以達到任何效能目標。
: r1 i8 W; c5 \' l5 {1 i$ A; M9 @7 l7 W
n航太與國防 航太與國防研發業者越來越依賴FPGA所具備的優異運算效能以及可重新組態的運算功能,來開發各種應用,其中從基礎建設通訊涵蓋到電子戰與影像處理等領域。透過整合超過2,000個擁有最佳邏輯比例的先進DSP單元、Block RAM、以及分散式RAMVirtex-6 SXT FPGA可以超過1TMACS的速度,提供業界最高的DSP頻寬。如此優異的運算頻寬再加上超過450Gbps的序列頻寬,讓系統能快速且有效率地在晶片上進行資料的輸出與輸入。上述所有的運算功能,均具備完全可擴充與最佳化的特性,讓整體系統功耗比前一代技術還要減少50%
8 s4 z( {  P. H3 s; t$ V( Y% F' \: m4 U
供應時程
% T6 w) L+ p* ^$ h賽靈思目前透過Virtex-6優先取得計畫,提供顧客新元件的詳細資料與軟體支援;並預計於2009年第2季開始供應第一批Virtex-6的元件樣本。賽靈思特定設計平台包含完全整合式軟體支援、經過測試的IP、以及內含機板與套件的參考設計方案,預計將於2009年下半年推出。包括各種工程資源的Xilinx Engineering Services 支援方案亦立即開始供應,為顧客的設計團隊提供專業的特定設計建議與FPGA最佳化支援。更多詳細資訊,請瀏www.xilinx.com/services網站。
* @% S- [) R3 n
) l: n' [$ r+ f2 o[ 本帖最後由 heavy91 於 2009-2-9 06:28 PM 編輯 ]
6#
發表於 2009-2-5 17:52:17 | 只看該作者
賽靈思推出全新兩款次世代FPGA系列

( u+ ?. Y" X: ~1 n
打造全新特定設計平台

$ W/ n& a7 N3 A* l& I7 |
嶄新Virtex-6 Spartan-6 系列FPGA為新設計方法奠定完善基礎

7 t4 J" Y5 ~$ s: i- \
兼具易用性及更高生產力 協助業者運用可編程邏輯方案進行系統層級設計

, ?. u' O! P8 `8 s% I8 j5 [: p+ {
' ^0 r; `0 \8 {4 x2 T, Y
全球可編程邏輯解決方案領導廠商Xilinx(美商賽靈思)公司(NASDAQ: XLNX)今日宣布推出次世代旗艦級高效能Virtex® 與低成本Spartan® 現場可編程邏輯閘陣列(FPGA)元件,作為次世代「特定設計平台」的基礎,協助系統研發業者提高生產力,降低開發成本。隨著可編程功能已逐漸成為電子製造商,在嚴苛的商業與技術環境下,維持其競爭優勢所必備的一項關鍵功能,賽靈思與其第三方合作夥伴推出這些嶄新的特定設計平台,將針對各種市場與應用,提供系統研發業者更簡易、更聰明、更可行的策略性設計方法,開發各種以FPGA為基礎的系統單晶片解決方案。 3 H  T8 g! Q6 Q+ \! l
# Q2 \5 a- H3 z; K6 {
Virtex-6Spartan-6 FPGA系列具備賽靈思累積了25年、共超過10個世代FPGA的市場與技術領先優勢。這些全新系列元件擁有由聯華電子與新代工夥伴三星的成熟先進製程技術所帶來的效能與成本效益,能滿足全球市場對於汽車、消費性、有線/無線通訊、甚至航太與國防等領域,在更高頻寬、更高效能、更低成本以及更低功耗等方面永無止境的需求。
* V8 B( U9 X& g9 }
2 \7 J& C, F" a) {1 v$ r' N賽靈思公司總裁暨執行長Moshe Gavrielov表示:「我們正在接近一個臨界點,在這個臨界點上,FPGA將成為電子製造商廣泛採用的矽元件平台,為其產品開發各種客製化功能,又可同時擺脫ASIC相形失色的昂貴開發成本。但若要提升顧客對於FPGA的接受度,我們必須提供一個完善的設計環境,協助全球設計團隊迅速掌握可編程功能這個必然趨勢,在嚴苛的經濟情勢及商業條件下,加快產品上市時程。」 3 Q0 N, J5 _6 E$ |

1 w, p+ X3 B/ b" I' |. E大勢所趨的可編程功能! ]3 a- \' l) K' B, V- u* p
依循摩爾定律預測的軌跡,業者將持續帶來更高的晶片密度與效能,但也隨之面臨諸多持續提高的研發與製造複雜度的挑戰。我們看到業界對於FPGA的接受度愈來愈高,許多顧客已用其取代傳統的ASICASSP方案,來開發次世代系統設計方案。事實上,Gartner公司(NYSE: IT)預測在2008年,FPGAASIC設計方案的比例約為25:1,顯示出市調機構預期在可預見的未來,可編程功能是擋不住的一個趨勢。
6 g6 ]  A+ e: [) c" w7 `% q

0 Y* v5 s7 c; [) p! B7 h
6 T6 k- D/ c* ^  ~/ V5 {* n" J為了因應這個大勢所趨的可編程功能,我們必須投入兩倍的心力。第一是提供可編程功能的創新矽元件,針對FPGA每個關鍵面,帶來領先業界的價值(包括價格、功耗、效能、密度、功能特色、以及可編程性)。第二是為開發電子系統的業者,提供理想的工具、設計方法、以及IP,讓FPGA協助顧客加速產品上市時程,並具備高彈性優勢。
4 D! z0 g9 Y$ v8 s7 u7 C9 ^
* J7 k/ L6 p( S( y3 |3 U( b- b

8 }; |8 j. ^" z& r- K4 w特定設計平台2 S/ [8 n( F7 Y8 {
賽靈思的特定設計平台策略整合五個關鍵元素9 T+ k3 {8 }0 b' J1 A- j
·全新Xilinx Virtex-6 Spartan-6 FPGA系列元件$ I7 ~+ ?9 u% b+ A
·各種設計環境,可支援與整合備受業界肯定的方法   t# h* V7 P' x/ J/ D
·具備業界標準FPGA Mezzanine Connector連結器的可擴充機板與套件
* P# S, ]1 d6 U+ b7 K$ M! k5 j% j·可插式IP核心
* \. H9 `: m; x·功能強大的參考設計方案   c% K5 w6 \, \. ?) w" t
$ u3 {5 v& K" k6 @/ _- I$ {
除了Xilinx FPGA元件之外,其他每個要件都是由賽靈思或其第三方合作夥伴所提供,並具備堅強設計服務專業體系所提供的支援。特定設計平台讓軟體與硬體研發業者都能充分運用開放性標準、通用型設計方法、開發工具以及執行階段平台。這讓研發業者只需花費較少的時間,就能開發出應用基礎架構,進而把更多時間投入在開發終端應用產品中的差異化功能。
8 v7 u$ {6 o. Z# D2 J/ h
  U! t& l- T5 J$ o) s* f- Q1 R6 P5 l3 [Xilinx Virtex-6 Spartan-6 FPGA 系列元件: _- y- P1 l8 e, S$ X  l. c2 C
可編程邏輯與可組態硬式IP的組合,採用來自聯華電子與三星提供的最新製程技術,讓Virtex-6Spartan-6 系列FPGA以一半的功耗,就能帶來比前一代元件多兩倍的容量。賽靈思採用多重晶圓代工策略,以提供顧客最佳的技術解決方案。這兩家具備低功耗與成熟先進製程技術之晶圓代工夥伴,在業界信譽卓著,將與賽靈思的策略緊密配合,針對功耗、效能以及成本等各方面,提供最佳化解決方案。
1 y7 z8 |$ D2 f3 l, t9 k, G
$ k8 H& I" @5 a7 A' t* v# q6 u透過高達760K的邏輯密度、超過 38Mbit BlockRAM 、以及2,000DSP slice,這些全新Xilinx元件在晶片內建效能方面,為業界豎立起新標竿。此外,全新系列元件可提供最多達64 GTH收發器,運行速度高達11.2 Gbps,並能支援光傳輸市場的各種光傳輸單元(OTU)規格、符合PCI® Express規格且支援根埠口功能的硬式模塊,以及專屬的DDR3記憶體控制器。這些功能協助設計團隊因應不論是透過背板、光纖或銅導線、晶片對晶片、或是連結至最新高速記憶體等方法進行各類系統整合所產生的各種需求。這些全新系列元件讓系統設計業者可充分運用超過100IP核心、各種Xilinx FPGA系列元件的參考設計方案、以及眾多開發平台。 8 h, H, t+ Y3 ]2 ^

8 B, M& Y9 ^$ T/ ^; j供應時程
6 r) n" }4 Y4 k4 ~賽靈思目前透過Virtex-6Spatan-6優先取得計畫,提供顧客新元件的詳細資料與軟體支援。Spartan-6元件現已開始提供樣本,並預計於2009年第2季開始供應首批Virtex-6的元件樣本。賽靈思特定設計平台包含完全整合式軟體支援、經過測試的IP、以及內含機板與套件的參考設計方案,預計將於2009年下半年推出。包括各種工程資源的Xilinx Engineering Services 支援方案亦開始立即供應,為顧客的設計團隊提供專業的特定設計建議,與FPGA最佳化支援。更多詳細資訊,請瀏覽:www.xilinx.com/services網站。. }9 w* u# }; _! e" B! u
" ~) c" O* a! o& x

! F5 y( N& o' v  h/ v6 Z; Q; W[ 本帖最後由 heavy91 於 2009-2-9 05:54 PM 編輯 ]

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
5#
發表於 2008-12-15 16:18:12 | 只看該作者
賽靈思推出業界首款完整Digital Front-End設計方案
快速開發無線基地台的3GPP LTE無線電元件之開發
全新Virtex-5 FPGA參考設計方案提供高效能及更低功耗之可編程平台
協助業者以更低成本及更快時程開發3GPP LTE無線電子系統
! f  p8 j. [. u) M# i; W* {& ]
全球可編程邏輯解決方案領導廠商Xilinx(美商賽靈思)公司(NASDAQ: XLNX)今日宣布推出完整的Digital Front-End (DFE)設計方案,協助顧客以更低成本及更短時程開發3GPP LTE無線通訊系統。此設計方案為業界首款鎖定高效能3GPP LTE無線電應用的DFE設計,不僅能降低整體功耗,並能從大型Multi-sector macrocell(多扇區蜂巢式)基地台,擴充至Pico(超小型)基地台。 - Y6 u, {& e" D7 h& v! z, B7 ]4 F; [

2 Z" J0 U# C) A: R0 ~7 eXilinx® 3GPP LTE設計方案支援一個採用Xilinx Virtex®-5 FPGA的全功能可編程開發平台。Xilinx Virtex®-5 FPGA是目前業界最廣為採用的高效能FPGA系列元件。LTE DFE平台包含許多高度最佳化的模塊,可支援數位升頻器(Digital Up Conversion)、數位降頻器(Digital Down Conversion)、以及峰值因素衰減(Crest Factor Reduction),組成一個完整的LTE無線電子系統。此設計方案可與賽靈思現有的數位預失真(Digital Pre-Distortion)設計方案,能讓系統工程師快速開發,與整合高效能、商業化LTE系統中所有數位系統元件。此外,相較於傳統且目前尚無法支援LTE系統的ASSPASIC設計方法,Xilinx® 3GPP LTE設計方案可大幅縮短其開發時程。
$ g+ @. V5 p  p1 t 2 e4 p' `2 f- e; \* s6 ~
賽靈思無線電與無線界面部門資深產品經理David Hawke表示:「LTE在未來數年將成為主流無線標準,研發業者必須確保能在稍縱即逝的機會浮現時,可立即推出相關產品給電信業者測試。賽靈思的DFE參考設計方案讓研發業者更容易運用我們開發的各種系統知識、支援、與最佳化技術,並將其運用到其3GPP LTE產品研發上。如此,不但能節省可觀的工程成本,還能降低整體系統功耗,以及加快產品上市時程。」
$ P# Q" u+ b5 s% D  p - \. u) u. q) _: B8 P3 g& P) l0 A& |
高效能、彈性化的3GPP LTE平台
0 l8 h4 l- h0 O, C無線電在現今基地台的資金支出中佔了60%,而在產品生命週期中,大部份的營運開支,也都是花費在無線電元件上。 Xilinx 3GPP LTE 平台擁有Virtex-5 FPGA的高效能、低功耗的數位訊號處理功能,讓電信業者大幅減少在LTE無線電設備的開發與營運成本。. r. v8 b& K% Z, P' d# @/ n$ ?- r
, a( p2 L1 U) |& g0 ~# i8 M" F
LTE DFE設計方案具備極高的可組態性,可支援7個單一與多重載波建置模式,包含:單一載波 51015、與20 MHz寬、雙載波的510 MHz頻寬4載波的5MHz頻寬。每種組態都有最佳化解決方案,研發業者可根據其系統需求選擇最合適的建置模式,不必浪費任何設計空間,更能降低整體系統成本與功耗。業者只要採用領先業界的Xilinx System Generator for DSP 工具套件,即可輕易進行客製化,完全滿足其對於3GPP LTE無線電應用的特定需求。
% u7 y$ Q0 d9 d+ b  t ' J, a4 ^* S1 s; ?( Z4 N8 \
定價與上市時程  o8 I' k- n! b
Xilinx 3GPP LTE 參考設計方案包含一份完整的應用指南、Virtex-5元件架構的設計檔案、以及測試向量參數與描述檔等資料,讓研發業者能在The MathWorks MATLAB®環境中,快速評估設計效能。此外,設計方案另附說明指南,協助業者將參考設計方案整合至目標系統。賽靈思顧客可至以下網站註冊後,免費下載設計檔案、應用手冊、以及整合指南:http://www.xilinx.com/esp/wireless.htm#rf2 o1 S7 B% g- c% c% ?  ^
1 B% l4 e, ]) s6 z: ^
欲獲得更多關於賽靈思無線通訊解決方案完整產品線的詳細資訊,請瀏覽︰http://www.xilinx.com/esp/wireless.htm網站。
4#
發表於 2008-11-6 11:17:48 | 只看該作者

賽靈思Virtex-5 FXT FPGA ML510開發平台問世

賽靈思(Xilinx)宣布推出專為開發採用雙處理器的高效能嵌入式系統而設計的Virtex-5 FXT FPGA ML510嵌入式開發平台。此全新開發平台建構在Virtex-5 FXT FPGA平台之上,並搭配兩個整合式PowerPC 440處理器,以及Linux與VxWorks作業系統,能為軟體與硬體設計團隊提供前所未有的彈性與運算容量。  
: L! b! T; q- k: g5 z2 N1 a& ~6 x+ ~) e# d+ x
結合各種參考設計方案以及賽靈思Embedded Development Kit(EDK)獲獎無數的研發工具、組態設定精靈與IP方案,ML510嵌入式開發平台帶來一個完善的設計環境,協助業者運用兩個處理器開發各類系統,用來執行各種專屬分散式運算功能。  
( K$ t. J& c; l8 r! |8 T% X/ f: c7 i* P" r0 D
ML510嵌入式開發平台內含完備的週邊元件、界面以及軟體支援,其中包括支援業界標準Linux與VxWorks作業系統。除了兩個IBM PowerPC440處理器核心外,機板上的Virtex-5 FX130T元件提供超過十三萬個邏輯單元、超過10,700kb的block RAM記憶體及運作速度每秒達6.5Gb的RocketIO GTX串列收發器。此外,許多機板層級的佈線介面都預先規劃定義,讓用戶能快速開發與驗證,因此系統製造商能在現場迅速部署系統。賽靈思以ATX(Advanced Technology Extended)規格提供 ML510,顧客運用擴充子卡界面就能輕鬆進行擴充。另外,顧客亦可選購ATX規格的機架,讓ML510開發平台搭配各種機架系統,讓封裝與部署作業更有效率。
3#
發表於 2008-11-3 18:40:14 | 只看該作者

賽靈思推出全新Virtex-5 FXT FPGA ML510開發平台

協助客戶運用Virtex-5 FXT FPGA建構雙處理器嵌入式系統
全新平台為高效能PowerPC440系統 縮短開發時間
2 t, ^; p5 U3 ^4 T1 \* F
' E! s( q& I+ F1 a
全球可編程邏輯解決方案領導廠商Xilinx(美商賽靈思)公司 (NASDAQ: XLNX)今日宣布推出專為開發採用雙處理器的高效能嵌入式系統而設計的Virtex-5 FXT FPGA ML510嵌入式開發平台。此全新開發平台建構在Virtex-5 FXT FPGA平台之上,並搭配兩個整合式PowerPC® 440處理器,以及LinuxVxWorks作業系統,能為軟體與硬體設計團隊提供前所未有的彈性與運算容量。+ p* }5 o: o9 ?& v
$ l; @- I7 [( `: R9 ?
結合各種參考設計方案以及Xilinx Embedded Development Kit(EDK)獲獎無數的研發工具、組態設定精靈與IP方案,ML510嵌入式開發平台帶來一個完善的設計環境,協助業者運用兩個處理器開發各類系統,用來執行各種專屬分散式運算功能。 1 b, I. s! g2 p7 i

' F6 b2 p7 P- j7 i( @1 E2 ?+ @Impulse Accelerated Technologies公司技術長David Pellerin表示:「ML510開發平台讓我們能快速轉移現有的PowerPC405影像處理應用,發揮Virtex-5 FXT元件的高效能優勢。ML510 Xilinx EDK工具讓我們能加快PowerPC440嵌入式系統在設計、除錯、以及故障排除作業,並輕易存取Virtex-5 FX130T元件的各種先進功能,像是擴充APU界面、連結多重通道DMA、以及專屬的DDR2界面。」
, O- d& W- a% _- F' [; o( u, w; I/ I: D- I% l- o
ML510嵌入式開發平台內含完備的週邊元件、界面、以及軟體支援,其中包括支援業界標準LinuxVxWorks作業系統。除了兩個IBM PowerPC440處理器核心外,機板上的Virtex-5 FX130T元件提供超過13萬個邏輯單元、超過10700kbblock RAM記憶體、以及運作速度每秒達6.5 GbRocketIO™ GTX串列收發器。此外,許多機板層級的佈線界面都預先規劃定義,讓用戶能快速開發與驗證,因此系統製造商能在現場迅速部署系統。賽靈思以ATX(Advanced Technology Extended)規格提供 ML510,顧客運用擴充子卡界面就能輕鬆進行擴充。另外,顧客亦可選購ATX規格的機架,讓ML510開發平台搭配各種機架系統,讓封裝與部署作業更有效率。
& I2 `0 n" e, R6 F賽靈思公司平台解決方案與服務行銷經理Tim Erjavec表示:「從執行多個作業系統到進行個別作業,Virtex-5 FX130T元件搭配兩個PowerPC440處理器,能協助研發業者針對視訊成像、安全通訊、以及網路處理等各種嵌入式應用,克服尺寸、重量、空間、以及功耗等方面的挑戰。ML510嵌入式開發平台為採用Virtex-5 FXT元件的設計團隊帶來一個多元化的硬體平台,針對其系統快速開發原型與進行驗證。」
5 E2 X) p" W. }! S
* p  P. ]3 y$ U' Q. V價格與供貨時程
, o& |. a. I0 k2 m! a) kML510 嵌入式開發平台現已問市,零件型號HW-V5-ML510-G,定價為3,100美元。支援機架環境的擴充方案定價為449美元。它與前一代的Virtex系列開發系統ML310ML410開發平台完全相容。詳細資訊可參考:http://www.xilinx.com/products/devkits/HW-V5-ML510-G.htm網站。( O, C; s8 L3 S

' k& x" ~: d6 S4 T) y

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
2#
發表於 2008-4-16 15:20:18 | 只看該作者

賽靈思推出完整設計工具套件 為生產力、效能與低功耗提供突破性的強大功能

為FPGA邏輯、嵌入式與DSP設計人員提供單一整合式完整解決方案 帶來快上2倍的速度與高達38%的效能  
0 t* x8 j7 h2 y. L: u# u% t+ \& ^. k# s  h% M7 L5 B# _/ y
全球可編程邏輯解決方案領導廠商Xilinx(美商賽靈思)公司(NASDAQ: XLNX)今日宣布推出具備單一整合式的10.1版ISER設計套件,讓FPGA邏輯、嵌入式、與DSP設計人員能立即存取賽靈思全系列且具備完全互通性的設計工具。10.1版的ISE設計套件提供較平均時間快上2倍的快速建置流程,讓設計人員每天可完成更多作業。此外,今天發表的SmartXplorer 技術可專為設計人員解決其所面臨的許多重要挑戰,包含:時序收斂與生產力。SmartXplorer 技術可在多部Linux主機上發揮分散式處理功能,幫助設計人員每天完成更多的建置作業。運用分散式處理功能與多重建置策略,讓效能最多可提高38%。SmartXplorer技術亦提供許多工具,讓用戶能監視每個批次的結果,並得到個別的時序報告。 1 C; a0 @7 v2 z$ u* A
  
- J2 ^. e: y7 g+ }- @6 _為全球客戶提供顧客導向資訊科技與通訊解決方案的領導廠商Fujitsu公司的光電系統事業群資深工程師Yasuhiro Ooba表示:「10.1版ISER設計套件為我們的設計團隊帶來無與倫比的價值,最多可降低80%的建置時間。更快的執行時間可節省可觀的開發時間,並加快產品的上市時程。」 4 p! [9 l7 _1 y3 A# t5 j
  
7 E# M. D% k1 J; V4 _資料中心I/O虛擬化的技術領導廠商Xsigo Systems公司的邏輯設計人員Honda Yang表示:「SmartXplorer為我們的FPGA設計流程提供強大的額外功能。倘若沒有SmartXplorer,我們就得以手動方式分別登入多部伺服器,來管理每項PAR作業。我對於SmartXplorer讓效能提高20%這樣的結果感到非常驚喜。」 + z" M8 K' v- e; w
  
0 u& m. y" X. R& g運用PlanAhead Lite與策略型建置模式來提高生產力
1 h  W( ?& m: G' P% y藉由ISER Foundation™裡的PlanAhead Lite工具,用戶可發揮獲獎無數的PlanAhead設計與分析工具中的強悍規劃與分析功能。不必額外付費就能獲得PlanAhead Lite裡的革命性PinAhead技術。此種直覺化解決方案是專為簡化FPGA與PCB之間的界面管理複雜性而設計的。PinAhead技術能在設計開始階段執行智慧型輸出針腳(pinout)定義,且在互動式針腳配置過程中檢查設計規則,可免除設計後期與輸出針腳相關的變更次數。在完成針腳配置後,PinAhead能以逗號分隔數值(CSV)、VHDL、或Verilog表頭等格式,匯出I/O連結埠資訊。 # z0 F4 T+ i# \& }9 N
  % W' x9 r! V+ l- ]
賽靈思透過ISE設計套件10.1版,簡化研判最佳化建置設定的流程。設計人員現在能規劃與設定自己的設計目標,包括效能最大化、元件使用率最佳化、降低動態功耗、或將建置時間降至最低。運用此種空間縮減策略的設計人員平均可提高10%的邏輯使用率。
$ _+ g; `) x! c- D+ L9 b  : p7 W. `/ W" w0 U
工作小組提供更理想的驗證效果
6 F% _- S1 @( _, q4 f6 E) HISE設計套件10.1版亦受惠於賽靈思與業界EDA領導供應商Mentor Graphics之間的合作。運用IEEE IP加密模型,ISE設計套件10.1版可提供高達2倍以上的執行時間。全新效能最佳化的BRAM、DSP以及FIFO模擬模組,讓RTL模擬執行時間可再加快2倍。
6 z/ B" `# c+ c. S) X# o( D& k# e  
1 i8 Y$ p7 V1 N  J第二代XPower 提供強化的功耗分析與最佳化功能 0 E  \8 a1 M( o' M' h+ H
許多產業研究顯示在製程持續微型化的情況下,FPGA業者目前面臨的最佳挑戰就是要達到功耗預算的目標。用戶在設計初期可運用ISE設計套件10.1版分析功耗需求,並在設計流程中為動態功耗進行最佳化作業。 & ^, N# z. y9 G
  
; e8 a* C5 A; z3 A8 a第二代的 XPower 功耗分析工具藉由提供一個改良式界面,讓用戶可輕鬆地分析各模塊、階層、電源線路、以及使用資源的功耗,進而改進功耗評估的精準度。分析出的資料可以純文字或HTML格式呈現,這種可提供功耗分散資料的功能遠遠勝過其他邏輯方案供應商的靜態評估網頁。
7 q: c8 R* z7 _6 ~0 t5 A  
! a, Z5 ~; O0 G. w* F0 I: EISE設計套件10.1版提供方便且完備的功耗最佳化功能。運用整合式的「功耗最佳化設計目標」功能,用戶可透過一個簡單的單一步驟程序,指定功耗最佳化設計。加上對映與邏輯配置(place-and-route)演算法方面的改良,用戶可減少設計方案的動態功耗—65奈米VirtexR-5元件平均可降低10%;而Spartan™-3世代FPGA平均則降低12%。 ) ?1 N# G! N' U' A# q& j* e
  
' H/ S% ?) V9 b" B嵌入式與DSP工具整合
: l- b  x% z7 e0 t7 e( S9 [! z$ h% b為協助用戶更快達成最佳的嵌入式與DSP設計結果,ISE設計套件10.1版亦在賽靈思嵌入式與DSP工具中,加入許多易於使用的改良功能,包括統一的互通性功能,讓用戶可輕易地在ISE Project Navigator 中加入System Generator模組。EDK與System Generator for DSP技術間改良的跨工具整合,讓更精密的FPGA SoC設計能整合嵌入式與訊號處理功能。
8 u; f( r$ o- D9 M7 o7 o
5 b2 d# z) N, E9 z價格與供貨時程 1 i; W1 V/ k1 b- y2 ?
ISE設計套件10.1版包含ISE Foundation、Embedded Development Kit (EDK)、System Generator for DSP、AccelDSP™ 合成工具、ChipScope™ Pro 分析器、ChipScope Pro Serial I/O 工具套件、PlanAhead 設計與分析工具、以及ISE模擬器。用戶可從DVD光碟或透過網路下載安裝特定領域的DSP、嵌入式與邏輯設計產品。運用電子化流程作為主要的產品供應方法,讓用戶不僅能得到自己需要的產品,還能獲得其他賽靈思設計工具的評估版本。 & F$ N3 A% p$ q* D# k
  
, T, @7 V$ J; ]9 d) `! jISE設計套件10.1版的所有產品現已開始供應上市,售價介於495至2,495美元之間。顧客可至賽靈思網站免費下載試用60天的全功能評估版。6 L; Z% K/ I. _' i5 j

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2025-2-23 08:55 PM , Processed in 0.260015 second(s), 19 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表