Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 3530|回復: 3
打印 上一主題 下一主題

[問題求助] 請問關於CIS芯片的CSP封裝可靠性試驗標準問題

[複製鏈接]
跳轉到指定樓層
1#
發表於 2008-2-21 13:22:02 | 只看該作者 回帖獎勵 |正序瀏覽 |閱讀模式
各位同仁:  X& M& _! V' S6 z: X" X# f, f
    CIS(CMOS IMAGE SENSOR)用到的CSP封裝,其可靠性方面的標準是如何定義的?CSP封裝那麽特殊,其可靠性所需滿足的標準不會也和其他封裝的一樣吧?
. `9 h. c. D8 i( z' e3 W    誰有這方面的知識,請給我講授一下。
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
4#
 樓主| 發表於 2008-2-25 16:21:31 | 只看該作者
我發覺CSP的電路,由於封裝的特殊性,在環境試驗中經常發現失效,而參考諾基亞提供的SMIA的可靠性要求,他們似乎是針對Camera module的,所以,單獨的CSP失效,是否不能完全認定可靠性存在有問題呢?或者說,CSP的電路有問題,就不能給客戶出貨啦?
3#
發表於 2008-2-22 13:04:57 | 只看該作者
同上可去JEDEC 找相關規定8 ^1 r0 q+ `- `9 ~) X2 C9 G) I1 y! v# K7 G
不過JEDEC 雖可參考, 但仍是看客戶需求與產品應用, 也有JEDEC 定義 L3. 但客戶是要求 L3以上等級, 這種客戶有增多的趨勢.
2#
發表於 2008-2-22 01:21:07 | 只看該作者
業界有所謂的JEDEC標準.
* ?% B' V+ e" g& S! u2 x% `5 _不知有沒有分package種類,! i0 i, E! ]6 \. |( A* v, u
到其網站找一找,* H3 W4 O) ?+ }
應該可以找到需要的資料吧!0 V6 [/ \0 I2 m: a1 e7 X# c$ L
good luck!
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-9-20 10:47 PM , Processed in 0.161010 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表