因應物聯網及智慧製造所帶來的新科技變革,FPGA 的應用受到業者們的矚目。另方面,市場應用越來越高度複雜化,為了搶攻上市商機 (Time to Market),能夠協助加速設計開發流程的 MATLAB/Simulink 也成為全球製造及研發的最佳平台。 為了協助業者們迎向新一波科技創新的競爭,全球 FPGA 大廠 Xilinx 將與 MathWorks/ 鈦思科技共同舉辦實現工業4.0 技術的系列研討會,首先登場的是【工廠自動化影像視覺與控制流程 技術工作坊】,結合 Xilinx FPGA 平台與Mathworks / MATLAB 的協同設計與實務技巧,橫跨廠房自動化影像視覺、自動控制之最新應用,輔以逐步詳細的示範及教導步驟,幫助您了解 FPGA 系統級設計實現與優化最新開發流程。 本活動全程免費,席次有限,請及早上鈦思科技網站報名搶得先機!
日期 | 2016年3月9日 | 時間 | 13:30-17:00 備有茶點
(13:00 開始報到) | 地點 | 集思北科大
會議中心 201 室 |
研會討議程Time | Topics | Speaker | 13:00-13:30 | 報到 | | 13:30-13:40 | Welcome & Introduction | Jay Wang
Country Manager, Xilinx
Jerry Tung
Engineering Manager, TeraSoft Inc. | 13:40-13:50 | FPGA 軟硬體的協同開發設計
(Xilinx FPGA & MathWorks MATLAB/Simulink) 簡介:
Development Platform & Demo Booth Introduction | Jack Yang
Account Assistant Manager, ANStek
Charles Su
Engineer, TeraSoft Inc. | 13:50-14:40 | HDL 模型及 IP 核心的建構三步驟-以影像處理為例
(HDL Model for IP Core in 3 steps) 簡介:
1. Test Pattern Model
2. HDL Code generation
3. Interface for Zynq | Charles Su
Engineer, TeraSoft Inc. | 14:40-15:30 | 快速建立 Xilinx FPGA 專案三步驟
(Quickly Building Xilinx FPGA Project in 3 steps) 簡介:
1. System architecture Setup
2. Xilinx and MATLAB IP integration
3. Software development | Jack Yang
Account Assistant Manager, ANStek | 15:30-15:50 | Coffee Break 及實際操作演示 | | 15:50-16:40 | 利用 MATLAB & Simulink 加速影像視覺以及馬達控制之開發
簡介:1. MATLAB / Simulink 介紹
2. 工作流程導引: 從 MATLAB/Simulink 到 FPGA
(A guided workflow: from MATLAB and Simulink to FPGA) | Judy Yang /
Jerry Tung
Engineer/Engineering Manager, TeraSoft Inc. | 16:40-17:00 | Coffee Break 及實際操作演示 | |
|