Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 6174|回復: 3
打印 上一主題 下一主題

[問題求助] DLL前模擬的jitter

[複製鏈接]
跳轉到指定樓層
1#
發表於 2012-7-17 20:52:47 | 只看該作者 回帖獎勵 |正序瀏覽 |閱讀模式
各位高手好~~
" n6 F6 S- q7 w  i0 c8 i' D8 h; R3 m" i7 g
我用Hspice要在前模擬做一個jitter小於10p的DLL
, U% D. n0 t" p0 N; O* t9 c3 J, y- S/ t% c9 u7 D0 F
這是我用來測jitter的語法& N; V( J9 [1 b9 t+ Y' [3 o; g
.PARAM per='週期'         8 t- q7 h7 p2 P7 o9 O
.PARAM tim='開始時間'( P$ d4 v; S, O% A3 c3 |
.probe tran eyetime=par('.5*(sgn(TIME-tim)+abs(sgn(TIME-tim)))*(TIME-tim-per*int((TIME-tim)/per))') / o& ~/ B5 p/ v* v

( g. ^- b" A2 h整個DLL測出來的peak to peak jitter是25ps
- F: T6 m: S7 P$ `. P$ D1 C" I6 c
* {2 C3 _' _( R- k' [( d" O9 k) y我一直改Phase Detector、Charge Pump的特性但整個jitter都無法改善
% M7 r+ Y: q$ G9 Z; H) \" q9 B, o( X. r" c  K+ H6 x" o  ^
後來我用上面的語法去測VCDL這個區塊的jitter,出來的值居然也到2Xps5 ^3 F* N7 K0 z9 B1 k
# g/ m2 g4 _* l" _% f9 K4 h5 u
也就是說在VCDL的控制電壓是定值的情況下還是有很大的jitter+ W+ R/ a4 M3 l0 C; a6 k: v
" D- ^4 H7 p1 {; f' {2 a
我想問這樣子VCDL可能是哪邊出問題呢?  還有我量jitter的方式有沒有錯?3 N- q1 [* W, T/ p

( D5 e: A! g. K, w1 t2 @  }$ a  N" x, Z; R
  D. v, G! W3 W4 q& G! E0 |
如果還需要什麼資訊的話我會盡快補上的,謝謝大家>"<

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
4#
發表於 2021-12-21 16:41:57 | 只看該作者
3#
發表於 2012-7-26 12:18:28 | 只看該作者
spice的语法不是很熟。不过如果按照你说的,给个固定控制电压vcdl也有很大的jitter,那就得考虑1.是不是测量语法有问题,这个可以通过手工在波形上测量对比一下。2.仿真精度有问题。这个可以考虑调整一下仿真精度。
2#
發表於 2012-7-23 06:54:15 | 只看該作者
你DLL的操作範圍為多少?* s) `- a. E% h- I0 S& ~/ I
你每一級的delay cell的delay time又為多少?
1 h4 G5 s5 F  X# @你的DLL的delay cell共用了幾級?0 g" }. Q$ K% q9 e- _/ x) {0 t
有了這三個資訊之後,再去測試一下你的delay cell在可以工作的電壓範圍內相對應的delay time各為多少之後?
3 N7 {8 U; h2 w1 R8 M* J) w5 v$ Z就可以稍微推斷出delay cell可以在多少的delay time下工作,亦即可以推算出jitter大概會落在那個區間
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-11-1 11:48 AM , Processed in 0.144009 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表