Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 4017|回復: 1
打印 上一主題 下一主題

[問題求助] PLL 抗电源抖动

[複製鏈接]
跳轉到指定樓層
1#
發表於 2011-5-4 13:53:40 | 只看該作者 回帖獎勵 |正序瀏覽 |閱讀模式
在设计一个500MHz输出的PLL,已经完成schematic设计,电路仿真在三种corner下jitter在1ps以内。但是一考虑到封装寄生电感(考虑8nH),jitter就在30多ps。1 J8 Y, b* N' K- c  U* t0 _
我的VCO时差分的,请问我应该如何入手优化各个模块来抑制电源抖动的影响呢? 或请推荐点paper,谢谢各位大大!
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2011-5-7 01:29:09 | 只看該作者
VCO的delay cell建議採用symmetric load delay stage電路,同時, D2S也採用全匹配的differential電路4 M; m# U! _1 q) \/ y* L! s1 p9 @
除此之外,在layout上,PLL的power supply將VCO, D2S, Charge Pump and bias circuit採用一個supply voltage,其餘PFD, DIV等digital circuit採用另外一組supply voltage,並在各自的power supply上加上大量的de-couple capacitor,讓類比和數位的power noise能夠個自獨立且不會互相干擾影響,同時,power bus的寬度也需注意
' V7 L* u+ O' Q0 J總之,Layout需花心思去plan且留意
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-11-16 03:18 AM , Processed in 0.148009 second(s), 19 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表