|
我想請問有關於SOC encounter的clock問題。
- J) Q0 g! Y% ^- M# H* t: q/ c( {0 P
我有一個vhdl架構,以"圖"為例,有三個clock訊號分別是以clkin、timer_clk、seg_clk命名。. H9 W! |. O3 m: P M
6 B( F! ]/ l$ j- @3 c因為clkin之訊號是輸入腳,撰寫io檔時就會定義到clkin之腳位,於是執行Clock>>Clock Tree Browser時只有clkin之訊號。
7 L3 A! }' I/ Z7 f, G4 B% n5 U! S4 J" N
但是內部的clock訊號"timer_clk"與"seg_clk"則是要以何種方式定義才能規劃,8 g9 f5 H$ f/ S$ S4 w6 C+ I% w
8 _4 p% \6 h' M
使其訊號為Clock Tree方式呈現??是分別需撰寫至io檔??還是有其他方式完成?
5 x+ v* t6 G* y/ a3 h% H# o/ `; ^& v) v# k/ y& z
希望各位能給點幫助
" a2 l) R; d+ `# a' ]7 h3 j- @1 v0 m
PS:, U" D3 Q. C* M, A& K
程式(.VHDL)如附件 用Design Compiler 轉給 encounter
$ q/ t' F- A- `$ ^. d" [# E; a圖是timer12disp.vhd的原始架構之一 |
本帖子中包含更多資源
您需要 登錄 才可以下載或查看,沒有帳號?申請會員
x
|