Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 17591|回復: 7
打印 上一主題 下一主題

[問題求助] 請問在OD上打滿CO是為了???

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2010-7-8 22:58:53 | 只看該作者 回帖獎勵 |正序瀏覽 |閱讀模式
1.如題在OD上打滿CO是為了降低電阻值嗎
  T' P5 m, P* }8 Q) e7 f! K1 J$ a' g1 o3 `* g  A
也會降低寄生電容嗎???還有啥其它功用呢???0 D: M/ H' j- X7 V5 e6 s: d# k  O

4 o3 \8 v6 C1 F2.因為現在我們公司用新製程在劃LAYOUT,我常常被NWELL和DEEP NWELL稿混- I  s' S, C2 T' k+ t. Y

8 A( }4 X: @: u7 p請問啥ㄇ時候要用到NWELL 和 DEEP NWELL呢???
5 v" d! a# U7 |7 E% s2 \. G- p2 L, E. _+ P; [
3.為了節省面積,常常會把PIMP和NIMP連起來,請問在任何情況下PIMP和NIMP都能連起來嗎???
; x$ ~* B+ ?$ |% A" R6 ]# l' X% G- S
4.現在公司會高電壓製程MOS的POLY加一層METAL1然後在MATAL1上打CO,之前畫沒有這樣.0 G- g$ g5 l# |& [7 I
) Y" L' W" x) U' o) \7 m( O  s, W
請問在MATAL1上打CO會有啥功用呢???# h% e1 v/ `* ?9 n" h' e# c

5 }2 S- m" `0 r' u' x% R/ q3 ^PS:我是LAYOUT新人,請高手能幫忙解惑!!!
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂1 踩 分享分享
8#
發表於 2010-9-8 15:53:23 | 只看該作者
我記得 也可以增強可靠度
7#
發表於 2010-8-11 20:51:24 | 只看該作者
回復 4# smilodon " N6 \' R: Y$ l% v& f5 k/ k

* ]- R6 p7 V! x$ F# L# h: N; F" y7 T5 P! Y) u. N2 l6 v2 o: x
    正在学习中,今天又有收获了!
6#
發表於 2010-8-9 17:08:35 | 只看該作者
smilodon 说的相当详尽!
5#
發表於 2010-7-29 11:09:39 | 只看該作者
支持smilodon !8 d! }( ^" N  \- z0 C
我认为就是这个样子的
4#
發表於 2010-7-10 11:16:00 | 只看該作者
1.假设你说的OD是MOS device,对于65nm制程要求至少有两个Contact,这是提高可靠性的需要,对于电阻的减小很有限,通常我们认为每个ohm contact大概有5ohm,但是OD上的电阻会大的多;对于寄生电容的降低不会起到作用,因为寄生电容主要是Source Drain和衬底的结电容以及边缘电容,只和S D的面积
  r7 R, ^$ _8 |$ g9 |1 Z以及横向侧边面积有关;
; ?; G0 n9 z6 q" b; X
* k! q  s" ?; R' B( _5 ?/ T! s2.Nwell就是做PMOS时用到的MASK,而Deep Nwell需要多使用一层MASK,它的作用是用在NMOS下面,同时周围用Nwell围起来,这样子Nwell以及Deep Nwell形成了底面积为矩形的盒子,使NMOS的Bulk与Psub被隔开,可以接不同于Psub的电压。Deep Nwell上的电压与Nwell相同,通过Nwell中的Guard ring接电压;通常接AVDD;% k2 |7 O7 a* L/ h- l8 X3 _, o0 \4 {

3 U8 E7 I0 r+ W. y3. 可以! i. G+ p0 }7 L/ f

1 D1 O9 |: K# m2 H4. 你说的制程我没有用过,不过不是在Metal上打Contact,应该是在Poly上打Contact接到Metal1上,对于大尺寸MOS期间也要这样连接,否则Gate上电阻不一样,会造成导通时间的不同,而在Gate上都接上Metal,可以使所有Gate上的阻抗几乎相同,尽量同时工作。
3#
發表於 2010-7-9 15:38:50 | 只看該作者
u9513349  請問你公司是單純製作MOS的喔
2#
發表於 2010-7-9 10:13:38 | 只看該作者
1.既是降低電阻,亦是降低寄生電容.我個人的想法是讓body電位趨近於電源位準,讓mos的動作會更趨進於設計值.
1 v. G- a/ n8 h% N2.一般來說deep nwell 大多用於隔離之用,不管是怕干擾別人還是怕別人干擾,效果還蠻有效的.deep nwell的電位是來自於nwell.但通常會把一般pmos的nwell電位和提供deep nwell 的nwell電位分開,這樣的隔離效果會比較好.
  R' `- b9 v4 A/ w8 R, J3.只要rule ok.當然可以.但若是高壓製程,不建議這樣作,避免一些不必要的問題(例如latch up....)% |- @$ S+ x- j
4.我想應該是要降低gate端的連接等效電阻值.
* o. \- C; }, G以上純屬個人的一些想法,希望對你有用
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-11-16 04:27 PM , Processed in 0.152009 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表