|
本帖最後由 camby0816 於 2010-8-12 01:23 PM 編輯
! w9 Y& M% y- T0 J; a% u, m
5 t1 @& D: n! p/ l/ W z我有看過一篇paper模擬 LDO 的PSR (power supply rejection)9 x% h& u/ y8 N" f
跟OP的PSRR 不太依樣# F7 d5 Y! p, i( e: q7 E
主要是差在PSR = Avdd = vout/Vdd
# u: z8 k6 }# p$ I5 u+ q1 @ PSRR= Ad/Avdd
( R- o0 W% I: }3 y9 W看他的定義是什麼5 H6 _6 ~7 c& `$ V7 `7 i5 n: Q
有些電路並沒有像OP輸入端的增益Ad* v# S; s) G$ l; C/ N
例如 LDO , Bandgap ..等, Z5 z6 Q6 W2 M3 t3 k
所以只能測量 其power supply rejection (PSR)% k! }& }" ?5 ^6 F f; `. N
電路測試方法跟上述是一樣的
. }5 g X% ~3 ]: l5 |, r# V& p' s2 T, X- A; ~3 U: O# D
vcc vcc gnd 1.8 ac 1
( n, `8 x8 j9 j.ac dec 500 0.01 200meg
/ w3 ^0 D& C' N0 ~: y.probe ac vdb(vref) |
|