|
電子系統級設計所面臨的挑戰
* T% F% a8 Q! S2 I* ^根據 思源科技市場行銷部負責ESL偵錯產品規劃╱賴依秀 指出 在 ESL所遇到的硬體除錯問題,包含:
, s' P1 k6 F( a0 t1 Z; ]; q; D# O' K' }' e: j) b& i' Q' G
(1)追蹤硬體各個不同層級的資訊交換
0 t9 C, ~1 J, P% l2 L(2)程序錯誤所造成的問題:資源競爭(resource racing),訊息競爭(message racing),死結(deadlock),活結(livelock)
% X, F: G. O9 X- G(3)模擬時間或重複複製錯誤的時間過長0 T# a% p' T, }9 h' p: F
(4)除了硬體相關的問題外,軟體和硬體的除錯更是複雜
' N0 Y% r+ D& W0 C2 K9 H(5)當有錯誤發生時,如何停在(break)在軟體的某一點,追蹤軟體和硬體資訊交換之間的關係
3 C: j7 l9 j# _( o0 }(6)當停在軟體的某一點,如何讓其他處理器要繼續跑亦或是停下來
/ ` j+ p% Q5 K" o+ w% a" s7 p; _* |(7)如何分析硬體資源應用是否最佳化;經由軟體工程師或編譯器產生的threads,是否有將硬體資源充分應用
0 {: B2 v' O3 C) v/ l, S(8)根據不同的應用,如何在價格、速度、省電上很快的抉擇出軟硬體系統的架構上1 Y6 p1 k' Q3 ~* A
+ ?( g) x3 N4 A因此,在ESL,好的除錯軟體和分析軟體更扮演著舉足輕重的腳色。大家認為哪些問題最大?是最大挑戰?來交換點經驗談?:o |
|