Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 45526|回復: 46
打印 上一主題 下一主題

[經驗交流] FPGA 到底為什麼一直沒辦法成為主流?

  [複製鏈接]
跳轉到指定樓層
#
發表於 2007-11-11 10:00:58 | 只看該作者 回帖獎勵 |正序瀏覽 |閱讀模式
雖然可能要先定義出何謂"主流"?! 但聽說現在 FPGA 已經便宜了囉!? :o
1 Z. c: @4 ^$ l小量打樣時,FPGA 是主流? 而且,聽說作FPGA的專業人才應該有7~8萬的身價?!
多選投票: ( 最多可選 3 項 ), 共有 109 人參與投票
您所在的用戶組沒有投票權限
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂9 踩 分享分享
46#
發表於 2014-11-7 11:21:58 | 只看該作者
Xilinx擴充20奈米Kintex UltraScale產品陣容
+ o3 }2 M# I9 c* a. o; R6 M鎖定資料中心加速、視訊及訊號處理的最高要求應用4 p) k# ?7 M2 R
Kintex UltraScale KU115 FPGA元件現已出貨
$ |* p/ S! }3 B2 ~6 ]' a/ L. b
. b- _9 v6 n" k0 H8 T- C9 f美商賽靈思 (Xilinx, Inc.;NASDAQ:XLNX) 今日宣布Kintex® UltraScale™ KU115 FPGA正式出貨,並擴展其20奈米產品陣容。作為Kintex UltraScale系列的旗艦產品,這款KU115元件不僅在單一可編程元件中提供了最多的數位訊號處理器(DSP)數量,更可提供加倍的數位訊號處理資源。經過DSP最佳化的KU115 FPGA元件,鎖定資料中心運算加速及訊號處理應用,例如資料中心、視訊與醫學成像、廣播系統以及雷達等。 KU115已陸續向多家客戶出貨,這是賽靈思成功出貨的第四款20奈米UltraScale元件。從越來越多客戶相繼採用UltraScale系列及他們的回饋顯示,UltraScale系列能夠為賽靈思客戶帶來絕佳的價值,其中有Google地圖工程師表示此款元件對繪製全球地圖極有幫助。
% R  ]0 p! V; c- n& z3 Y0 ^
# O% L4 T. C1 Y2 ~Kintex UltraScale KU115 FPGA針對從浮點到定點運算的各種DSP密集型作業進行最佳化。除了可為對稱式濾波應用提供多達8,181 GMAC,這款嵌入式DSP模塊更具備適用於高解析度影音編碼的各種加強功能、可支援有線通訊系統及常用於複雜濾波與算數編碼的前向錯誤修正(FEC)與循環冗餘檢查(CRC)功能。隨著每個運算作業的資源使用率提升,KU115的最佳每瓦效能比可滿足各種處理密集型系統嚴格的功耗和散熱需求。結合Vivado® 高階合成 (HLS)技術及賽靈思的OpenCL軟體定義開發環境等高層次抽象化工具,KU115系列元件可在設計和建置各種DSP密集型演算法時提供完整的解決方案,將運算瓶頸降到最低。
7 P# X/ u# @! k: F6 W' q: H4 G6 g. m4 e
Kintex UltraScale FPGA元件提供多達116萬個邏輯單元、5,520個最佳化DSP slice、76MB BRAM、16.3Gbps背板型收發器、PCIe® 3.0硬核模塊、整合式100Gb/s 乙太網路MAC 與150 Gb/s的Interlaken IP 核心、以及可以2,400 Mb/s運作的DDR4記憶體介面。Kintex系列在28奈米元件中建立了具備最佳性價比和最低功耗的全新中階元件典範,並可為20奈米元件提供最高的DSP數量。
回復

使用道具 舉報

45#
發表於 2014-9-9 13:53:39 | 只看該作者

賽靈思於IDF 2014展示提升資料中心效率的Smarter解決方案

美商賽靈思 (Xilinx, Inc.;NASDAQ:XLNX)宣佈於今日登場之2014年英特爾科技論壇 (Intel Developer Forum, IDF) 中展示可提升資料中心效率的Smarter解決方案。透過一系列實作,賽靈思將展示各式可適用於新一代資料中心的尖端高效能快閃儲存和FPGA加速解決方案,其中包括賽靈思的加速參考設計方案和針對FPGA的OpenCL開發技術。這些先進的All Programmable 28奈米和 20奈米FPGA元件解決方案,有助操作人員提升整體資料中心效率和容量、獲得最佳的投資報酬率及降低各種操作成本。
  J4 M# V3 U. k3 B! ^
# |  {$ K# F& y+ F/ _賽靈思於IDF 2014的技術展示內 容包括:. J8 j5 V6 w* k, v) B
0 w, m5 j! o% _  Z6 R9 N+ I" d
·           加速Key-Value資料庫應用
4 O/ {% c$ x* w5 T
$ l: D! X+ d, }" k賽靈思展示廣泛應用的Memcached 和 NoSQL等Key-Value資料庫之作業負載加速引擎,可同時大幅降低延遲率和提升每瓦效能比,並支援在OpenCL開發環境運用各種賽靈思元件和Vivado® HLS開發工具。此項解決方案採用All Programmable Virtex®-7 FPGA 元件的Alpha Data ADM-PCIE-7V3開發板。 . S; W+ }- m7 b4 \/ \

# D9 z% u0 t* m& r2 i·           採用Kintex-7 FPGA 元件實現NVMe 快閃儲存平台 3 [6 l% }8 y, D8 w
7 i, D9 Y  D: i/ ~4 C1 b
這項展示是在賽靈思Kintex®-7 FPGA開發平台上執行的非揮發性記憶體 (NVMe) 快閃儲存解決方案,展現完全符合NVMe 1.1規格的介面。該展示運用賽靈思優異的SerDes效能與功耗最佳化的FPGA解決方案,並可為快閃儲存市場提供最新的業界傳輸協定。
回復

使用道具 舉報

44#
發表於 2014-4-14 10:18:40 | 只看該作者
TRIAX A/S 為全球類比與數位廣播電視訊號接收、處理及分配的產品製造商,該公司產品總監 Peter Lyhne Uhrenholt 指出,在 TRIAX A/S 即將上市的產品中,ECP5 產品系列滿足所有連結解決方案需求;在新品設計階段,尺寸、功耗及成本都面臨極大限制,ECP5 產品系列提供所需的彈性與功能。* G8 l9 t: I8 k+ B* t6 b! m1 z) @

/ f+ u. O  c7 f在無線與有線應用中,ECP5 產品系列均可提供 FPGA 解決方案,在小型低成本封裝內,建構資料路徑與介面,ECP5 FPGAs 提供戶外小型基地台所需的彈性連結且成本極低,也能在 10mm x 10mm 的封裝環境內,打造智慧小封裝可插拔 (SFP) 收發器解決方案,包括整合運作與維護等寬頻連線設備。, L6 s( h, K' T0 D0 H4 O
0 c7 q8 h& y  r' b
除了通訊領域,ECP5 裝置也為微型伺服器提供低成本、低功耗 PCI Express 旁波帶連結。在工業攝影機方面,ECP5 FPGAs 能夠在用電量低於 2W 的裝置內,滿足所有影像處理功能需求。5 {# K7 n3 K8 n# N% T! }, |. k4 a# _

1 h% s3 k  ]' p7 Z) }% x在業界現行的 FPGA 產品組合中,只有 ECP5 能夠在 10mm x 10mm 封裝內,同時兼具85k LUTs 與 SERDES,功能密度比競爭對手的解決方案高一倍。封裝引腳 (Smart ball) 減少後,與現有PCB技術封裝整合將更為簡單,以降低系統整體成本。8 ?$ z" O$ t( O# @; s% Q3 O
0 {% t; B* {. H
新產品改良後,功耗較其他 FPGA 解決方案減少三成,包括 SERDES 等個別區塊的待機模式、動態 IO 觸排控制器及降低運作電壓等。ECP5 讓單通道 3.25Gpbs SERDES 功能功耗只需 0.25W 以下,四通道 SERDES 功能功耗只需 0.5W 以下,即可支援多種介面標準,如 DDR3、LPDDR3、XGMII 和 7:1 LVDS、PCI Express、Ethernet (XAUI, GbE, SGMII) 及 CPRI 等。
9 h5 U- d4 _+ ]5 n( L. i2 _. W# e; P
供貨
& g! \/ O' T! Y& M% [  PECP5 FPGA產品系列現已推出,由Lattice Diamond® 軟體工具  3.0 版支援。裝置已推出,試量產預計自 2014 年 8 月開始。
回復

使用道具 舉報

43#
發表於 2014-4-14 10:18:21 | 只看該作者
萊迪思打破成規推出ECP5 FPGA產品系列 適用於大量小型基地台、微型伺服器、寬頻連線與影像應用) U+ f, @: O) a7 D) O1 r' F
-新產品系列採用最小封裝讓成本降低四成、功耗減少三成、功能密度提高兩倍 滿足快速成長的大量市場獨特需求-+ w) q* h% K1 @; A5 r8 p5 w

" c: J& g( a& `5 I8 ](台北訊,2014年4月10日)  萊迪思半導體 (NASDAQ: LSCC) 今日發表 ECP5™ 產品系列,適用於小型基地台、微型伺服器、寬頻連線、工業影像及其他大量應用,低成本、低耗能與小封裝均為各項應用發展的關鍵。ECP5 產品系列打破一般 FPGA 成規,提供工程師以 SERDES 為基礎的解決方案,可快速增加功能與特色,搭配 ASICs 或 ASSPs,不僅降低開發風險,同時迅速克服上市時程延宕的問題。& Z+ K+ Y( c6 R9 P+ M5 L7 a

% P  S4 N- G! w3 ~3 Y0 r萊迪思改良 ECP5 產品系列架構,希望提供 100k LUTs 以下等級最佳的價值,發揮各項重要功能,做為 ASICs 與 ASSPs 的輔助晶片。本產品成本較競爭對手的解決方案減少四成,改良項目包括以 LUT4 為基礎的邏輯區域、路由架構及雙通道 SERDES,以節省矽晶元件,亦改善DSP區塊,讓資源效能最高改良四倍。3 _* K3 ^2 s- l& i/ |: f) s
. ]# I3 X! R# Y. b- [
萊迪思半導體董事長兼執行長 Darin Billerbeck 表示,ECP5 產品系列突破 FPGA 密度、功耗及價格均高的成規,今日隨著行動基礎架構發展,電子業各類別均追求小尺寸、低功耗,萊迪思最新產品系列提供客戶搭配 ASIC/ASSP 的晶片,迅速跨越開發障礙。: A# k" |- A( t, f
6 \( L) I2 f, C" A& u
由於次世代電信系統逐漸遍及全球,驅使小型基地台更加普及,網絡接取設備逐漸商品化,影像顯示技術也不斷演進。在這些應用中,FPGA 若能達到小封裝、低成本及低功耗的目標,將有助排除許多發展障礙,例如 ASIC 的發展成本與時程,或是 ASSP的彈性與普及。
回復

使用道具 舉報

42#
發表於 2014-4-9 14:33:52 | 只看該作者
数字IC设计工程师- @4 M! `: r: [
公      司:A famous IC company3 {# P: |; F2 E/ h4 T5 i
工作地点:上海/ C7 K1 x. R1 }$ W: F4 _* |$ Z
- ^' j8 u8 q2 P/ @2 r7 f$ i
岗位职责: ; G- w! K! ]" z& L* |
负责各种IP(图形图像接口、图形图象处理、视频编解码、DDR存储接口、Flash接口、USB接口等)的设计、时钟复位模块的设计或者SOC相关的集成设计、系统设计、架构设计。
  R' v8 _: G' m" N6 N- F! ?! ~+ E4 z% I
职位要求: ( @0 N# p! M/ i+ ^4 s: C5 O
1、硕士及以上学历,电子、通信、计算机或微电子专业;
0 Q$ r9 C6 ]) ?! ?+ M6 e2、熟练掌握Verilog、SystemVerilog等语言的编程,有扎实的数字电路基础; 7 O4 }% B$ K* M( ^+ N7 p" i
3、有1~2年的相关工作经验; * Q+ N( F1 d( T; _% `- i" U3 y) X
4、具有较强的学习能力、沟通能力和良好的团队合作精神; 8 y  s6 B) E8 h" j
5、在以下相关的模块或接口(其中之一)有一定的工作经验:图形图像接口、图形图象处理、视频编解码、DDR存储接口、 Flash接口、USB接口等 $ @9 l; L7 k4 k5 x( z) n  p
6、有大型SOC芯片的研发经验者优先考虑。
回復

使用道具 舉報

41#
發表於 2014-4-9 14:33:19 | 只看該作者
数字IC设计工程师
0 A- j6 I# T7 F公      司:A famous IC company9 ~2 _* Z, s& ?8 o3 B
工作地点:上海
' M4 o3 n( Z9 y( a* E* A; p
. ]+ n  Y8 d" y8 D8 V岗位职责: % v3 r( w+ |  y  }, M( |4 L. C" Q
负责各种IP(图形图像接口、图形图象处理、视频编解码、DDR存储接口、Flash接口、USB接口等)的设计、时钟复位模块的设计或者SOC相关的集成设计、系统设计、架构设计。 ( y* P9 X6 e8 D+ r- K5 J! h' t+ q
6 n9 b3 Z3 r; m" R# T
职位要求: & \9 R( H% d9 G* b
1、硕士及以上学历,电子、通信、计算机或微电子专业; 1 m) E* D8 F/ }$ X
2、熟练掌握Verilog、SystemVerilog等语言的编程,有扎实的数字电路基础;
- [, R0 u* k6 B5 }' Q) n( |3、有1~2年的相关工作经验; 1 {4 L+ J9 q! o. q
4、具有较强的学习能力、沟通能力和良好的团队合作精神;
3 {/ R$ M9 _  U  h; y+ Z5、在以下相关的模块或接口(其中之一)有一定的工作经验:图形图像接口、图形图象处理、视频编解码、DDR存储接口、 Flash接口、USB接口等
2 F* A5 f3 B" w+ M% ?6、有大型SOC芯片的研发经验者优先考虑。
回復

使用道具 舉報

40#
發表於 2014-2-27 13:39:08 | 只看該作者
Xilinx為業界第一款All Programmable MPSoC元件 推出UltraScale多元處理架構
7 O- a% j* |9 h& T下一代 Zynq UltraScale MPSoCs可讓合適引擎進行合適任務 提供更多超越製程的可貴價值 0 D# {( }4 j5 o! C" `: R

, B6 J9 j5 a$ A+ {; E- F美商賽靈思(Xilinx, Inc.;NASDAQ:XLNX) 今日於德國紐倫堡舉辦的嵌入式電子與工業電腦應用展 Embedded World中,宣布為其下一代Zynq® UltraScale MPSoC系統單晶片推出UltraScale™多元處理 (Multi-Processing, MP)架構。全新的UltraScale MPSoC架構以業界盛名的Zynq-7000 All Programmable SoC系統單晶片產品系列為基礎,進一步擴展了賽靈思 ASIC級UltraScale FPGA和3D IC架構,實現以「合適引擎進行合適任務」的異質多元處理技術。Zynq-7000推出之際讓賽靈思成為業界第一款All Programmable SoC的發明者, UltraScale MPSoC的問世,讓賽靈思又開始了業界第一款All Programmable MPSoC的發明。 * u* U" @/ F- d
' z# f' ]; Z: K8 J. q: p
這個全新的All Programmable MPSoC架構可為處理器提供32到64位元的擴充能力,並可支援虛擬化,結合軟硬體引擎進行即時控和圖像/影像處理、波形與封包處理、新一代的一致性互聯和記憶體、高階電源管理,以及可提供多層防護、安全性和可靠度的加強技術。UltraScale MPSoC架構結合了異質多元處理技術和業界最快速的FinFET技術 (採用台積公司16奈米FinFET製程技術),以更低的系統功耗實現了眾多突破性的系統效能與整合度。
# c& b  j& n* q; ]3 K* C; N7 y6 l( u- \. V3 x- K
這些全新的架構特性可與Vivado®設計套件和抽象化設計環境配合使用,可大幅簡化程式設計和提升生產力,包括C、C++及OpenCL的設計抽象化、來自Mathworks和國家儀器 (National Instruments)的第三方系統級抽象化軟體,以及IP式設計抽象化及自動化設計。這些設計環境可透過軟體為現有標準的28奈米 Zynq-7000  All Programmable SoC元件進行轉移。全新的MPSoC架構擁有持續擴大中的Zynq元件產業體系之眾多支援,其中包括軟體、中介軟體、OS支援、除錯器及IP 工具、基板和設計服務等。
回復

使用道具 舉報

39#
發表於 2014-2-10 09:10:09 | 只看該作者
Altera的下一代高性能Stratix® 10 FPGA和SoC在性能、低功率消耗和系統整合方面具有突破性的優勢,受到了評審委員們的表揚。Stratix 10 FPGA和SoC採用Intel的14 nm 3D三柵極電晶體技術,設計支援性能最好、最節能的應用,包括,通訊、軍事、廣播以及電腦和儲存市場等應用領域。Stratix 10 FPGA和SoC採用了新的高性能架構,核心性能比目前的高階FPGA高出兩倍。對於功率消耗敏感的應用,Stratix 10元件的功率消耗比目前的高階FPGA低70%。Stratix 10 SoC整合了64位元四核心ARM Cortex™-A53處理器,是業界最通用的異質架構運算平臺。 3 J; x% L) ^$ W6 N5 S% O2 z" t* t

& U; T) d0 O$ }1 [Altera的ARM DS-5 Altera版工具套件消除了整合雙核心CPU子系統與Altera SoC元件中FPGA架構的除錯壁壘,進而也得到了評審委員們的好評。對於ARM架構,DS-5 Altera版工具套件含有最先進的多核心除錯器,可適應FPGA中的邏輯功能。工具套件透過標準DS-5使用者介面,為嵌入式軟體發展人員提供了前所未有的全晶片視覺化和控制功能。3 ]1 }, p; K: j- a0 n4 L
1 X! C( }5 y$ u+ j7 H  K
Altera公司企業策略和市場資深副總裁Danny Biran評論表示:「創新推動了Altera的發展,讓我們能夠最大限度的發揮矽晶片和軟體解決方案的優勢。創新技術增強了我們客戶的最終系統,提高了他們的設計效能。在這個創新的時代,Altera始終站在行業發展的最前端。」
回復

使用道具 舉報

38#
發表於 2014-2-10 09:10:03 | 只看該作者

DesignCon表揚Altera出色的FPGA和SoC創新

Altera的14 nm Stratix 10 FPGA和SoC以及ARM DS-5 Altera版SoC工具套件
. v8 B9 c% e7 l4 g2 o% j贏得兩項2014年設計創意獎  W3 Q' A$ @, ]( k( p
: y1 _( v( Q; z$ G; S5 ^2 B% O/ Y
2014年2月7日,台灣——Altera公司(NASDAQ:ALTR)今天宣佈,其創新的FPGA和SoC技術在DesignCon 2014上贏得了兩項設計創意獎。Altera的下一代14 nm Stratix 10 FPGA和SoC贏得了最佳半導體和IP獎,ARM® Development Studio 5 (DS-5™) Altera版工具套件贏得了最佳設計驗證工具獎。在聖塔克拉拉會議中心舉行的DesignCon 2014大會期間,Altera出席了這一場頒獎典禮,並領取了兩項設計創意獎。* S+ B* J4 W# x: D$ |3 p

: Z0 F1 w8 D# x% p設計創意獎始於2005年,主要頒發給最獨特和對業界最有益的技術、應用、產品和服務等,並根據創新性、獨創性、市場影響、客戶受益情況以及社會價值,來提名設計創意獎候選名單。 8 @- }$ c8 ^; d( G7 [( v
* K1 b" S/ @: n- f2 F
DesignCon,UBM Tech的技術總監Janine Love評論表示:「從所有這些創新產品中選出最終獲勝者,的確讓評審委員們難以取捨。最終,我們的2014年獲獎者是其各自領域中最出類拔萃的。」
回復

使用道具 舉報

37#
發表於 2014-1-24 13:05:54 | 只看該作者
Altera公司軟體和IP產品市場總監Alex Grbic評論表示:「我們與業界領先的合作夥伴密切合作,為FPGA行業交付最全面的JESD204B產品。我們提供經過驗證的元件互通性報告、成熟可靠的IP,以及多種參考設計和開發套件,客戶能夠迅速評估採用JESD204B架構的序列介面,並整合到他們的設計之中。」5 t! V% V9 e; z* g3 L/ y" C

1 J. |3 G: r0 }8 aAltera是唯一提供JESD204B IP的FPGA供應商,這樣,用戶可以從單一來源實現實體層、資料連結層和傳送層。IP符合最新的JESD204B標準,可在12.5 Gbps下運作。可以從http://www.altera.com/jesd204b上看到展示視訊以及完整的互通性報告。
; n$ ~/ f: ?/ d8 _9 ^" g* U2 i4 r" B) m( b
Altera JESD204B資源中心% S- ^( Y' b% J
Altera在網站上設置了一個JESD204B資源中心,簡化了對業界領先供應商提供的資料轉換器的評估和選擇。透過這一個資源中心,客戶可以找到關於Altera JESD204B解決方案的很多資訊,下載並評估JESD204B IP,檢視元件互通性報告和特徵報告,還可以下載參考設計。也可以在Altera JESD204B資源中心觀看展示視訊,詳細介紹了在幾種系統中使用的硬體,以及如何進行設置。Altera提供免費的技術培訓課程,幫助設計人員透過Altera高速序列IO和相關的軟體工具來熟悉相關工作。JESD204B資源中心位於www.altera.com/jesd204b。  
, m+ E: c  z/ V( H& b: t7 z- K
價格和供貨資訊
) ~( F8 K7 z7 _" Z8 J; P5 ~# `現在可以提供Altera的JESD204B解決方案,包括經過全面測試的成熟可靠的IP、參考設計和開發套件等。
回復

使用道具 舉報

36#
發表於 2014-1-24 13:05:41 | 只看該作者
Altera JESD204B解決方案簡化了FPGA系統架構中尖端資料轉換器的整合+ x7 b% _" z# Z& {* b* T
客戶透過Altera線上資源中心,可以立即開始JESD204B序列介面的開發5 S+ k5 O# y; B, R+ I/ e# d  j/ @

( x) p+ k% r+ P' m2014年1月24日,台灣——Altera公司(Nasdaq:ALTR)今天宣佈,開始提供多種JESD204B解決方案,設計用於在使用了最新JEDEC JESD204B標準的系統中簡化Altera FPGA和高速資料轉換器的整合。很多應用都使用了這一種介面標準,包括雷達、無線射頻前端、醫療成像設備、軟體無線電,以及工業應用等。Altera的JESD204B解決方案包括工業最新資料轉換器的矽智財(IP)核心、參考設計、開發板和互通性報告等。可以透過線上資源中心獲得這些非常全面的JESD204B資源,用戶利用這些資源可以立即開始採用JESD204B架構的序列介面的開發工作,而設計人員能夠靈活的選擇最符合系統功率消耗和性能需求的FPGA和資料轉換器。
  ]3 c; R9 K& H- a+ e1 m) F9 ]5 h# Z( B0 R+ c0 i2 N, S1 l
JESD204B是高速序列介面標準,採用FPGA和類比數位轉換器(ADC)以及數位類比轉換器(DAC)時,可大幅地簡化電路板設計。Altera與主要的資料轉換器供應商進行了元件互通性驗證,包括,Analog Devices公司(ADI),以及德州儀器公司(TI),並主動與很多其他資料轉換器公司進行互通性驗證,進而擴展了產品供應。Altera提供的JESD204B解決方案支援其最新的28 nm產品,包括高性能Stratix® V FPGA;中階Arria® V FPGA和SoC;低功率消耗、低成本Cyclone® V FPGA和SoC。
回復

使用道具 舉報

35#
發表於 2013-10-22 10:38:58 | 只看該作者
Altera電源最佳化參考設計大幅的提高了設計團隊的效能。Altera最佳化了電路板佈板,為客戶提供了詳細的電路圖,電路板開發人員很容易在採用FPGA的系統中評估並整合電源最佳化技術。以可下載設計套件的形式提供參考設計,經過了Altera的測試,能夠很好的與其FPGA和SoC協同工作。每一個設計套件含有FPGA電源電路圖、應用指南、材料清單、電源樹狀佈板指南,以及每一個電源元件的Gerber檔案。這些資訊簡化了電路板佈板,加速了設計週期,確保了電路板開發人員首次成功。
4 U5 ~" ^6 v! b4 p1 ?; ?% }9 B9 M/ `% F- @7 W* w
目前已可下載第一款針對低功率消耗、低成本Cyclone V SoC的電源參考設計,它在28 nm FPGA中整合了ARM® Cortex™ A9處理器系統。本季末將提供針對Stratix® V、Arria® V和Cyclone V FPGA的電源參考設計。Altera將在四款28 nm開發套件硬體中展示其電源最佳化技術——Stratix V GX FPGA開發套件、Arria V GT FPGA開發套件、Cyclone V GX FPGA開發套件和Cyclone V SX SoC開發套件。這些電路板整合了Altera電源解決方案,展示了Altera電源最佳化技術的性能、功能、功率效益特性,大幅的節省了電路板面積。
. o5 n" O0 B3 A& q+ f0 O+ M" d1 H/ O$ K& P$ q. G5 K# T2 X, r
Altera電源業務市場總監Mark Davidson評論表示:「客戶遇到很大的電源挑戰。Altera提供使用方便、高效率、全面的電源解決方案,能夠與我們業界領先的FPGA元件一起協同工作,進而協助客戶解決了這些挑戰。採用這些解決方案,我們協助客戶迅速建構更好的系統,為他們提供更大的價值。」
) g; d" ?( v# P9 t7 W2 ~4 [3 u6 `- f/ b; n+ G
供貨資訊
* }$ h5 |" K" R4 j$ [8 s/ L客戶現在可以開始在其採用FPGA架構的電路板中評估並整合Altera的電源系統解決方案。現在可以下載針對Cyclone V SoC的設計套件。本季末將提供其他的電源參考設計。
回復

使用道具 舉報

34#
發表於 2013-10-22 10:38:46 | 只看該作者
Altera DC-DC電源轉換器解決方案) _3 j) Y4 L7 p; ^4 Q* M
系統功率效益提高35%,而電路板面積減小了50%
4 I3 |1 T& a' K# H; V) S/ e3 J新推出的電源最佳化FPGA參考設計簡化了採用FPGA架構的系統開發
, i; \' X- Z2 w0 G( k8 T+ {
! x2 B7 K7 `* S8 r" H" Q2013年10月22日,台灣——Altera公司(Nasdaq:ALTR)今天發佈四款新的參考設計,這些設計採用了透過收購Enpirion®而獲得的電源技術。參考設計為FPGA用戶和電路板開發人員提供了統包式電源解決方案,與競爭的電源解決方案相比,功率效益提高35%,電路板面積減小50%,物料清單(BOM)中的主體電容成本降低了50%。Altera電源最佳化參考設計已可透過下載設計套件的形式提供給客戶,在Altera開發套件硬體中進行了展示。現在可以下載Cyclone® V SoC專用的設計套件,本季末還會提供28 nm FPGA的其他設計套件。  `1 K% |4 x" l; ^) V
+ E' Z3 y4 b/ C. o3 T- s5 n1 t8 A
Altera電源最佳化參考設計採用了Enpirion PowerSoC DC-DC轉換器,在很小的高效率散熱封裝中包括了整合控制器、高頻功率FET和電感。對超小型高性能元件進行了最佳化,以滿足對FPGA供電的動態性能要求,同時將元件裝配到很小的電路板之中。Enpirion PowerSoC支援FPGA電路板開發人員將電源轉換器面積減小50%,同時系統功率效益提高了35%。提供業界領先的FPGA解決方案以及創新的電源解決方案,Altera與客戶一起工作,迅速開發採用FPGA架構的系統,高效率的管理系統電源,可靠的保證了系統性能。
回復

使用道具 舉報

33#
發表於 2012-8-29 14:11:42 | 只看該作者
除了可簡化FPGA的開發流程之外,EAP計畫的客戶也將可瞭解如何在FPGA的實行上使用OpenCL,以便可提供大幅的系統效能優勢。結合FPGA可提供的大量平行效能的固有平行語言功能,可提供與其他硬體架構相較之下更高的效能。% [5 w3 \; U/ E' N( Y

# R% O4 u& |3 D8 z* NAltera資深副總裁兼軍事、工業與運算部門總經理Jeff Waters表示:「對整合OpenCL開發流程和FPGA感興趣的設計人員將會非常興奮。最初用戶的回饋非常積極,我們很高興能夠讓更多的用戶能夠提前使用這一種解決方案。包括高性能運算、軍事、醫療和廣播在內的各類終端市場的很多設計人員都可以透過OpenCL,使用最新一代FPGA以及非常高效率的開發流程,大幅度提高其終端系統的性能。」: m, |6 I5 y: Y1 P) D0 ?
- d7 F8 q; h  g, X' F3 O+ I' o, c
Altera目前與各類用戶合作,使用OpenCL流程在FPGA中實現設計。這些用戶能夠瞭解使用針對FPGA的OpenCL進行開發所具有的效能和性能優勢。) O7 v  W) _( G
% l: ?; v8 {* r7 ]- y
Fuji Xerox公司的控制器開發組控制器開發平臺V經理Koumei Tomida評論表示:「使用FPGA OpenCL流程非常有趣,我們能夠應用最新一代高性能FPGA,大幅縮短產品上市時間。由於我們最先使用Altera的OpenCL工具,因此,能夠針對Altera FPGA迅速方便的最佳化我們的OpenCL核心,進一步提高性能,把我們的設計無縫整合到高性能FPGA架構中。」% N4 p0 u. Y: Q/ x! Y. z
& Z$ X0 @5 k) e. ?; o- l
已開放Altera FPGA的OpenCL培訓課程
% c, n1 c  p, b. k2 X6 A, Z+ ]* [! `  i
Altera與OpenCL和平行程式設計培訓業界領導者Acceleware公司合作,推出名為「針對Altera FPGA的OpenCL」課程,在OpenCL語言以及如何與Altera FPGA一起使用這一種語言方面提供全面的培訓。這一個課程僅針對OpenCL EAP用戶,將在各地區舉辦。請聯繫您當地的Altera業務代表,安排一次培訓課程。- _, [# p9 g+ R0 W) S, |$ U7 `. s9 k

) _( n9 ]0 u$ M) T  j6 @/ C加入針對FPGA的OpenCL早期使用計畫
" P1 k4 t; R. s4 K加入OpenCL EAP計畫的用戶,將可從Altera代表那裡獲得OpenCL工具以及該方案如何運作的最新資訊。用戶還可以從Altera那裡儘早得到OpenCL計畫的產品文件檔案和不斷更新的資訊。
回復

使用道具 舉報

32#
發表於 2012-8-29 14:11:25 | 只看該作者
Altera透過早期使用計畫, 讓用戶提前瞭解針對FPGA的OpenCL效能優勢6 b! U4 T5 p% O' D. S0 H- k
用戶能夠提前瞭解OpenCL將如何簡化FPGA的開發5 q7 S' E# v9 D% V6 X$ ^2 y

3 g3 T0 @' q. ~3 i* F5 Z1 G9 B
9 n4 J6 x5 g/ d+ n+ D+ r* v4 b7 R2012年8月29日,台灣——Altera公司(NASDAQ:ALTR)今天發佈其針對FPGA的OpenCL(開放運算語言)早期使用計畫(EAP),支援用戶提前瞭解Altera針對FPGA的OpenCL解決方案。採用這一個開放標準,設計團隊可以在高階C語言框架中針對FPGA設計他們自己的系統和演算法,大幅地簡化了FPGA的開發。做為EAP計畫的一部分,用戶能夠預先瞭解Altera的OpenCL解決方案,並可參加針對FPGA的OpenCL培訓課程,獲得相關資料,觀看其技術展示。. X% O' [4 ^* b9 e
/ q/ a! \  G! B* G: n3 v3 f
OpenCL是一種開放程式設計標準,能夠跨CPU、GPU和FPGA等異質平臺執行。OpenCL與需要使用者設計底層HDL(硬體描述語言)的傳統FPGA開發流程相比,它可為使用者提供了明顯的產品及時上市優勢。加入EAP計畫的客戶,將可看見OpenCL如何透過讓用戶可以在C語言環境中工作,並自動產生FPGA的實行過程,進而簡化許多大量耗時的硬體細節設計工作。

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
回復

使用道具 舉報

31#
發表於 2012-5-28 15:28:57 | 只看該作者
賽靈思公司目標設計平台資深行銷經理Raj Seelam表示:「透過套件中的Kintex-7 FPGA嵌入式目標參考設計方案,設計人員可有效縮短開發時間,並以這全新的套件為基礎,開發各種客製化的嵌入式系統。Kintex-7 FPGA具備可擴充的最佳化架構,讓客戶能將設計案自由移植到賽靈思的各種28奈米7系列元件中,充分發揮設計案可重複使用的優勢,並加快產品上市時程。」) q" o4 {. m% _- S  H; I
# G9 D1 Q+ O. d. w& H1 ^
Xylon公司執行長Davor Kovacec表示:「Kintex-7 FPGA為高效能嵌入式設計提供了絕佳的可編程平台。新款的嵌入式套件採用我們的logiSDHC SD Card 控制器、 logiCVC-ML 顯示控制器,以及相關的SW驅動程式,可讓系統設計人員快速地設計出支援1080p60以上解析度的高畫質影音處理系統。」
1 M5 g' x* I8 K( w& r
/ q. H4 Z& p5 h3 lKintex-7 FPGA 嵌入式套件
' u2 D, f0 C, e6 [3 T1 F" [結合矽元件、工具、IP核心、以及由MicroBlaze™ 軟處理器打造的參考設計方案,讓軟體與硬體研發業者能同時進行設計工作。這款套件內含所有必要的元件,讓設計人員能立即著手設計,其中包括:
+ x  p. H' @* YKC705 基板,內含Kintex-7 325T FPGA;
. Q3 c- X7 \* c8 x; d0 B0 `: s嵌入式目標參考設計方案;
0 v8 l8 o1 `# [" e) ~ISE® 設計套件嵌入式版本(內含Xilinx Platform Studio 與Xilinx 軟體開發套件);% p6 g7 ^5 s7 g& L+ ]0 ^
USB、乙太網路、HDMI™ 和電源線/電源供應器;
# N8 P0 I7 @  p( m. w  |7 jAMS 評估板
3 t7 Z  ^+ R) G4 B3 |$ Q8 g$ ?) w6 R: r, T9 L0 V) S
定價與供應時程
% Z5 _  @) ?+ H- e& j  g5 nKintex-7 FPGA 嵌入式套件售價為1,895美元,現已開放訂購。
回復

使用道具 舉報

30#
發表於 2012-5-28 15:28:36 | 只看該作者
賽靈思Kintex-7 FPGA 嵌入式套件 加速FPGA軟處理器系統設計生產力與可編程系統整合
, c; c  J* F  G! ?  k1 ^, n專為採用賽靈思Kintex-7 FPGA嵌入式套件的廣播、航太與國防、工業 與醫療應用加速設計生產力
8 f+ f: R% ~9 D* B' e- t3 Z. T. I8 |

2 n" \8 g+ q8 B- m4 [全球可編程平台領導廠商美商賽靈思(Xilinx, Inc.;NASDAQ:XLNX)今日發表Kintex™-7 FPGA 嵌入式套件,提供一個可立即使用的開發平台,協助系統設計人員快速、輕鬆地建置可編程系統整合方案,讓處理器能針對影音與乙太網路交換、馬達控制與醫療成像等應用控制不同的資料串流。Kintex-7元件是Xilinx® 7系列FPGA中的其一系列產品,具備高靈活度,能支援不斷改變的技術標準、平行處理與客製化介面,並整合了高效能DSP、記憶體、類比與I/O介面等多種功能,讓設計人員更容易運用嵌入式軟處理器控制資料流,以及管理系統中的眾多介面。

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
回復

使用道具 舉報

29#
發表於 2012-3-8 14:41:02 | 只看該作者
CDR的重新定時輸出會傳輸至Molex 1490nm 4x28G光學收發模組(Optical Transceiver Module),使光學資料經由2km單模光纜返回其接收器。在接收方向上,串流資料將以倒序方式經過串接式模組,並在PRBS31結束。Altera FPGA內的誤差檢查器將校驗的整個經過系統的傳送和接收資料路徑,以確保無誤差。其中一個Gennum CDR輸出會在Tektronix DSA8300數位取樣示波器(Digital Sampling Oscilloscope)上顯示電氣資料眼圖(data eye)。' c( o6 c7 S; L) V
5 l6 M& ^! Q: D& R+ @( Y
Molex zQSFP+系統支援下一代100 Gbps乙太網和100 Gbps InfiniBand*增強資料速率(Enhanced Data Rate,EDR)應用,具有優良的熱冷卻、訊號完整性(signal integrity,SI)、電磁干擾(electromagnetic interference,EMI) 保護和業界最低功耗。0 K) N/ W8 O& y5 G& |7 A9 S/ M; F4 Z
& n% F4 Y7 k- Y6 D
Altera Stratix V FPGA提供最高系統頻寬和最低功耗,在28 Gbps速率下,每個收發器的功耗低於200mW。經由28 Gbps收發器,以及多達66個全雙工傳輸14.1 Gbps收發器,Stratix V FPGA支援背板、晶片到光學模組,以及晶片到晶片應用。Stratix V FPGA中的收發器具有業界最高的系統可靠性和性能及最低抖動。- k3 H( T: Q# o  S( ?( C

, f7 A5 G, f" c/ {Gennum的CDR經由重新設定模組內的傳送和接收兩個方向的抖動容許量(jitter budget),使新系統比如Nx25G主動光纜和100GBASE-LR4/ER4及OTU4光學模組達成穩健的運行。在傳送方向上,它們能為鐳射驅動器提供抖動極低的訊號,提供清晰寬闊的傳輸眼圖。在接收方向上,它們能夠消除重新恢復的光學訊號內的抖動,經由主機板上的下游ASIC接收器,達成無誤差接收。GN2425和GN2426 CDR包含超越新CEI-28G-VSR IA所需的均衡能力,提供穩健的VSR連結。
回復

使用道具 舉報

28#
發表於 2012-3-8 14:21:01 | 只看該作者
CDR的重新定時輸出會傳輸至Molex 1490nm 4x28G光學收發模組(Optical Transceiver Module),使光學資料經由2km單模光纜返回其接收器。在接收方向上,串流資料將以倒序方式經過串接式模組,並在PRBS31結束。Altera FPGA內的誤差檢查器將校驗的整個經過系統的傳送和接收資料路徑,以確保無誤差。其中一個Gennum CDR輸出會在Tektronix DSA8300數位取樣示波器(Digital Sampling Oscilloscope)上顯示電氣資料眼圖(data eye)。4 d" |8 `+ }6 `: j

+ a" m) H( N( R9 A# CMolex zQSFP+系統支援下一代100 Gbps乙太網和100 Gbps InfiniBand*增強資料速率(Enhanced Data Rate,EDR)應用,具有優良的熱冷卻、訊號完整性(signal integrity,SI)、電磁干擾(electromagnetic interference,EMI) 保護和業界最低功耗。* L( c4 y* C+ D# I( R& u( m2 S' G, Y

8 p, |# e; I7 |% q6 YAltera Stratix V FPGA提供最高系統頻寬和最低功耗,在28 Gbps速率下,每個收發器的功耗低於200mW。經由28 Gbps收發器,以及多達66個全雙工傳輸14.1 Gbps收發器,Stratix V FPGA支援背板、晶片到光學模組,以及晶片到晶片應用。Stratix V FPGA中的收發器具有業界最高的系統可靠性和性能及最低抖動。
/ Y) f4 I5 ?! @& t4 I: h: a. |$ E- Z! a$ r
Gennum的CDR經由重新設定模組內的傳送和接收兩個方向的抖動容許量(jitter budget),使新系統比如Nx25G主動光纜和100GBASE-LR4/ER4及OTU4光學模組達成穩健的運行。在傳送方向上,它們能為鐳射驅動器提供抖動極低的訊號,提供清晰寬闊的傳輸眼圖。在接收方向上,它們能夠消除重新恢復的光學訊號內的抖動,經由主機板上的下游ASIC接收器,達成無誤差接收。GN2425和GN2426 CDR包含超越新CEI-28G-VSR IA所需的均衡能力,提供穩健的VSR連結。
回復

使用道具 舉報

27#
發表於 2012-3-8 14:20:54 | 只看該作者
Molex與Altera和Gennum攜手示範100 Gbps實作技術 28 Gbps系統測試提供下一代互連技術發展路線圖
0 I* W1 Y7 q, D" t% ^3 j& P0 t' V2 K
5 q1 y* G+ D9 A4 ]4 G" t (新加坡  – 二○一二年三月八日) 領先全球的互連產品供應商Molex公司宣佈與Altera和Gennum兩家公司合作開發28 Gbps極短距離(Very Short Reach,VSR)互連解決方案。三家公司將利用此次機會,顯示其致力幫助系統工程師和生產商開發密度更高、功率更低的光纜網路。這一解決方案已於3月6日至8日在美國光纜通訊展覽會及研討會(OFC/NFOEC) 中舉行的光學互連論壇 (OIF) 「互操作能力 2012 – 實現高速動態服務」(Interoperability 2012 - Enabling High-Speed Dynamic Services)上進行示範。" P9 i6 @1 A5 ^/ g. b$ f2 V

) O' Y0 x) G  t2 `8 j2 e) IMolex集團產品經理Scott Sommers表示:「經由成功示範28 Gbps系統的互操作能力,Molex和Altera與Gennum兩家合作夥伴已為下一代高速連接成功鋪路。這是滿足未來頻寬密集(bandwidth-intensive)通訊系統的高性能需求的關鍵進展。」
( x' l3 x& C0 P# w
6 c0 L8 q+ e( f( e0 x$ p7 `這項示範在2km單模光纜上利用Molex的矽光電收發器和zQSFP+互連系統 來測試28 Gbps傳輸技術。通道內含有專為支援最高頻寬密集通訊系統而量身訂造的Altera Stratix V® GT FPGA,以28.05 Gbps傳輸PRBS31資料。其後,資料將經由Molex zQSFP+連接器傳輸至Gennum時脈資料恢復(clock and data recovery,CDR)積體電路,在插入損耗為12 dB 的Gennum VSR主機通道上進行傳輸。
回復

使用道具 舉報

您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-12-30 01:37 AM , Processed in 0.216012 second(s), 20 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表