Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 11974|回復: 4
打印 上一主題 下一主題

[問題求助] 業界佈局工程師是否每次都佈局 LVSI那麼多棵電晶體的電路?

[複製鏈接]
跳轉到指定樓層
1#
發表於 2007-10-22 16:55:12 | 只看該作者 回帖獎勵 |正序瀏覽 |閱讀模式
VLSI指1000~10000個基本閘、10000~100000萬個元件,但佈局工程師在業界"好像"分成專案型的負責將整個VLSI的晶片電路再分出幾個BLOCK交由幾個小小的佈局工程師layout 最後由他做最後整合起來。
$ S2 t& d9 h) Q$ R7 [小妹想請教一下這些佈局者 難道每次都是layout VLSI那麼極多棵電晶體的電路嗎? 即使是專案者分出某部份區塊給你做 ,那到底有大約有多少棵? 因為小妹知道一開始也頂多是應徵作小小工程師 負責某區塊的佈局,但很想知道業界到底給他們大約佈局多大的電路?? 真的有LAYOUT到 VLSI那麼多棵嗎? 可能每間公司分配的區塊大小不同,但小妹僅想從此版中只要某家的佈局者肯告知 就夠。" |5 F, g6 ?% Y2 |
因為小妹目前進行LAYOUT 畫越大的電路更是要事先 用紙筆畫好條形的示意圖,在紙上先佈局規劃好 然後才開始看著自已手稿的圖直接照著它畫 ,看著示意圖畫較快!
# T& r  f8 f/ D! `9 u% u4 F& f/ S越大的電路不畫條形的示意圖 、光只看電路圖畫 眼精很容易花掉 且佈局過程中若發現那一條線路走的方向不好覺得想改又要重畫。但小妹在紙上用手稿畫卻都已先規畫好了!  小妹想請教一下業界的佈局工程師,你們畫那麼大、那麼多棵電晶體的電路 難道只看schematic或電路圖畫而已嗎? 都不用畫手稿規畫先嗎? 若不是用手稿則在規劃方面的準備工作到底是怎樣進行地?! L& q4 g  J/ m) W! O  C
小妹現在已再懷疑自已的做法是不是對的? 因為看到有人沒看手稿照樣也能佈局40幾棵電晶體的電路 而小妹卻是一直邊看著自已手稿畫,小妹看layout圖 還無法一看就知某條線路是接到schematic中那個接點? 只能馬上看出 那些部份屬於基本閘 而其它走線和跳線根本得比照電路圖思考後才知 這走線是接到那裡?
  {2 S9 w# v( j1 Y; p5 C  ^: f----------------------------------) G3 L" O* S" C) f* k! I; z
所以小妹有2個問題1 j. g2 C0 q# d2 B! E! Z  R1 R
1、佈局工程師 新人到底佈局的電路面積有多大?有到vlsi那麼大?8 i( U6 k7 e7 a1 w- Q
2、當設計者或專案者交給你來佈局時,難道就直接開始佈局 不需要看手稿來畫 這樣方便?還是有其它事前規劃的準備方法可提供小妹經驗?
8 B# ?8 b  b: w$ H2 e* N
) {1 L% ^7 d- u2 R麻煩業界的大大們 能說明概況 提供經驗  謝謝唷^^
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
5#
發表於 2007-10-29 12:57:34 | 只看該作者
棒狀圖...我想您指的是stick diagram吧!
/ f/ R9 m* H0 N9 n; n說到stick diagram...不禁讓我回憶起當年自己是layout新手時的往事...
: X  E8 f: z: @( m6 G7 W  |2002年我從美國學完layout回到台灣, 在新竹開始第一份工作,
6 F( Y+ U; H2 B- j+ i" \一剛開始我拿到電路的時候, 也是先從stick diagram開始畫...當然, stick diagram是"畫在紙上的"!
; e+ g! x: {/ j7 N; L) J. {因為在學校練習的時候, 都是先從stick diagram開始的.* [4 [5 H6 a/ z# Z# m+ v: B; |
結果呢...同部門的前輩們看到我畫stick diagram, 不禁都笑了, 呵呵...
3 ]" ?3 e0 s" }7 p他們說: 小朋友, 你畫stick diagram, 要畫到什麼時候呀!!!???
+ e- N/ p% R2 E: h& y: f2 g& F& O% d  D) Z
好的...故事到此結束,. q" _) ]+ i3 `: G! k% Y
給樓主一點點小建議...
- }5 j( L" N) X2 b. s$ b"stick diagram"在業界做佈局工作, 可能不見得太適用,
$ X4 B8 {) o3 m. x/ ?; V若是您要問我如何能跳過stick diagram, 直接看電路圖, 做好整個電路的floor plan, 再進行佈局...
6 ^0 [! W9 `/ o$ Y; L老實說那樣的轉換程序我也早已經不記得了...
# e% P7 h4 n/ y  X只能說, 那是一種感覺吧, 與所用的tool無關, 是laker也好, virtuoso也好,
8 {0 m0 H# S4 k6 B2 i: t1 q重點是, 看到電路圖, 可能是一張, 幾張, 或一本...etc, 都好,& ~, C' {' d) J( I
仔細看過整體的電路圖, 與同學或同事分工的部份事先必須要做良好的溝通,
" ^8 }- `5 t, @, h經驗夠了, 時間到了, 自然你就會知道, 不需要stick diagram, 你亦能夠做出很好的floor plan!
4 b6 N# M6 c" A5 C2 m$ s8 v在此之前, 其實也並無硬性規定不可以畫stick diagram,
) {% t- I2 Y& n只是可能要訓練自己在腦海裡就規畫好一切, 當然這可能會需要很多時間來讓自己熟悉這樣的情形,6 p9 T( \8 |/ J! l
但是, 其實真的就像您說的, 的確, 畫很大的電路, 是不需要stick diagram的,0 m4 X; X( N, J3 _7 H
因為佈局初步完成的藍圖, 早就已經印在自己的腦海裡了!0 X7 ]' d* ~: E- l" ~
8 R/ U$ o2 ~' [2 M5 X8 [4 X& q
一點點過去的小經驗, 希望對您有幫助!!7 i& w# L# _' f8 V5 [$ ^
也請路過先進指教!!
0 `# {% N0 X1 s& p6 t6 ?感恩!!
4#
發表於 2007-10-24 14:36:56 | 只看該作者
以ic layout來說,它跟半導體製程有很大的關係,如果妳在新竹或台北,可以去自強基金會有半導體製程的( i3 n  t% K  I/ Y; x1 c4 p& K
基礎概論的課,建議可以去上一下,倒也不用學到很精,基本的學一學就好.對design rule會更有體會.
& }1 P# O1 Z, t以我所知0.5或0.6製程應該有13層layer,應該有一層叫text的layer,不知道是用來標示pin: ^- Y, O8 l% y, m; N8 e  E
的還是command file不抓,也不tape out的layer,如果是後者,那就可以用來標示在mos上,去對應妳
1 |: ^  x+ U# m( O3 ?的電路圖,這樣就可以避免越畫越亂的情形.1 Q& s" w5 x5 D0 Z8 O! Y
以目前台灣的主流是0.13製程或是0.18製程,甚至於奈米製程,製程每進一階,layer就多很多,如果妳目前是8 a3 X# V4 F( N( s
在做0.5或0.6的,那正是學習的好機會,不然到更先進的製程時,會更亂.+ g+ P0 v7 Q% W5 `
關於eda tool我目前用的是laker,妳用的virthuso,我很多年前用過,2者其實是差不多的,只是laker# |# V2 e5 `8 {: a8 s
比較簡化好用,virthusor就比較複雜,像laker的m-cell就等於virthuso的p-cell,只不過p-cell要0 B4 P0 Q0 \( d( Z" l: z" T
自己去設定,而m-cell是在tf檔裡面就建好的.這是我的印象,不知道virthuso新版有沒有進步.
3#
 樓主| 發表於 2007-10-24 13:01:57 | 只看該作者
您好 我指的是棒狀圖^^3 @, K2 D4 Z# h5 S
因為事先用其圖擺好元件位置及佈置好所有的走線 之後,可以讓你佈局過程中直接看著棒狀圖來畫 ,不會畫到一半時覺得那條走線不好於是可能有部份的地方要重畫 ,我目前用棒狀圖都是為了做事前的準備工作 來減少開始畫layout時不必要浪費的時間。2 ~5 x: i( Q, K
謝謝您讓我了解幾點業界的經驗,佈局面積大小看公司情形、畫layout依designer要求畫 這樣新手就能順利完成自已本份的工作,接著就是多研究佈局原理及技巧!
- B# D4 p* }; |2 l6 d1 L- W( a只是我很好奇的是對於畫很大的電路不用棒狀圖事先規劃好所有走線要如何走?在規劃好元件擺放後 就直接開始邊畫邊規劃走線,這樣畫所有走線過程中真的很少會因為覺得走線不好須要重畫該部份嗎?6 k( E8 x0 q7 X# s
這點能不能再提供經驗回答^^, h! V3 U- O4 s& g/ z
小妹使用virthoso畫的!
2#
發表於 2007-10-24 12:13:00 | 只看該作者
我聽過有一個人去某家公司應徵iclayout工程師,人家問他在多少時間內能畫多少gate count,  V; i/ M  y7 e$ t& g9 K8 H
他當場傻眼,因為妳以menmory來說,做好一個bit cell,然後一copy就是一堆,以size分大, M4 X3 n/ Y. T3 X, V4 v
小也不對,因為ic layout可以分數位 類比 rf等等很多種,難度都不同.7 a/ Q+ z4 l, A( Z# x2 ]6 v
做ic layout最主要還是聽ic designer的意見,畢竟電路是他們設計的,比較龜毛,會說這條線2 z" _$ D8 a) t
旁邊都不能有東西,又或者這塊電路要做match,又或者說這條線要用top metal,儘量聽他們的,到時如9 P* S' ~; c. o( a8 C6 ~7 P$ t
果出問題,自己的責任會比較小.& R+ d7 e2 H8 G' B2 E' b! w2 N' N
妳說的手稿是指flow plan還是書上說棒狀圖,通常要whole chip才會用到flow plan9 a" P8 m5 Z  O2 i% j' l' ~
去規劃power或ground及block擺放.而棒狀圖在妳做習慣了,就可不用.2 l0 }% P4 G( |  ~& i4 v
一個新手會畫多大,其實要看公司情形,人力吃緊時,要多大有多大,
, J- |# {# b0 V, A像我自己在layout時,通常先把mos擺好laker有m-cell的功能,W/L打一打,mos就出來了,很方便,然後' e) I6 k7 Z; S
去考慮面積跟接線,然後問designer意見,免得到時不滿意,又要改,增加麻煩.
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2025-2-25 03:56 PM , Processed in 0.165010 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表