Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
123
返回列表 發新帖
樓主: masonchung
打印 上一主題 下一主題

加速SoC軟體開發時程

[複製鏈接]
10#
發表於 2008-2-8 00:22:54 | 只看該作者
樓主既然分享,             圖片干嘛還要收費         啊????
9#
發表於 2008-2-8 00:18:57 | 只看該作者
讓我看看這個圖片                        啊
8#
 樓主| 發表於 2008-1-30 13:52:16 | 只看該作者

回復 7# 的帖子

SOC IC designer not really the line operator, he had much of  tech. knowledge need to integrate these ip and design new fuction block with all.
7#
發表於 2008-1-30 10:18:22 | 只看該作者
有人戲謔: 做SoC的IC designer越來越像"接線生"---僅將IP連線整合
" U8 S7 e+ _/ Y4 |而firmware/software engineer越來越有發揮的空間
6#
發表於 2008-1-30 09:18:56 | 只看該作者
最後,藉由同步的軟、硬體設計,能讓SoC研發業者在硬體設計完成之前,提早進行軟體撰寫與除錯作業,進而大幅減少研發成本與縮短上市時程。
+ q$ A+ B: e8 ]2 D5 a( V& n$ i這句話若真的實現我應該會大呼傑克,這真是太神奇了:j . G7 H/ _* y5 b1 I' ~5 Z
8 t: `) ~7 r: ?# P$ N- n
實現後可能視情況修改軟體1/3吧,新技術的硬體可能高達2/3@@  猜的~

評分

參與人數 1 +3 收起 理由
masonchung + 3 The key point is ESL design

查看全部評分

5#
發表於 2008-1-29 20:18:38 | 只看該作者
SOC比起一般的ASIC驗證開發而言,不論其複雜度、人力與時間成本高出不少。/ {  g& [0 z& v
目前大致上都會在RTL與FPGA階段去做軟體的驗證,如果信心度要高一點的話,連RTOS也需一併在FPGA驗證,比較起來是有其難度。4 Q5 P* h& d* ~; p

$ M2 {3 i& M4 b0 H% z如果可以縮短開發時程的話,Time-to-Market的時效性也就能有所增進。
0 t: t. g+ G* p$ bSystemC或許可以改善部分的SOC系統驗證的效率性,但還有更加有效又經濟的加速開發SOC的方式嗎?

評分

參與人數 1 +3 收起 理由
masonchung + 3 Platform based design tools support HW/S

查看全部評分

4#
發表於 2007-10-9 11:09:59 | 只看該作者
感謝提供好文章
6 c8 |0 V: N( Z6 T- {, Z讓大家可以互相學習
3#
 樓主| 發表於 2007-10-3 22:26:28 | 只看該作者
圖上傳囉
2#
發表於 2007-10-3 09:46:12 | 只看該作者
感謝好文分享# L: E( J( T8 z, P

% ~' ~9 f- {% ^! {, V+ w& c但看不到圖?
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-31 10:43 PM , Processed in 0.128016 second(s), 16 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表