Chip123 科技應用創新平台

標題: M0+ M0 M3 M4 Soft IP Cores [打印本頁]

作者: sinoicboy    時間: 2014-3-7 02:59 PM
標題: M0+ M0 M3 M4 Soft IP Cores
0 N, a/ Z; j9 c$ l. o; I

' w7 t- I6 D* u" Qiconstart@gmail.com( R0 n" i1 v/ v5 b9 z! C! v5 Q5 K

' N% C: @' i* c├─AT420-DA-03001-r2p0-00rel0
# m8 A0 W, v6 d: t( s& x│  └─docs3 [! x2 O% m2 I8 [- q6 L
│          DDI0337G_cortex_m3_r2p0_trm.pdf
) m  ]3 U) G7 S7 z│          ! f% Y5 K, ^9 \4 E: Q, X
├─AT420-DC-02008-r2p0-00rel0  B' {# i+ I& A: _. C
│  └─docs- m  w' F0 Z# U5 Z- \
│          DII0194A_cortex_m3_r2p0_csg.pdf
) U- I4 k3 X$ E2 E! u4 F! b│         
. ~9 ^* C3 j; }/ d+ G├─AT420-DC-13001-r2p0-00rel09 u( e7 V( O* A; |. Z: E( m
│  └─docs
3 {* J( a8 b7 w5 y# x+ D( e7 S) V
6 R8 z1 [2 z1 `0 j│  │  │          CM3CodeMux.v
1 T( c+ [6 H5 T! B/ v│  │  │          CM3flashmux.v( k2 N3 G. r& M
│  │  │          CM3ROMTable.v
9 n% k. g/ J, Q8 l│  │  │          CortexM3Integration.v
4 a* C3 U; h+ M' i' X6 |+ j7 g3 y( {│  │  │          / }; o9 y0 E% l
│  │  ├─dapswjdp
' J- `, q9 I- v3 }7 p│  │  │  │  README_DAPSWJDP
0 Y8 G! m8 a) V│  │  │  │  ( ?/ ?7 ^7 _; l/ [+ H$ O8 t" C
│  │  │  └─verilog. d: }1 M  t2 E# ]" c2 |
│  │  │          DAPDpApbDefs.v
+ t: D, R8 r4 f│  │  │          DAPDpApbIfClamp.v
! M! m: b% t9 k) s" M│  │  │          DAPDpApbSync.v
& E; ?, s9 T% ]$ z│  │  │          DAPDpClamp0.v1 z! D/ Z3 N. A# ?1 Q
│  │  │          DAPDpEnSync.v
5 f4 g# n( t7 N: L% ?│  │  │          DAPDpIMux.v) j6 |9 U+ y* Z
│  │  │          DAPDpSync.v9 f0 G0 u' w8 ~! P
│  │  │          DAPJtagDpDefs.v
6 L  o5 Q  Q9 _# O& W& _! y│  │  │          DAPJtagDpProtocol.v
9 F$ i: ?- \  C, x1 V+ V% O! P$ l' C& b0 _│  │  │          DAPSwDpApbIf.v" B& c6 \% ~! U/ J; `- ?8 r1 B
│  │  │          DAPSwDpDefs.v
$ e! ^4 |8 G6 X7 A3 S│  │  │          DAPSwDpProtocol.v
1 I+ H! L' }% ~# E$ v│  │  │          DAPSwDpSync.v$ V0 Y8 Q8 A! p- D+ P1 I
│  │  │          DAPSWJDP.v
" h' Z# S" C" [; Z+ ~│  │  │          DAPSwjDpDefs.v$ l3 h+ X% k% O3 U
│  │  │          DAPSwjWatcher.v
) s" A3 ^  c2 j) j0 ^8 n- h│  │  │          2 l( u9 ~* t$ O) Y
│  │  ├─models
& \3 _* ^1 c8 T9 H│  │  │  └─cells
. z, x: C* v8 q) }│  │  │          CM3ClkGate.v
+ Z: J) O' h. J  g8 F) M│  │  │          CM3EtmClkGate.v
* Z8 D, X" m5 W3 @9 @& q│  │  │          CM3Sync.v
$ A8 |  ?3 _& p7 r) S' \2 J│  │  │          2 Y# ?) C; w: u% l5 l( \( d! c
│  │  └─tbench" H0 N; \, z" C2 ]
│  │      └─verilog
. v. a8 R  r4 }& ?# }& ~2 `│  │              AhbToApb.v
- i- @- m: X9 t) @│  │              AtbLogger.v1 w4 ?" X/ K9 j( j( \* {; z
│  │              BusMatrix.v
/ a+ U/ L; C) v/ z/ K│  │              ClkReset.v
& c1 U( ]* X3 _1 W/ x; Z; a│  │              CM3BusComparator.v( W* \1 C) u/ g6 f& Y
. z5 G: ]- I: b0 L% h4 Q! F$ k! k1 Y, a8 O
- N( ?+ Q$ V: G, f
│      │  │  exclude_list.sc_waitstate
8 s( U* t+ \& I& R4 [5 k$ G% k& D
3 h- R# Z; N' M4 I             │  └─fe_tsmc090g_sc-adv_v10_2007q4v2
, a7 A5 N+ B$ v) d             │      │  scadv_tsmc_cln90g_rvt_ff_1p1v_m40c.cdB
3 @  I; j& D& s  U2 O# z& P             │      │  scadv_tsmc_cln90g_rvt_ss_0p9v_125c.cdB
& l6 I2 o+ r: t' f; H             │      │  scadv_tsmc_cln90g_rvt_tt_1p0v_25c.cdB+ _# @/ h) \( T9 H9 `' Y! g
             │      │  8 {; D- D$ t4 P! e! \
             │      └─scadv_tsmc_cln90g_rvt_tt_1p0v_25c_dv.cl  S6 b; ~. d: C, n  C
             │              cells_1.geo  j( R' m4 \; X
             │              cells_1.pwr8 o! B' ?" w" W5 x+ {6 O: I( @
             │              index.cli% R! X! f! \: e/ R! j! b, o9 a1 a
             │              README.TXT* u& L$ T) x. z
             │              rulesets; Q! d' w4 H  o
             │              VERSION.TXT) R' o$ J. h) i6 p2 h/ O2 I, v
             │              vias_1.geo- l0 i' j- a9 }# L
             │              
; \. l; N7 s4 A/ Y             └─tsmc' H' u7 H! K# Y* e+ k
                 └─t-n90-lo-sp-002-f1_1_6a_20060914
: l/ @+ M7 R  \                     └─6X2Z
$ Q2 e# l3 I0 M                             corner.defs
% f$ }" C7 {) @2 }" F
- g1 B+ U, y& u* d9 {├─integration_kit9 O* d* x9 w' P) U
│  ├─logical
0 m% z' g6 ]' w│  │  ├─cm0ikmcu- H7 |2 P" G$ n
│  │  │  └─verilog5 C7 |" X$ K+ p7 o
│  │  └─tbench
/ s1 B! ~& G9 P│  │      └─verilog
9 W7 Z9 _3 `; o2 K, V% _│  └─validation) D9 w0 w1 P- n/ I  \1 X
│      ├─glogs
1 `8 ?( T  y$ |│      ├─logs
2 K: t( H  D% O- ?│      ├─mdk+ O+ U" U. {. H# a' U4 E# ]
│      ├─srpg
" g9 v& q# w" V6 p+ c& y│      ├─tests+ a% x2 I9 [$ a/ I; v
│      │  └─CMSIS
, w, b! v5 e: m+ G│      │      └─Core
8 Y3 e6 j# J7 V│      │          ├─CM0
# w5 E2 O' h4 l* x- r8 A  y4 |│      │          └─Documentation- I4 p  k* j$ a0 L  X
│      └─vectors
9 G* X. g' x( `5 z├─ipxact
5 C4 u( k; o" u/ |│  ├─busdefs
9 I$ y/ [; Q; W3 [, e2 I│  │  ├─amba.com, h' ?& V; M2 T, \6 p
│  │  │  └─AMBA3
$ W, v9 B& A% b2 m+ K) e( x│  │  └─arm.com
' j: B8 k, B1 J, J4 ]$ p6 c& L- e│  │      ├─CoreSight
6 D, A  ]3 w3 ~7 u- A│  │      ├─Cortex-M0' l2 Z3 S! b+ A: X; s+ V% W
│  │      └─CortexMCores+ `# A5 M) v7 r! @* ?% g
│  ├─channels
: b. \4 B3 L+ d0 [; |│  │  └─arm.com, X  @! x1 C3 Z6 D$ d* Z; m
│  │      └─Cortex-M0
5 L  u' q" u5 X! k( d│  │          └─rtl' o* J3 b$ |2 y) E
│  └─components! T$ N6 ~  f1 y2 a3 e& U
│      └─arm.com
/ `! c; R1 a- P3 e5 O│          └─Cortex-M0
作者: yukitsu    時間: 2022-10-13 05:18 PM
感谢分享,学习一下。. r' ]: a6 u; C





歡迎光臨 Chip123 科技應用創新平台 (http://chip123.com/) Powered by Discuz! X3.2