Chip123 科技應用創新平台

標題: 如何降低RC-Oscillator的jitter [打印本頁]

作者: klim    時間: 2013-5-8 12:42 AM
標題: 如何降低RC-Oscillator的jitter
各位大大您好,1 w# X' s0 D8 c6 ^; t
我設計了一個48MHz RC-Oscillator, 用在full-speed USB,. [4 a0 A3 M8 E$ U- f
IC有含MCU, LDO, SIE,...電路, IC回來後經測試,
( ^2 s3 K, p$ O9 J' H7 i  c' @& p發現jitter稍大, 有點超出USB-IF規範,
) c7 j* `6 Y9 M0 x% C# j1 M2 C量測了LDO給予RC-Oscillator的電源ripple, 大約為200mV,
; C* L: v; H! I5 n* B8 {% h+ p我不知是電源ripple的影響較大, 還是設計上的較大?
+ f; \( M& R% r' J& v5 i- D6 yR是用current-source, C為一般NMOS所做成的電容...
作者: nekocat8888    時間: 2013-5-16 09:06 AM
剛好我也有做...不知道是不是同公司的
+ a3 v; ^+ _  s" ?9 v: s+ Y5 L& S+ y2 Z# q" J
應該是電源再除理一下就可以..
作者: engineer    時間: 2015-4-9 05:53 AM
可以考慮在power的走線下埋些bypass電容。
作者: w791212w    時間: 2015-4-20 02:43 PM
訊號走線避開或少重疊一些訊號源應該可以改善不少.
8 C, N, E( x( b1 x. Y5 T9 u再來就是本生current-source的穩定度




歡迎光臨 Chip123 科技應用創新平台 (http://chip123.com/) Powered by Discuz! X3.2