Chip123 科技應用創新平台

標題: pll的錯誤鎖定 [打印本頁]

作者: renzhq    時間: 2009-4-6 02:25 PM
標題: pll的錯誤鎖定
學習理論的時候,書上說pll可能会鎖定到錯誤的頻率上,比如參考頻率的倍頻上去
; V7 l% Q! w6 F6 D但是pfd不能區分這種情況么?  為什么呀?
9 n  y2 Y8 ]4 ^# }期盼大大們解決呀
作者: BIJM    時間: 2009-6-12 09:05 AM
標題: 都是"PFD"惹的禍@@~~
這個問題說來話長ㄟ,總歸就是您所說的..."PFD"在搞鬼阿...6 D5 V- R* K" J+ m; r- C/ O( s9 T: O
* e& {. k) v; a' I. P  z; i/ W
其實目前PLL技術相當成熟,大家在期刊上都可以看多許許多多種的PFD..但其實可能沒搞清楚,它是"PFD"還是"PD"
' J1 @) A$ r$ [; I/ k' Z# G1 T
/ z  Y% Q* _  l. D/ f. t; a這點是非常重要的,因為其檢測範圍會影響到PLL系統鎖定的行為7 U% |# n1 d3 q6 `! I0 A% t) P

. ]" B; w6 J7 g例如 : XOR架構與SR Flip-Flop只可視為PD,因為其檢測範圍不超過2*phi8 d) u. J- J* `" r/ |
" ]5 T5 h6 {: M  d  h
真正的PFD是具有"reset"功能..範圍為正負2*phi,不管相位差多少(亦頻率變化量)都可以做檢測
0 y4 k8 J! X  J: U- Z$ {5 L8 k2 _  n! W
所以若在PLL系統中使用PD的話(或是PD detection range沒設計好),那是會有你所說的問題發生
4 D$ [! s% P% l$ y# b& L
* Q1 a, Q2 c, y% Z% w! G- P1 U但就我所知...若PLL系統架構沒有用到切相位檢測'正確頻寬設計或是改變PFD操作行態的話..PLL比較不會發生此問題
% \$ X+ R( T8 ?. f4 G( a
# N6 T' v% \7 x; ]$ I; p會有錯誤鎖定的情形大多是在DLL上才會拿來被討論...因為延遲線的延遲量過大或過小都會導致錯誤鎖定
, @; }9 V3 G) ^) Q! b) h( k$ [- x
. f& h6 O' @7 U7 E, ]) g  m/ F' e這是我個人的淺見...供參考囉~~有問題再一起討論囉!!
6 h$ R( T3 @6 s; q/ z, d% m' N4 g6 c0 ~: y1 U% b& {5 p
PS. 建議可以去參考NTU Shen-Iuan Liu 或 NCHU Ching-Yuan Yang 的上課講義..可以了解比較多PLL的東西
5 K, w% E' {" u4 f2 n% ~
( P, v$ f6 ?; V' Y' Z% U9 ]* y順便附上幾篇我覺得比較經典在說明PFD的paper
. d1 A1 y4 B" G6 i- R
6 Q: p; Y4 E  y% k, Z% y8 l
作者: semico_ljj    時間: 2009-7-10 09:46 PM
内容简单了一些,呵呵!
作者: yjcruz    時間: 2009-7-13 07:53 PM
谢谢B大的指导,刚好也碰到同样的问题 一直不理解~
作者: nty42ntm    時間: 2009-8-25 11:57 AM
最近在研究PLL
: f0 ]. s/ u: O7 ^3 L可是光PFD都搞不定
- k' f7 F0 S6 |* \6 w+ V- n8 t現在沒RDB
. n% O; `- `6 j6 A等有了再來下載看看
作者: clarkhuang    時間: 2009-8-25 04:18 PM
是呀   有RDB  再來跟大大購買 1 h1 e" m. ]% \) h7 u  y! `
9 N9 Q, j% p* K* D7 \3 u
# P; s6 J5 V/ b( C* f( x
不然 LAYOUT 完  TAPOUT 後都不知道可不可以動呢
作者: rileyhide    時間: 2009-10-5 11:32 AM
謝謝分享.. PFD 真的是很重要的電路.. 不好好研究清楚怎做PLL也是會做不好
作者: 雷迪斯    時間: 2009-11-14 08:52 PM
不知道有沒有我所需要的PFD6 Z- z3 O& E, `% v; z2 ]! B8 e
最近也在調PFD
作者: kenkenmay    時間: 2009-12-31 11:43 PM
做了一顆PLL結果最後死在PFD) q. g8 B& S. C: M/ |' C% _* g
回復來看看囉
作者: Chipfish    時間: 2010-1-6 04:47 PM
最近也在搞PLL                       : `# P, P3 s. @  d
也在搞這問題~
作者: a016004    時間: 2010-4-3 09:20 PM
感謝分享,最近也有問題..
作者: highpass    時間: 2010-4-5 06:41 PM
很不錯的分享6 j( j8 `% \1 P3 [) e+ i
基本也是很重要
作者: highpass    時間: 2010-4-5 07:00 PM
這些大都是1997~2002的paper 雖然老舊
  n5 w( [5 o7 C! J* u但是基本觀念還是蠻重要的
6 D7 q4 b* J: j) u不然直接看razavi的書也可
作者: a22700773    時間: 2010-4-14 08:31 PM
謝謝啦 學習到了~
. }1 G5 L& X# s+ ?) A所以只要確定是用pfd就不太會有這個問題摟?




歡迎光臨 Chip123 科技應用創新平台 (http://chip123.com/) Powered by Discuz! X3.2