|
7#

樓主 |
發表於 2007-4-5 01:28:23
|
只看該作者
我們是要設計加ICAP做self-reconfiguration.....
# k* @, s2 i; S目前由EDK加上HWICAP,然後export到ISE做modular design.......
' D# Y9 s0 k7 |% r6 m' B4 V請問一下,那你的nmc file有轉成xdl重新更改嗎(自己設計新的bus)?還是用原來Xilinx提供的而已??
% e: r; ^. ~' J E0 G你的configuration是用JTAG? or selectMAP?
7 A8 T. ^$ x" I+ x還有你之run那個flow有沒有遇到什麼問題?
7 v+ g0 e$ U# a* p& d應該是用ISE6.3?$ W- `/ Y5 G2 `2 ]
目前是有新的PR flow,也有新的slice-based bus macro,ISE要改成PR version......9 G: J s# y. t2 |
Virtex II/Pro你應該是採用column-based,目前有提供tile-based.....在Virtex II/II Pro、Virtex 4/5都可以......8 d) ^- y( G- t/ K) ^
可以和你討一下論文嗎?還有source,謝謝
, q( A G: P! }) {/ V4 i( T, p& P, O8 @& D6 Q: Q" J
P.S.元智畢業的同學嗎??有看過一篇 |
|