|
我和同學使用cadence tools 畫所設計的全加器的schematic而跑pri-sim時順便測delay並計算每個clock的總平均延遲時間,但發現2 b G6 c, E7 D0 `' J
到我測出的總平均延遲時間 與同學畫的所量測出來的居然不同!2 M# p6 I. E, ~) @; e
簡單點的說就是2人明明都畫一樣的電路 但測量每1個clock 的delay時間居然都不同? 電路波形我們有跑hspice看過沒有錯喔!$ m- }! q& L" ~6 w: f5 W: P
小妹現在想請教一下!, C+ l' L- ?3 |" f: r: b+ F& k0 W$ U
cadence tools畫schematic時 是不是在composer視窗裡所畫的電路圖其連接線畫長畫短 都會影響跑pri-sim時 測量出的delay時間皆不同?????
) P# t* r# P8 `9 T不是只有畫layout時 才會因個人layout功力,使得跑post-sim時所測出的delay會不同嗎? 畫schematic也需要技巧? 否則影響pri-sim的結果?4 C! j$ {, O' _0 H3 x
我不過schematic畫的較隨便 為了趕時間 拉線拉的很難看 ,電路畫的很大 ,而同學是畫的很小,但我們測出的每一個clock的delay時間卻不同
( L; u$ D1 h2 w請問一下先進們 ,關於畫schematic 隨便畫 與畫的很好看 對於跑pri-sim 測delay時會有差別影響嗎? 畫schematic時不能隨便畫的難看嗎? 不是只要電路接對 跑pri-sim 時 波形正確不就好嗎? 是畫layout時才要講求技巧讓post-sim的波形能很好吧!
% i+ P; i" b* C
4 k6 p# P8 ]; s7 Y) ~% u# z' d麻煩大大們能告訴我 cadence tools的使用經驗,因為我們老師時常開會 又找不到他問了! 謝謝^^ |
|