Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 7938|回復: 7
打印 上一主題 下一主題

[問題求助] 我想請問高壓Cell的一些問題

[複製鏈接]
跳轉到指定樓層
1#
發表於 2007-6-4 17:03:01 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
我最近在看我們公司的Techology File 時(因為我沒畫過高壓元件) 發覺高壓的rule和正常的元件有所差別  高壓的比正常的還大  我的問題是$ z% V# b7 l% W
請問高壓有一邊比較大一邊比較小  請問哪邊是輸出端哪邊是輸入端  還是都沒差呢  ' t; W4 r" a6 k% b% U
另一個問題是  為什麼Techology File 裡面有寫到{  on  off  on  off  } {LB}}  LB我定義為NPLUS   我知道這表示{  左  上  右  下  }  我試過  如果把左改成off  那在layout 圖中  就不會顯示左邊的NPLUS  請問顯不顯示對我們再畫layout十有什麼差別呢
7 m/ }4 t5 M6 l/ B4 h請各位前輩或者知道的人幫我解答  非常感激
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2007-6-4 17:20:24 | 只看該作者
THE  LAYOUT DEVICE OF HV , 有Asymmetric及symmetric兩種,如果symmetric的DEVICE就沒有 S及D端差別.
3#
發表於 2007-7-5 13:56:41 | 只看該作者
在layout 圖中  就不會顯示左邊的NPLUS  請問顯不顯示對我們再畫layout十有什麼差別呢??
  b# L: `7 Q! O& J8 e7 y  H! u: @) K. W7 ~
差別是如果你是off 狀態,則你要用到這pattern時會無法顯示,當然你要tape out 的gds file
  |! o% V: V2 T9 s便不會正確,到時designer debug後是layout 的錯,那你可能就得準備換公司了,這是layout+ {* E5 T# P$ `1 f
人員最不可犯的錯誤...................

評分

參與人數 1Chipcoin +2 收起 理由
jiming + 2 人人為我,我為人人!

查看全部評分

4#
發表於 2007-7-10 17:05:33 | 只看該作者
補充:要劃HV DEVICE建議把DESIGN RULE熟讀,特別是CROSS SECTION0 X9 P; _6 w3 O: U7 G& \8 J: U/ ^
要能看懂,這樣在劃CELL時比較不會弄錯,有CELL LIBRARY的話更好.

評分

參與人數 1 +2 收起 理由
mt7344 + 2 Good answer!

查看全部評分

5#
發表於 2007-7-12 12:07:40 | 只看該作者
原帖由 skeepy 於 2007-7-10 05:05 PM 發表
( z, R' g: `" k補充:要劃HV DEVICE建議把DESIGN RULE熟讀,特別是CROSS SECTION; c$ {0 z1 G4 K4 K; v4 \
要能看懂,這樣在劃CELL時比較不會弄錯,有CELL LIBRARY的話更好.
: M1 b! t, [8 ]% A0 _
/ `( |. u8 n! c1 K9 c6 {8 R# F
小弟也補充一點慘痛經驗...
* ]7 g5 X" j0 E8 q( P9 j% l3 S如果公司是第一次做, 有任何不確定的地方一定要問 designer, 如果 designer 也不很確定,
. f9 ^% q2 W6 M* i8 W9 D7 z那一定要問 foundry....甚至是 layout 好了請 foundry 的人看一下....
  j) z) K( _1 k+ I. I4 }1 S+ k: e; @! E/ n* f+ _, @! h, x
等到 T/O 了才要東補西補都是很痛苦的事情....

評分

參與人數 1Chipcoin +2 收起 理由
jiming + 2 你的經驗就是知識的來源!

查看全部評分

6#
發表於 2007-7-13 10:47:40 | 只看該作者

回復 #4 skeepy 的帖子

同意~design rule K熟,就算tf & command file & foundry device有誤,layout都絕對不會錯

評分

參與人數 1Chipcoin +1 收起 理由
jiming + 1 資深帶老手 老手帶新手

查看全部評分

7#
發表於 2007-7-17 09:16:14 | 只看該作者
>>請問高壓有一邊比較大一邊比較小  請問哪邊是輸出端哪邊是輸入端  還是都沒差呢  " G% F9 M6 G! z/ I: q! E" {1 r
Ans : 通常Asymmetric 的MOS 大邊是 Drain 小邊是 Source ,那你的輪入端應該是指Drain吧: x/ \3 O3 f: ^8 b/ x# v8 e

0 G% H/ G+ L8 Q9 w8 Z" a$ H2 j9 K>>另一個問題是  為什麼Techology File 裡面有寫到{  on  off  on  off  } {LB}}  LB我定義為NPLUS   我知道
2 m- G4 c/ n+ w6 p: x4 O    這表示{  左  上  右  下  } - Y4 r7 o* X! M8 _& V
Ans: 看你這樣寫很像是Laker TF 的 Format ,如果是,那它並不是你所說的 {左上右下} 的關係喔。
! ~; m. X9 j% E. c3 c0 E( o& j        這點要注意。Laker Manual 上寫到那是 Repeat Pattern !!  請看附圖, [5 k* S) ?% g. y# u* q) F$ {- l; b
        { on  off   on  off  } 是對應到下面的 區域  後面就重複了,所以叫做 Repeat Pattern 4 y) ~. I# E: y# S- P
        { OD Poly OD Poly }    / @  q7 t/ G6 z: x& k3 K6 @
        {  1    2     3    4   }       在有 on 的 區域就會產生出你的 LB =>  Npuls layer ! U% a) Y* u" ^8 _  n: A3 f  O$ I
7 z+ U4 k5 D% O( ~" h
>>我試過  如果把左改成off  那在layout 圖中  就不會顯示左邊的NPLUS  請問顯不顯示對我們再* w. c7 I$ d- m8 a0 m
    畫layout十有什麼差別呢 / v! M3 B; _0 z6 }% I! l! a
Ans: 你如果選擇 off 的話,那在Create 這個Device時,他就不會產生Layer 在相對應的區域了。

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
8#
發表於 2007-7-21 08:24:58 | 只看該作者
原帖由 jauylmz 於 2007-7-17 09:16 AM 發表 - d/ m+ z6 R. s4 w! ^& a
>>請問高壓有一邊比較大一邊比較小  請問哪邊是輸出端哪邊是輸入端  還是都沒差呢  
$ F) Q2 L4 x5 U# b; |Ans : 通常Asymmetric 的MOS 大邊是 Drain 小邊是 Source ,那你的輪入端應該是指Drain吧: S  a  Z* Q  E+ o4 g! P- G

9 }& e4 e% f5 y- ?1 B# v7 e) c9 e* V& ~>>另一個問題是  為什麼Techol ...

9 I* B+ Y( |- a- A& o  E! y7 f2 K- u+ T% C

8 y7 t# \5 N+ c$ W3 u" L7 B" l# u; g8 h' p  j

7 G. ]9 c; f: ]  p此圖設計是耐壓到16左右的設計,一般都用symmetric設計,很少使用asymmetric設計,除非空間不足。
2 a3 e) i0 V! k) v+ C. v1 t+ @在25V左右之耐壓一般又是另一種設計方法,有deep Nwell layer,相關layer約為16-18層。
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2025-3-19 06:06 PM , Processed in 0.194011 second(s), 20 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表