Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 4421|回復: 3
打印 上一主題 下一主題

歡迎參加微處理器知識有獎問答?!

[複製鏈接]
跳轉到指定樓層
1#
發表於 2007-3-6 08:46:25 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
SoC架構設計師,你認為IP驗證將在哪個層次進行?   凡能針對以上及以下問題提出你選擇、開發過的經驗談「知識」見解,重重有賞RDB! ; L& t6 R# Y( {# K3 c

" [+ V% N3 e; m. b8 p5 c( P- b1.SoC設計經常會用到IP硬核。請問硬核生產一般採用哪些工藝? ( G' }- n) ~9 A# |
a. 0.13 nm G TSMC
% j7 k" q$ O3 j4 Y% M( w6 Gb. 0.18 nm SMIC " n4 T! h9 Z! v) n/ v
c. 0.18 nm TSMC
: B3 f5 {: u2 Z+ ~3 Z" z8 @' fd. 以上全部 5 K* S8 H: n7 k3 y' Y! i
, Q* L8 U6 _# z& i
2.對於想把MIPS內核集成進一個可擕式設計的SoC架構設計師來說,什麼是他最主要的考慮因素? , j2 U$ c# z. d; h0 A' C! x/ B
a. 性能
. e) K+ N* B* `; A+ P4 f% u9 p0 D3 bb. 面積(價格)
  V$ r; d: j5 \* {c. 功耗
; V- M. y! N: A  t2 _d. 以上全部
8 V" D  {5 W2 j/ { / P: H  K* @9 |- t% K/ C+ P
3.MIPS維護哪種RTOS核? 5 ^; C+ i( T# B' r$ ]$ l3 _/ @
a. VxWorks ; C( e8 N* ?7 A- v: A8 C- H  B
b. Windows CE
3 \# c  y" J0 F+ E7 H7 x, b8 Ec. Linux
" u/ @1 H; N/ L( `7 E7 H6 zd. Nucleus # l* k& w3 g  {5 G; S* c
( C4 ~2 m! x4 v7 u) @. G8 L! H
4.一半以上的SoC開發系統成本消耗在哪里? , b! f, V0 I; Z' b  s$ ~$ S3 v' U8 _
a. 架構
7 O5 u- _" ^3 E% G* p- M  g) lb. 驗證 ; T7 X( z4 _0 S# k2 G: z8 ]
c. 軟體
( {5 z) ?; z! h2 h$ M3 Wd. 確認
單選投票, 共有 10 人參與投票
您所在的用戶組沒有投票權限
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2007-3-9 11:37:35 | 只看該作者
1. 現在成熟的製程應該都是用0.13~0.18了. 所以除了價格外應該沒什麼區別
6 M% A% m* q/ g6 G* [- d8 k2. 我想對一家設計公司來說, 面積價格應該才是最重要考量吧.
8 Z+ z+ a5 D+ Z3. 沒用過 MIPS6 Q3 [/ `' \  Y! L; Y- B! E9 y: m  r
4. b 吧. 我想不只SOC, 所有的設計都是吧

評分

參與人數 1Chipcoin +3 收起 理由
chip123 + 3 交流分享經驗!

查看全部評分

回復

使用道具 舉報

3#
發表於 2007-7-26 22:46:45 | 只看該作者
1. 早就該 0.13um了. 0.18um 已不符成本了.
3 Q9 u3 v* X0 ], Y1 l) D這個題目單位還弄錯, 應該是 0.13um or 130nm.* A( s5 D* P/ Y6 e4 l! N
7 s& e6 J: V4 w0 Y
2. 這題目是雞生蛋 蛋生雞的問題.   " m, l8 c6 U: h/ Y4 p5 ~" e
  功能少自然Die size 就小, 功耗也就低.8 K' C& J$ ^- M4 j( F( t  z
  同樣的製程 縮小面積的方法有很多. 量大就會划算.
4 o' y1 Y- v6 Z重點在可擕式
1 s$ J: }; L# M( \  可擕式的SOC 功耗必須很低, 否則再便宜也沒人要.
) G. y  }" h/ P3 J/ X$ V) w2 ?* D: l# @: f
3 OS 最常見的是 Linux or Linux like. 如uClinux, eCOS.7 [0 P" }" ~# _) }/ K- \
Nucleus and Vxworks 也不少. but need royalty.) S9 e: I* g1 |4 f- ^( n# l: z$ F
別忘了還有 WindRiver9 D9 w8 ]: r0 c& N

3 U3 Q( {2 S0 t% F4. 當然是驗證. Test plan 也是一家公司的 KnowHow.

評分

參與人數 2Chipcoin +14 收起 理由
heavy91 + 10 大大真是眼尖...果然是工程師~~~
chip123 + 4 你的經驗就是知識的來源!

查看全部評分

回復

使用道具 舉報

4#
發表於 2007-11-7 11:24:01 | 只看該作者
1. 0.13um製程& `% D5 ~3 A$ c- J/ j8 O
2. c. 我認為可攜式產品功能只要到位即可,因此功率消耗(續航力)將會是主要賣點。+ L0 X2 }% i! p7 b
3. Linux
1 k0 T7 i2 X* Y4 Y4. b.驗證
% x. p( S4 |  v9 W4 M因為SoC Design的發展具備一定的難度,因此Design flow
6 k1 h6 ~+ g' f也由傳統的Waterfall Model轉換成為Sprial Model
5 i" E; G2 E  e' C8 X必須要同時再多的Level做設計、驗證的工作
; d8 n) [5 Y( L5 |如此才可以降低開發中一次iteration的iteration bound; J1 H+ ~, I+ G- i* Q+ `& l! }. C
(iteration泛指當某個flow出了錯之後要 回到某步驟重新來過)
回復

使用道具 舉報

您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-9-28 06:24 AM , Processed in 0.182011 second(s), 25 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表