|
SoC架構設計師,你認為IP驗證將在哪個層次進行? 凡能針對以上及以下問題提出你選擇、開發過的經驗談「知識」見解,重重有賞RDB! ; L& t6 R# Y( {# K3 c
" [+ V% N3 e; m. b8 p5 c( P- b1.SoC設計經常會用到IP硬核。請問硬核生產一般採用哪些工藝? ( G' }- n) ~9 A# |
a. 0.13 nm G TSMC
% j7 k" q$ O3 j4 Y% M( w6 Gb. 0.18 nm SMIC " n4 T! h9 Z! v) n/ v
c. 0.18 nm TSMC
: B3 f5 {: u2 Z+ ~3 Z" z8 @' fd. 以上全部 5 K* S8 H: n7 k3 y' Y! i
, Q* L8 U6 _# z& i
2.對於想把MIPS內核集成進一個可擕式設計的SoC架構設計師來說,什麼是他最主要的考慮因素? , j2 U$ c# z. d; h0 A' C! x/ B
a. 性能
. e) K+ N* B* `; A+ P4 f% u9 p0 D3 bb. 面積(價格)
V$ r; d: j5 \* {c. 功耗
; V- M. y! N: A t2 _d. 以上全部
8 V" D {5 W2 j/ { / P: H K* @9 |- t% K/ C+ P
3.MIPS維護哪種RTOS核? 5 ^; C+ i( T# B' r$ ]$ l3 _/ @
a. VxWorks ; C( e8 N* ?7 A- v: A8 C- H B
b. Windows CE
3 \# c y" J0 F+ E7 H7 x, b8 Ec. Linux
" u/ @1 H; N/ L( `7 E7 H6 zd. Nucleus # l* k& w3 g {5 G; S* c
( C4 ~2 m! x4 v7 u) @. G8 L! H
4.一半以上的SoC開發系統成本消耗在哪里? , b! f, V0 I; Z' b s$ ~$ S3 v' U8 _
a. 架構
7 O5 u- _" ^3 E% G* p- M g) lb. 驗證 ; T7 X( z4 _0 S# k2 G: z8 ]
c. 軟體
( {5 z) ?; z! h2 h$ M3 Wd. 確認 |
|