Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 11589|回復: 16
打印 上一主題 下一主題

[問題求助] PLL output Clock的duty cycle

[複製鏈接]
跳轉到指定樓層
1#
發表於 2007-8-10 15:27:05 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
一直有一個疑問* y4 B  C5 p' g
就是有關PLL output Clock的duty cycle通常會要求50-50% D8 I8 n0 b% j! j: i# K
最簡單的做法就是把PLLClock震到兩倍output clock的頻率 在經過除頻器來得到50-50
3 e9 l8 Q$ _$ s5 Q可是我覺得這樣好像很浪費功率( k8 `" I: A7 T+ I: f/ ?+ J! l8 b+ Y- q
尤其是當Output Clock很高的時候" _1 X( Y* }$ g% X# U4 }
那請問一般的作法都是怎樣來達到duty-cycle為50-50呢?2 ~( ]+ L' n0 p$ p& I: O, O$ u
是加入一種Duty-Cycle Corrector的電路還是用除頻的方法勒?
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2007-8-10 23:00:50 | 只看該作者
Duty-Cycle Corrector or divider 我想應該都可以吧!
) j4 M% G* y/ k7 K8 E  n* J看你是for 什麼需求...
- G  [2 Z( ?$ I0 K$ k, U9 W9 V如果是做RF的tx(如果是用low if的架構)當然就有很多人會使用divider...
5 z  h. k  J# l- u如果是用在high speed serial link我想就用Duty-Cycle Corrector就可以了...

評分

參與人數 2Chipcoin +2 +5 收起 理由
myliao + 3 感謝經驗分享!
monkeybad + 2 + 2 感謝指教啦!

查看全部評分

3#
 樓主| 發表於 2007-8-14 10:21:59 | 只看該作者
請問一下可以在解釋一下原因
5 G5 [* i! r* _  g為什麼在RF都用divider
' g' ?1 V9 `1 v- `) Q! x然而high speed serial link就用duty cycle corrector?
4#
發表於 2007-8-14 15:27:51 | 只看該作者
我之前作過high speed serial link,所以,就以我個人的經驗來說) S. |* L! \6 e7 ~8 w: ~
因為high speed serial link都是用邏輯製程,本身的gate delay有其限制,如0.18um的VCO大概只能到1.5GHz幾乎己是極限,而0.13um我印象中可到2G ~ 2.5GHz左右(實際極限值己記不太得了)
" T+ \7 M! _( }) v7 C8 a! A而high speed serial link的第一代是1.25GHz的傳輸速度,第二代為2.5GHz,第三代為3.125GHz
8 h+ I. N' L( G0 `( I: X+ }+ E& R本身VCO並無法達到那麼高的振盪頻率,故而採用0.18um或者0.13um邏輯製程來實現high speed serial link時,VCO都是採用multi-phase VCO
$ ~; d& R/ w1 v: A雖然可以使用比較低頻的clock,但其頻率仍然高達500 ~ 600MHz左右* |1 A( K+ n' O2 X
故而如果high speed serial link是採用divider的話,那VCO的頻率就要高達數GHz,如此一來,VCO電路就變得不好控制,再者,VCO電路就會很容易受到寄生效應與noise影響,故而採用duty cycle corrector的話,VCO電路本身不用高達數GHz,在控制上也比較容易達到些2 J- S7 h6 P& D1 f7 J# G
不過,duty cycle corrector電路所消耗的current遠比divider來的大很多,而這是它的缺點
# C! E) i- F, G+ j( g* H3 S( j4 D9 [
我沒作過RF,所以不知道它們的作法為何
6 }) c+ p4 c  M$ V+ V) \不過,在我們本身的認知裡,邏輯製程雖然可以振盪出數GHz的頻率,不過,工作在那麼高的頻率裡,再加上工作電壓只有1.8V或者1.2v(以0.18um製程和0.13um製程來說),接著再扣掉PMOS和NMOS的Vt電壓限制,其實真正能夠操作的VCO電壓真的並不多,所以,製程愈先進,其實VCO電路是愈難設計的

評分

參與人數 1Chipcoin +3 +3 收起 理由
monkeybad + 3 + 3 感謝經驗分享!

查看全部評分

5#
 樓主| 發表於 2007-8-16 10:38:49 | 只看該作者
恩恩 / M; T. o0 e( Y* R
所以假如PLL用在一般消費性的IC當Clock 頻率大概200MHz左右 那不管用什麼方法應該都沒什麼差別吧
! ~$ d5 `6 T% d' e但是當PLL要用在像 high speed serial link這種高速的頻率時
! s/ I  v, x! ~$ t就沒有辦法用divider來實現 因為VCO沒辦法震那麼高頻* V; ^5 s7 \' C& k; Q

) w! Z2 ^2 w( e至於功耗部分 為什麼duty cycle corrector會比較耗電勒? divider不是要把VCO頻率震到兩倍以上' m. Y2 G5 ?. N7 z  ^, m# p8 Q
不是也會耗很多電嗎? 能否在解釋一下
: @; d" ?" N5 D2 k2 P  \+ c0 y例如假設現在要得到一個600MHz的Clock 兩種方法製程都能做到
& [- G! d- u2 J3 D4 f1 l/ F那選哪一種會比較好呢?7 m0 g5 |0 B2 u8 @
   
4 b2 I: P8 l" q* P就我所知 duty cycle corrector電路有分類比跟數位的
6 b9 [0 ^- ?2 S. [( R/ k網路上之前我有找到一篇paper在講duty cycle correction 全部用數位電路做的 1.8V 1GHz 耗電量約8.3mW
/ @  |' S' h1 o3 K/ l6 I; U  P不知道這樣會不會比較省電?
. m& n2 Y% ^& `) a) E4 a$ }+ ?% o. c+ Q! E( K4 o6 i3 u1 p
[ 本帖最後由 jiming 於 2007-8-17 08:32 AM 編輯 ]

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
6#
發表於 2007-8-16 21:09:13 | 只看該作者
首先,就以電路架構來說7 I4 V3 A  ^8 }" \; P$ L
divider基本上是由D-FF所組合出來的,故而可以把它視為數位邏輯電路,而數位邏輯電路最耗電的只在1-->0和0-->1的暫態,其餘狀態是不耗電的,同時,數位邏輯的gate delay通常是小於ns,亦即速度絕大部份都可工作在1GHz,故而,divider是很省電的0 [) h* z5 }% ?: }# I3 i
再來,duty cycle corrector通常都是使用differential comparator circuit,因為high speed serial link很重視jitter以及phase和phase之間的間時間距,這是因為在官方的白皮書中有明確定義規格,故而為了抗noise以及儘可能維持phase到phase之間的時間間距,故而一般大都採用differential comparator circuit,而為了讓differential comparator circuit能夠工作在600MHz,其本身的gain與bandwidth就要相當大,如此一來所消耗的電流就會非常大,幾乎等同於一級的VCO電流
9 O  Y/ |: a# p0 ~也因為如此,所以duty cycle corrector本身所消耗的電流會遠比divider來的大很多,這是兩者本身架構上的差別所帶出來的源由2 S+ t7 `  r, w+ n

9 I; P( l; [% L( ^3 ~再來,duty cycle corrector也有用數位邏輯來實現的電路
- z0 L/ F9 R' b" C) T# Q只不過,就如同我前面所言,在官方的白皮書中有明確定義high speed serial link的clock的jitter要在多少範圍之內,同時在chip量測上這是很重要的必量項目之一,它們用eye diagram來作為量測jitter的標準,所以,本身VCO電路就要具備有抗noise的特性,故而絕大部份應用在high speed serial link的PLL的VCO電路都是採用differential架構,同時,為了達到近似50%的duty cycle,也會使用duty cycle corrector,但為了怕duty cycle corrector也受到noise影響,所以連帶的duty cycle corrector也是採用differential comparator circuit來實現,同時在layout佈局與連線都要極度地考量matching與連線上的相互對稱- G3 E: u0 b5 o* P9 v
要說的是,duty cycle corrector也可以用數位電路來實現,但要考量電路對於抗noise的效果好不好,能不能夠搭配VCO電路
( U% \" Z, z' o+ J7 o$ \0 l4 C通常,我們的經驗是VCO電路和duty cycle corrector兩者的differential comparator都是採用同一個架構,只是size會有所不同,其主因乃在讓信號都能夠看到近似相同的架構,如此一來其jitter與製程變化和溫度影響都會是儘量相同的變化,畢竟,在操作600MHz的電路下,任何一個地方有不一樣的變化就會產生難以估計的後果,而這也是為什麼high speed serial link很難作的原因之一
7#
發表於 2007-8-17 08:24:25 | 只看該作者
為什麼RF要用divider呢? 原因主要是為了, PA和VCO之間的同頻干擾* X4 j3 l$ b: d, ~% ^, o/ p; p+ p$ |
造成injection pulling or locking的問題.# k  J9 }; B3 c' ?& W
而在divider會使用cml mode的高速divider, 一樣是differential的架構,
& J4 z+ {- i8 g; P- r可以操作非常高速, 相同的它的noise也很低, 但非常耗電7 W* M) r' @# R9 Y1 `: G8 k
一般RF VCO的noise要求會遠比 high speed serial link的 ring oscillator還要低非常多..  u  G, L9 [1 Q: U. H2 z
所以通常都是使用LC tank的VCO, 在0.35um可以操作在<3GHz.
  a  C  O! I# S" E8 @# N另外, high speed serial link就如同finster之前所言, VCO是可以用比較低的頻率來實現...
# z5 J8 o& D# p/ i# _但, 也是可以用全速來操作, 至少我就是這麼做的.
8#
發表於 2008-10-3 14:03:45 | 只看該作者
小弟~~蠻需要這方面的知識~~多謝大大的分享喔~~~~~~謝
9#
發表於 2008-10-29 20:14:32 | 只看該作者
PLL才接触,谢谢前辈指导,有机会讨论!
10#
發表於 2008-11-14 09:28:49 | 只看該作者
謝謝各位大大分享經驗喔~
  N" z( @8 T8 y" o  k; q/ M, ~1 Q@@~~最近剛接觸PLL~
11#
發表於 2008-11-27 22:09:48 | 只看該作者
劉深淵老師的書有寫0 h: K3 B. U' S$ R# V) Z/ _$ _- }
8 U7 {7 \! @) n/ d+ z! }9 p
當你將頻率上拉 再除以二將會消耗較大功率 ,並且原建會操作再較高頻。
  `" a# r8 B$ l  c& m% [: H( f1 u% ~$ p% J# X& j
你可以上 ieee 去搜尋 duty cycle or  cycle correction . r! }1 w6 y# L& d$ C! q* h
% t  J/ q$ [$ B0 }
你會查到很多工作校正器
. l( q5 Q4 H7 U# C1 o' \' W/ H' c4 ?3 F# l4 i
比如說對 rf vco 去做 duty 50 的電路
9 r' e* R9 y- Q) r9 G/ Z, U6 a: Y: S6 e/ }
或是對於數位訊號處理的 方法; u7 u/ J" S5 h1 ~3 u

7 g# Q8 p1 h; X8 q9 D. P" l; q+ I我只知道 無回授式的 不需要而外的時間來使校正迴路穩定 會比較好一些
12#
發表於 2010-11-8 18:32:57 | 只看該作者
最近剛接觸PLL.很需要這方面的知識.謝謝前輩指導!!!
13#
發表於 2010-11-8 18:33:04 | 只看該作者
最近剛接觸PLL.很需要這方面的知識.謝謝前輩指導!!!
14#
發表於 2010-11-25 19:18:09 | 只看該作者
多謝分享經驗,多謝。
15#
發表於 2011-4-26 14:54:51 | 只看該作者
我想,RF電路會用到CML divider是因為在那麼高頻工作下,只有靠電流變化才能順利實現除頻的結果,至於也是消耗大電流,也是不得已的,因為在能不能實現及面積的壓力下,cml只是最好的選擇罷了,3Q~
16#
發表於 2011-4-26 20:51:10 | 只看該作者
很想回答你的问题,但是我的电路知识不够!
17#
發表於 2014-3-25 10:49:13 | 只看該作者
thanks you so much! thanks you so much! thanks you so much!
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-12-29 10:55 AM , Processed in 0.183010 second(s), 21 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表