Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 8062|回復: 18
打印 上一主題 下一主題

[問題求助] SR Latch Nand架構 Ramp Generator 鋸齒波跑不出來

[複製鏈接]
跳轉到指定樓層
1#
發表於 2010-5-31 17:27:17 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
我是用2個Nand的架構做Ramp Generator裡面的SR Latch
8 G. W9 M, i) O+ J: J5 j, d) d我的op是folded的rail to rail架構- f: O; Q4 e- ?" C- O
我的clock signal切換很快,導致我的Ramp signal 那個點跑出來的鋸齒波只有在我的VL電壓附近9 k3 M. M% K4 w; }& v! p1 T) z
想請問大大有哪些地方有問題
- L; C6 P3 U( L8 U* ~( g% j或者可以改善的地方~謝謝
5 ^: x/ ?* b0 D5 U" M, }" Y1 L- Q5 R
; c& C9 W, g* d% z
4 L- R; I' A2 b: x+ J& I+ M7 R) [6 R8 S6 d$ ~! Y6 G1 c1 v

( v' G9 U8 `# c  p4 a
( ~( S8 ?. ~; _

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
推薦
發表於 2013-3-7 10:20:13 | 只看該作者
感謝分享!!小弟正好需要!!
回復 支持 1 反對 0

使用道具 舉報

2#
發表於 2010-6-5 11:56:32 | 只看該作者
R,S端 有出1,1的可能。我都是上面的运放“+”接VH,“-”接ramp。" B5 K5 T- W# |, f& @+ n! O3 N
下面的运放“-”接VL,“+”接ramp。这样会避免出现1,1的输入。
3#
 樓主| 發表於 2010-6-6 14:17:46 | 只看該作者
請問一下
, ^1 Y) ]% ^7 t0 G8 B你的意思是這樣會避免1.1的狀態出現嗎?
4 b! D8 J3 X2 M3 ]5 R9 b& {我要的正好是1.1
4#
發表於 2010-6-15 02:20:17 | 只看該作者
在m4 上加一个dummy switch
5#
發表於 2010-6-16 01:28:53 | 只看該作者
你的VDD是幾伏??1 ~% Z0 R) s5 M2 a& B# a5 F4 o
你的比較器分別是採用那種input type 比較器??8 p+ X# R& z( l5 R
你有模擬過你的ramp在比較器下有無產生正確的反應??
# Q$ c0 l: x( ~另外,M4的channel length要大,不要使用minimum值
5 E. u" |: Z; V( j; r8 p, a你的問題應是出在比較器上,而不是架構問題
6#
 樓主| 發表於 2010-6-16 20:01:56 | 只看該作者
我的VDD是3.3V, |; `0 z$ M7 Y; I; h
我有試過把VH和VL互相顛倒可以跑出我要的波型
3 a1 ^4 H  U4 W9 b, \6 [. W. J$ Y這是我M4的SIZE   w=3.2u   l=5u   m=4# {% D8 J. X" _7 [1 ^0 E1 z
以上大大說的方法我都會試看看, a- h8 d3 m& A) r0 o
謝謝指教
4 @8 m. V* [! {8 T/ O- l. P以下是我的附圖Folded
! [/ Q( y/ V4 T& N: b: o

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
7#
發表於 2010-6-19 00:02:13 | 只看該作者
如果VDD是3.3V,那要看你的比較器在VH和VL分別是採用那種input type的比較器) @9 y- K& x" u1 u, h+ a" j
因為VH=2.5V,若是採用P-type input比較器,那肯定這個比較器無法判斷出鋸齒波在接近2.5V的反應8 K% b4 W3 f% y5 d; g2 r$ x
反之VL=0.5V,若是採用N-type input比較器,情況如同前面所言: |+ J! ]! e  N- q4 ?: \" R
故而我會詢問你的比較是採用那種input type的比較器
* X  [$ v! y" \% u這個架構我用過,沒有問題,但需注意比較器的input type
$ `# P* r4 b2 r( f5 K: V# u再不然就是把VH and VL的電壓變小,如此一來可避免掉比較器的問題,但需留意其他的條件也需一併修改
8#
 樓主| 發表於 2010-6-27 19:05:54 | 只看該作者
最近忙於考試抱歉回覆的有點晚
: w: E7 L9 M$ W3 P4 |8 o: D, j. l1 {+ ~. S6 p. G9 B+ }
請問大大
* D8 `% j7 ]. Y6 L: }  @! F我的op是folded的rail to rail架構! g' @0 V1 r$ c" c/ D, g$ U$ [
那還會有你說的問題嗎?- ]. A0 P! ~5 H- k. c& C
謝謝
9#
發表於 2010-6-29 05:57:03 | 只看該作者
rail to rail OP跟比較器是兩回事: m; ?* a0 ?- t$ @4 O
除非你比較器用OP來用
. H0 y7 h+ @7 ~. m: [& U圖示中, V to I是一定要用OP來作,但不見得一定要用rail to rail OP,從圖來來看,Vref=2.0V,所以要用N-type input OP即可,不見得要用rail to rail OP,用了,反而浪費,因為沒有什麼幫助/ f/ Z$ G- ]& O' F) w
而比較器的部份,一個要用P-type input比較器,一個要用N-type input比較器,或者兩者皆用rail to rail 比較器也是可以的,只是要用sweep一下它的offset voltage和頻率響應
10#
發表於 2010-7-1 13:56:27 | 只看該作者
小弟是新手 謝謝大家分享經驗
11#
發表於 2010-7-6 19:26:32 | 只看該作者
不好意思插一句
8 p- n" N3 n* l2 q& A原作不是說把 VH VL 顛倒接就得到想要的波型, 那不就是接反了嗎?
" w  M! V( h0 `4 G& N, `; p1 u  g而且我推了一下, 應該就是接錯了!1 @9 q6 [! R" O* ?! U- N5 c
initial ramp=0, 所以VL cmp 輸出0, VH cmp輸出1, 此時 QB=0, 電容開始充電# ~4 `- s9 R$ k( j9 k
然後, 當VL< ramp <VH,  VL cmp 輸出1, VH cmp輸出1, 此時QB=1, 電容就放電了3 w2 N, f2 w3 [( w( K  ~3 v  l: u
放電之後又回到initial state重來一次, 所以當然你的ramp訊號只能在VL附近上下
- w" y* R1 a# r- ], _& L8 }多超過VL的部份是propagation造成的
/ j, B& F% p# H0 i! f$ {- m; z" R* v3 O& |$ a5 z
另外 Finster 大說的很對, 要考慮一下比較器的input該用N還是P才適當!!
. r: r  O" @8 m0 e, t2 L3 E還有, 這是很常用的電路, 跟555 timer的原理一樣, 極性接對通常都是work的!
12#
 樓主| 發表於 2010-7-10 17:32:42 | 只看該作者
各位大大
! O5 l. E# f4 b& o& {% d我後來去看一些資料
% g( O% M# f. n* |6 W6 d3 T. m發現用NAND做的QB要在R(reset)那邊7 U9 x& {8 d6 M: c" M
然後方塊圖裡面R跟S都有加Bar' `+ N, M% E- T: c2 z- P/ i
我卻還在電路圖裡面加了inverter
; q5 A9 @. A+ G5 }( @而且那個Bar的意思好像是:
; `6 s- n% ^) H5 U. ]NAND閂鎖器和NOR閂鎖器的輸入呈現互補關係. K; a' g7 X* C+ s
因此NAND閂鎖器也被稱為SB-RB閂鎖器。 (B是指Bar)
& B: b  S0 V% u2 W  _3 w8 V6 h不知道以上的解釋對不對
( O! i% V2 ]) e! s5 X/ J謝謝各位
13#
 樓主| 發表於 2010-7-10 17:33:34 | 只看該作者
回復 12# YuanII 5 z' {% A; U8 E' t. u0 n
) Y, c1 f0 V0 S3 P3 d$ M6 Z

$ n* `3 j% R1 L7 [' w% v% r0 h0 Y( H. {
    忘了說我這樣電路可以動作7 x' k9 T/ S( P  f3 U& {# B
有我要的波型
15#
發表於 2013-3-15 22:04:06 | 只看該作者
想請問大大有哪些地方有問題
4 M+ r' d. d) q$ E8 L% C或者可以改善的地方~謝謝
16#
發表於 2013-3-20 00:08:22 | 只看該作者
想請問大大有哪些地方有問題
17#
發表於 2013-3-20 00:12:21 | 只看該作者
用2個Nand的架構做Ramp Generator裡面的SR Latch
18#
發表於 2013-3-20 18:50:04 | 只看該作者
op是folded的rail to rail架構???????
19#
發表於 2013-3-22 20:13:17 | 只看該作者
我有試過把VH和VL互相顛倒可以跑出我要的波型
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-12-29 08:59 AM , Processed in 0.185010 second(s), 19 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表