|
這個不會是問題所在
6 G$ g0 w0 f% {/ t: Y k" g% B一般來說,D-FF的輸出duty cycle大概會在50 ~ 50.5左右吧,相差不會太大(個人觀察的結果)
* X6 w; _) L5 {( r+ ^5 m( |即便如此,PLL要比的是input divider後的rise edge和VCO除頻後的rise edge兩者的frequency and phase
8 m( M; Q; f0 k4 K( y因為我們都會是用同一種D-FF,所以,即使duty cycle有所變化,也會朝同一個方向作變化
) ?" E5 O+ h7 B+ D, M$ k再者,因為兩者的path不同,所以先天上從input到PFD,和從VCO除頻後到PFD兩者的path delay time不同,故而會有一個phase差,這是一定會存在的,而這也是為什麼VCO的振盪頻率的phase和input總有一個phase差的緣故,如果在這兩條到PFD的path有noise coupling而導致rise time有所漂移,如此才會影響到PFD的判斷,進而影響到VCO的振盪頻率
0 j4 I5 K) S4 z+ y- f. A$ u不過,這些都還不是影響到VCO的jitter的主因,因為剛才所提都還只是digital signal,真正會較容易影響的VCO電路與Vc |
評分
-
查看全部評分
|