|
原帖由 alab307 於 2008-10-30 12:24 AM 發表 - ~; a$ w8 ? x/ m0 h
當IP>IN時候 OUT = "H"
0 h9 L; V/ T' s: `2 [9 e! J8 o; `此時N3 "ON", 會多抽一個電流from P29
( A/ k% |' B- A2 {* O; q; b所以此時輸入differential pair不是對稱的
( ?+ W. y$ c7 @當IP必須要小IN夠多才會使OUT反向變成"L"( Z& V3 [' G' t: y
就是所謂的遲滯 5 l! L+ W7 S& m- \8 `: ^( K
/ D' C0 c4 L: d8 h: w0 Y兄台,小的还有些疑惑,就比较器的输入输出特性来看,1 m) e& ^$ B1 |5 H. ^
假设初始 IP>IN 于是应有 ID_N0≈0 ID_N31≈ID_N30, 且 N31,N3 的漏为 "L" , OUT = "H" ,此时 ID_N3=0,这应该与不加N3时的电路效果是一样的啊~
' i, ^; t5 m7 a, i 似乎并没有“此時N3 "ON", 會多抽一個電流from P29” 这个情况啊,这时的迟滞表现在哪? 望赐教, 谢谢 |
|