Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 12178|回復: 9
打印 上一主題 下一主題

[問題求助] Layout 電阻的問題??????

[複製鏈接]
跳轉到指定樓層
1#
發表於 2006-12-28 16:42:58 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
請問一下各位高手,我是使用Virtuoso來畫sige035製程的,
2 @  }6 |5 d# g* m% S但是電阻沒畫過,所以麻煩大家幫忙一下~~0 R. @) t0 |3 k6 J! f

5 S& Y# {! q* w; {  @4 ^0 O# ~[ 本帖最後由 l89105046 於 2006-12-28 05:11 PM 編輯 ]
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2007-1-26 10:10:49 | 只看該作者
可否告知您要畫什麼樣的電阻(poly or diffusion or well...)?% |& p  n" n. D1 m& l' F
是non-salicide or salicide resistor?
3#
發表於 2007-1-26 11:44:45 | 只看該作者
基本上,電阻就分成兩邊端點,還有中間主要的阻值部份。* i2 ^* u4 s" I, [2 [
Nwell 電阻,兩邊是用N+的diffusion當端點,中間就是well加上一個電阻辨識層。
/ E; J9 N  K" G8 Adiffusion和ploy主要是中間阻值的部份是不是有non-salicide,還有Imp的不同,6 u, Y$ l5 x! l7 z6 F* f
另外poly電阻有沒有放在Nwell中,利用Nwell做shielding。
/ k. Z9 X' h+ \
2 z. f- s$ S4 j# K5 M3 Y3 J如果有LVS command 可以去看看command如何來辨識電阻的,就比較知道你最少要那些層次
4#
 樓主| 發表於 2007-1-29 13:23:20 | 只看該作者
那請問一下,只要LVS驗證有過的話,! e6 h% C$ i$ h
就是正確的嗎??
5#
發表於 2007-5-24 20:15:19 | 只看該作者

回復 #4 l89105046 的帖子

我想, 如果真的確定LVS的驗證通過的話,
. L1 g5 v# l3 m: g那多半是沒什麼問題了.1 N. B6 X) V( e: G! H9 a
不過重點是,1 a+ I2 G0 r# [
電阻它真的有被認成是原本想要用的電阻嗎?  W8 G8 \. [" l2 B/ k, m
我的意思是, 在Calibre LVS command file中,& {* }0 v' b2 l+ N" P$ O
可能有很多種(因為可能用許多種不同材質都能做),
  O  S; M! O6 _那這很多種,他們的type就不一樣了,
1 `# i& ]' b$ X* A+ P, d因此可能得先從這裡確定一下是否真的有確認到電阻的存在,1 G! R6 t( X* T: w
再來看看囉!!
( A! p) M# s+ w! f2 Y! n8 H
* e% H9 V8 W% _- W4 L) V& L7 {一點點小經驗, 請各方高手指導!
7 z' _. J( O% k0 X; }謝謝!!
6#
發表於 2007-5-30 00:51:28 | 只看該作者
來補充一下
. W8 R9 v5 l5 [通常,在畫電阻時有其最小的單元,亦即畫電阻時最小的長和寬,或者可稱之為W,L( [( \6 y' p( N
而之所以會有這個最小的長和寬的定義值,最主要是因為電阻值的換算是經由(L/W)*電阻係數來求得的/ u7 ?( G6 H6 W4 v" ~. {/ s/ R
故而,在畫電阻時,要先知道你要畫多大的電阻值,同時你要知道畫電阻的最小L和W各為多少$ _+ n6 s& ~2 u" y; L( l
例如,P+的電阻係數為150, W(min)=2um, L(min)=2um1 e) t& [1 k# z6 y5 J7 [& _" b
若要畫1K Ohm的P+電阻,且電阻的W使用4um,故而L=26.6668um
+ X- ?/ [1 Y# Y+ _所以,一個長26.6668um,寬4um大小的P+電阻就相當於1K Ohm電阻
7#
發表於 2007-5-30 01:48:26 | 只看該作者
簡單說就是去model裡面找Square R是多大,然後阻值多少,最後看你要多少阻值,就畫幾個square R。然後再稍微看一下大該是不是這樣的阻值,就OK了。
" Y- u( ]- o& I7 y! S
) B5 r/ L. q0 ?) [! i最基本就是用well或是poly,當然還可以使用其他方法得到電阻並且有很小的面績,一個好的設計要避免使用電阻,或是能精確控制的電阻,否則整個面積都消耗在電阻上,最慘的還是一個大問題:電阻太不準了,誤差可以高達30%以上。對於精密電路來說這樣的誤差範圍是不可接受的。
8#
發表於 2007-8-9 10:03:48 | 只看該作者
恩∼在Layout中,畫電阻時要考慮的因素還真不少,如果在製程上電阻漂掉的話,那對整體電路來說反而是一大傷害唷
9#
發表於 2007-10-15 20:06:18 | 只看該作者
嗯~~謝謝大大唷~~最近在畫layout剛好要畫電阻~謝謝大大的解說~
10#
發表於 2008-2-29 17:54:19 | 只看該作者

請問一下下

那我用poly2畫的畫4 G. [0 a+ k6 ?  ^% \

  L7 W8 i& A) n! A6 c6 _( O那我要去spice mode看RS
+ G' x% A, P1 S: x! z  U
# a3 [  _9 p1 L+ M4 Y( }) ~但Tanner pro裡 rs分二種呢! p( |/ Y3 [7 n/ x
3 P" ?% e" w, c5 l2 q; \5 j0 W3 q
一個是n 及 p的9 u$ {* l& q* ]. u
1 v1 d& }: `. J! \
請問我要看那個的才正確呢- Q% n3 B$ H9 i, V+ G
1 T0 d5 E, C$ E7 \, R
如果我lvs跑成功的話那就表示成功了嗎?
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2025-1-25 02:28 AM , Processed in 0.171010 second(s), 19 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表