虹晶科技提供基於特許半導體65奈米低功率製程的ARM926EJ-S測試晶片) m; U8 T* o% Z1 \
8 v* |+ g0 v: a+ O0 b除了供應符合高性能設計需求的ARM9硬核外,虹晶科技同時提供測試晶片來發展您的系統雛形以快速符合市場需求。
/ i( ?6 i' I+ `7 z7 `5 y9 S
6 \- N. q) d/ o; Z' p新竹訊。2008年03月27日– 虹晶科技,ㄧ家台灣在SoC設計服務領域領先的公司,於2007年底宣佈完成基於特許半導體65奈米低功率製程的發展套件後,日前再度宣布推出基於此製程的測試晶片,來提供給使用ARM926EJ-S的系統設計。此設計晶片,發展於特許半導體65奈米低功率製程,速度可高達500MHz,屬於虹晶科技所推出針對基於安謀(ARM)SoC系統雛型設計,預先整合以及預先驗證過的IP及軟體平台的一部分。
- Y# O7 k! J" `& P% h& X6 A# f" S' q0 s1 o. |; t* Q0 A9 T0 l P5 L
於虹晶科技代號為CMPU491A的這顆測試晶片,完成於特許半導體的完整設計解決方案,包含來自於安謀的65低功率Advantage Library、SP SRAM compiler, 來自於Aragio的low profile一般用途I/O,還有來自True Circuit 的PLL,共同組成此測試晶片。包含於此晶片中的硬核ARM926EJ亦經過了特許半導體的生產設計(DFM)審核,可隨時整合至客戶的產品設計。
4 ~3 | P5 s& w9 D; F# j! t, b3 R0 @6 I( W; f
CMPU491A包含一個AHB介面,採用QFP256的包裝,內含16KByte/16kByte的指令與資料快取記憶體,16KByte/16Byte的TCM,高達500MHz的性能。使用特許65奈米低功率的製程,CMPU491A的功能在虹晶科技的發展工具平台CDK上獲得完整驗證(CDK:虹晶科技所發展出來的驗證平台,專為驗證專屬於AMBA的IP跟SoC)。/ a1 z+ s' p8 f2 Y8 a
0 f& y- ?4 X5 N+ ]; t: I$ m$ M虹晶科技營運長白世雄描述,“CMPU491A 是全球業界第一個基於65奈米低功率製程,包含ARM926EJ硬核的測試晶片。受益於特許半導體65奈米製程的優越整合及低功率特性,能夠針對客戶複雜的設計,提供高效率的時序收斂達成以及時上市。”,”對於有需要此種類型的嵌入式處理方案的產品應用,虹晶科技相當有信心的對於提供實體測試晶片,搭配整合驗證過的雛型發展系統,能夠為客戶在時間跟成本上帶來非常明顯的改善。” |