Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 9343|回復: 9
打印 上一主題 下一主題

FPGA-Based Prototyping on your current project

[複製鏈接]
跳轉到指定樓層
1#
發表於 2013-9-3 16:22:33 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
In your verification flow, please select the primary EDA vendor/tool your team is using for...
% }' O, ?4 l) [5 K) f, L
" ]; V% \! q) m% eIf other (please specify), or you don’t know?
單選投票, 共有 0 人參與投票
您所在的用戶組沒有投票權限
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2014-6-25 13:54:11 | 只看該作者
Altera與Cavium合作,為網路應用提供經過預先驗證的資料封包分類解決方案
& G8 Q  p% y% x8 m( V5 M可立即部署實施的解決方案採用了Altera的Interlaken Look Aside IP以及Cavium的NEURON Search處理器
+ F7 f8 ]+ ]% R7 P- Z5 P$ {* ~4 y* X) C) ?, m/ C
% p1 O, G- E4 W3 V7 k: E! y
2014年6月24日,台灣——Altera公司(NASDAQ:ALTR)今天宣佈,其Interlaken Look-Aside矽智財(IP)核心通過了測試,與Cavium的NEURON Search™處理器相容。這一個可立即部署實施、經過預先驗證的解決方案,為網路OEM提供了低延時、高性能資料封包介面,適用於包括路由器、交換器、防火牆以及安全儲存在內的多種網路應用。Interlaken Look-Aside IP核心目前以Altera系列同類最佳IP核心組成的形式提供,經過最佳化,整合在Altera Arria® 10和Stratix® V FPGA中,具有性能優異、延時低和面積利用率高等優點。
+ l$ O3 a8 q! b1 f* m6 `/ F+ a9 G' v/ G2 I$ |2 j# ]. B
Altera採用FPGA架構的Interlaken Look-Aside解決方案實現了資料通路元件與旁視輔助運算器之間的相互操作,其傳送速率高達300 Gbps,性能達到每秒5億資料封包以上。Interlaken Look-Aside IP不但性能優異,而且還提供軟式核心邏輯和硬式核心邏輯模組,客戶能夠非常靈活的進行用戶介面、通路和資料速率配置,提高了整合度。

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
回復

使用道具 舉報

3#
發表於 2014-6-25 13:54:22 | 只看該作者
Altera與Cavium使用Stratix V FPGA和NEURON Search處理器,測試並驗證了Interlaken Look-Aside解決方案。低延時資料封包介面,以及可擴展儲存空間支援實現高性能、大容量存取控制列表(ACL)與資料封包分類應用。Altera提供了相互操作性報告,介紹了使用Altera Interlaken Look-Aside IP核心與Cavium NEURON Search處理器的測試方法以及性能標準。
0 S$ \& Q+ r9 x3 F' r* T4 _# N& U5 S  K5 z: I! e7 n
Altera軟體和IP市場部總監Alex Grbic表示:「Altera同類最佳的IP核心設計實現了業界最佳性能、最低延時和最少資源佔用。我們與Cavium合作,展示了我們產品之間的相互操作性,我們的客戶能夠充滿信心的使用業界領先的解決方案。」4 b- c, g4 g0 e# H
. f+ p" I) U& C2 J$ C9 y# E
現在已經開始發售Cavium的NEURON Search處理器系列,主要針對多種高性能L2-L4網路搜索應用。Search處理器系列支援1百萬條IPv4和IPv6規則,每秒實現數百萬次搜索,最大功率消耗不到20W。NEURON Search處理器在儲存規則和指定規則表格式方面非常靈活。7 a- V0 U3 S: Y6 B# H  R( S
3 D. Q$ J, [2 p
Cavium的NEURON Search處理器產品線產品市場總監Weishan Sun表示:「Altera與Cavium的資料封包分類方案,是我們客戶所需的低風險高性能協同處理解決方案。Altera的Interlaken Look-Aside IP結合Cavium的NEURON Search處理器,是一種易於整合的解決方案,與沒有經過預先驗證的硬體方案相比,支援我們的客戶快速啟動電路板開發,節省了寶貴的工程時間和材料。」
回復

使用道具 舉報

4#
發表於 2014-7-11 10:37:26 | 只看該作者
Hardware Applications Engineer – Cores
5 |" }) D3 i# b" f8 {
% f+ W4 l4 b6 }公      司:A famous IC company
- y9 o  Q) I8 U: w; W工作地点:上海
- ?0 Z6 F1 J1 w; r* ?
. G) V+ N3 t; B7 lJob Requirements: 0 s; F- r- |) L' \& u
Qualifications
2 {! F( d8 f* {* jGood university degree, in Computer Science or Electronics Engineering ideally, although other science graduates would be considered if they have relevant experience.
# X' y& `: F2 N8 u: O% `
% @" [) \" l1 @6 gExperience
5 P, ~7 }4 K8 p, Z- s5 N! i   Minimum of 3 years industrial experience
% [1 X# g& I8 |   Strong understanding of XX processors
0 m' `3 |- c' _   Experience or knowledge of FPGA or ASIC design, simulation and/or verification techniques, including RTL coding and simulation, in Verilog or VHDL% q* F3 @* w: I2 P: t$ @& n
   Understanding of FPGA or ASIC implementation flows (synthesis, scan insertion, layout) 5 G3 A" r" z( y
   A good understanding of the interaction between software and hardware ; t1 V7 [8 _, W- D
   Demonstrable experience of problem solving and debug skills 6 |# B. `' M( o$ u8 F
   Experience of interacting with colleagues outside of China
回復

使用道具 舉報

5#
發表於 2014-7-11 10:37:31 | 只看該作者
Desirable
. F5 ^- m) b, S, R2 B! g   Knowledge of XX architecture and AMBA protocol
; c$ c! ]$ h" I) g* C' k   C/C++, assembler coding or other programming skills. 1 f, _8 f7 S4 w' Z# E5 L. c. N
   Experience in integrating SoC peripherals 4 t% i& u! F2 V1 ~2 }

7 o/ x# ~' b; J2 `Personal Requirements , K7 B9 U' u% V
   Must be self-motivated, self-managing, responsible and proactive : [' B, m  p$ t
   Must have excellent written and verbal communication skills with both colleagues and customers, including good written and spoken English
: K- m. `* _* N/ W3 M   Must be proactive in obtaining engineering or management input, in order to complete project and internal tasks in a timely and accurate manner
1 q+ P1 V( t! `$ T" V+ [0 d   Must have the desire and ability to solve problems quickly   f6 _9 T5 Y$ w: h8 F! A$ P: J
   Must be enthusiastic and well driven
1 p% H3 ^9 Y5 C& }  Q' j! S   Must be able to schedule own workload and plan tasks – based on both internal and customer requirements.  
  \3 v  ^4 X+ u$ d3 C( \1 f$ H   Must have good inter-personal skills, and be able to work well within a team; especially when under pressure + L0 I2 o( e1 D6 O, a+ h8 {
   Must be willing to be flexible and accept new challenges. + _5 f% t5 T1 N, b' O; I- ^
   Must be able to travel on a regular basis, both to give customer training and also for internal business reasons.
回復

使用道具 舉報

6#
發表於 2014-7-15 11:16:45 | 只看該作者
美高森美完整的新型SmartFusion2 SoC FPGA評估工具套件 讓OEM廠商可加速原型設計和應用開發* J2 t' e8 T9 O6 ]2 f1 A* n0 H
功能豐富且負擔得起的平臺使得OEM廠商可利用SmartFusion2在同級產品中的最低功耗' g. K) f  |( Q9 M1 T
高可靠性特性和同級產品中的最佳安全性,並以顯著的上市時間優勢構建具有高度差異化的產品. u- U6 t1 h" x
* M# N% x. t3 L+ z: a
: ~& F0 b% \* l1 z% |
功率、安全性、可靠度和效能差異化半導體解決方案的領先供應商美高森美公司(Microsemi Corporation,紐約納斯達克交易所代號:MSCC) 宣佈提供新型先進的SmartFusion®2 SoC FPGA評估工具套件,新的SmartFusion2評估工具套件是一款易於使用、功能豐富且價格負擔得起的平臺,它的設計讓設計人員可快速、輕易地加速其應用的評估或原型設計。OEM廠商使用美高森美的主流SmartFusion2 FPGA器件,可以充分利用這些器件在同級產品中的最低功耗、高可靠性性能和同級產品中的最佳安全性技術,來構建具有高度差異化的產品,並協助他們贏得顯著的上市時間優勢。

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
回復

使用道具 舉報

7#
發表於 2014-7-15 11:16:51 | 只看該作者
舉例來說,SmartFusion2評估工具套件可以簡化基於收發器 I/O 的FPGA設計之開發,這種FPGA設計是現今例如PCI Express (PCIe)和基於 Gigabit乙太網等系統所不可或缺的一環。為了加快評估和原型設計,美高森美先進的評估板與小外形尺寸的PCIe相符,這讓它可以應用到任何具有PCIe插槽的桌上型電腦或膝上型電腦。市場研究機構Infonetics指出,載波乙太網市場將於2017年增長到大約390億美元。
% O( Q2 ~( d8 N  N* m5 i5 n$ v9 }" c4 h5 x5 D
美高森美軟體和系統工程總監Venkatesh Narayanan表示:“我們新的SmartFusion2 SoC FPGA評估工具套件充分利用公司作為市場領導廠商所擁有的豐富經驗,是那些剛剛開始使用基於FPGA處理器之設計人員的理想開發平臺。由於設計人員無需從頭開始,因此我們讓新設計的實施變得更簡易。對於OEM廠商來說,讓設計快速實現是一件非常重要的事,美高森美新的工具套件為客戶提供了其所最需要的主流功能,以非常合理的價位提供了25K LE SmartFusion2 主流FPGA和SERDES評估功能。”
4 y( |" b* b+ q  l) E6 S2 h8 a  V. H
這款工具套件提供了全面的功能集,包括PCIe、Gigabit 乙太網、全雙工SERDES SMA線對、DDR記憶體、SPI Flash、USB On-The-Go和數個可為廣泛的應用開發建立其所需靈活性的擴展介面。藉著購買評估工具套件,開發人員還可以使用美高森美全系列業界領先的開發資源,例如參考設計和發佈範例應用展示的能力。
回復

使用道具 舉報

8#
發表於 2014-7-21 10:48:15 | 只看該作者
Senior Digital Design Engineer
/ w' r" F; d' Q, U6 F6 {9 A) \8 w& v
公      司:A famous European IC company  Z# X& B4 d5 y
工作地点:上海
  z5 u$ @7 n4 f9 r/ h  n8 f1 s: M  {6 B% ^0 X3 H
Job description  
7 u0 c3 L; u' {. m4 P6 m- define system partitioning of s/c circuits and system  ! F, W5 Y) y5 \/ e5 u  q1 d  T' Z0 A/ P
- define HW/SW co-partitioning  . I5 z+ \) A) H5 V2 V0 M
- provide technical feasibilities based on system simulation and/or FPGA based demonstrator  / F0 W  z  R) d( K3 }% b8 y
- propose new technical solutions on s/c and system level  2 a- U+ Y6 A5 _' D
- design digital part of mixed signal (smart power) ASICs  . c: S2 A$ {# j  f& k5 h! F
- close cooperation and interaction with international teams  
  _( o& H* B: h  l- coach junior engineers  
0 [+ g' M% z+ h1 Y/ A+ G, |: r' `- q. O, F8 r$ b5 b3 A2 N
Required knowledge competencies and attributes  
4 X; X$ ^' g& _2 B4 x- master degree in microelectronic circuits or systems, Communications, Computer Engineering (or equivalent) 8 i% |' ~: r0 f8 a$ J
- > 5ys experience in digital design  
. ]( ]. F$ c# o  @8 p- good understanding of ASIC mixed signal flow (Cadence based)  * a) K1 }# _* ^3 \, @2 c, P1 B: a* c
- strong background in HDL coding, verification and toplevel integration  
9 `2 i) q3 ^) Y  q9 m- good understanding of communication interfaces used in Automotive (SPI, CAN, LIN, Flexray)  
* ^2 u; ^' F9 H' H; U7 [- experience in FPGA development  # `: p# O7 P) N. K* K2 b5 O% k
- very good communication skills (written, oral)  
; }5 ?% A. p+ [- {: @- self motivated and high level of flexibility  
' w9 W% [3 T- q/ j4 E- foreign languages: English, German (not a must)
回復

使用道具 舉報

9#
發表於 2014-8-27 15:23:16 | 只看該作者
Altera計畫推出符合軍用溫度規範的20 nm FPGA與SoC元件1 U/ ]4 n: {6 p: B5 E% M
Arria 10 FPGA與 SoC通過Mil Temp的檢定,可應用於軍事客戶,2 N; k5 d  E, A$ _- E3 K# [1 t
在設計航空電子、雷達與其他高可靠性應用時,可以進行早期的規格決定
( \$ }: D8 b* {+ l! h1 i0 |0 Z# ~
, U; N+ @, M! M6 t0 Y2014年8月27日,台灣──Altera公司(NASDAQ:ALTR)今天宣佈將為它最新的20 nm Arria® 10 FPGA與SoC,進行軍用溫度(Mil Temp)的認證計畫,也就是將會通過極端溫度環境(室溫-55℃到125℃)的檢定。除了這個分級之外,Altera還在速度等級、通訊協定,以及外部記憶體介面上提供指導準則,以便最佳地配合特定應用的需求。所有的元件都將通過Altera進行的鑑別、檢定與測試,以提供較短與可靠的交貨前置時間。客戶可以透過在myAltera Military Portal設定一個帳號,以便接收通知、取得分級與軍用溫度手冊。
; i$ Y8 ^5 u+ H  u3 |5 t8 P& I+ k- ^) p- A* |$ D
Altera軍事、航太與政府事業部資深總監David Gamba表示:「Altera透過確保我們多樣的下一代產品都能夠符合Mil Temp的規範,這是支援軍事客戶所做的承諾,雖然並非所有的國防應用都會在Mil Temp規範的極端條件範圍下運作,但是這些資格認證計畫的早期通知,還是可以提供客戶在目前便進行有價值的平台設計決定,隨後再來進行成本效益的變化,且更易於進行設計的轉移。」
( n: ^4 [4 `: A% c
" x8 Z" t0 |  y  N/ YArria 10具有硬式浮點DSP區塊功能1 F5 Q  B3 h  B2 c% _
Altera的Arria 10 FPGA與SoC元件是業界唯一具有整合式、符合IEEE 754規範的硬體式浮點運算元FPGA元件,相較於市場上其他的硬式浮點解決方案,它能夠提供業界最高的每瓦GFLOPS效能。在Arria 10元件中的硬式浮點DSP區塊可易於提供內建的浮點支援,因此能夠縮短6到12個月的開發時間。這些巨集指令對於許多軍事與航太應用非常有用,包括從即時戰略決策應用到廣視野衛星偵察平台,它們也可以用於地面基地與空中相位矩陣雷達,以及指向性天線應用的精密設計之中。
# d7 C  _% `! A1 i. ~( e
" Z  \% @( s* B# y0 _Arria 10 SoC也是業界唯一整合了ARM處理器的20 nm元件。
回復

使用道具 舉報

10#
 樓主| 發表於 2014-9-11 14:01:15 | 只看該作者
FPGA工程师
2 B# @- g5 Y% q3 A: a公      司:A famous IC company) {5 J  k6 F% X% |
工作地点:上海
9 [" ~7 w1 P4 x6 [0 \- |" Z# W4 N8 {8 G* g  E5 T( c
岗位职责:  ; |7 z4 u  X( \+ P9 g
1、负责各种FPGA原型平台的搭建、调试与维护  : d  C8 j* P8 t0 ?$ X) a' o
2、根据项目需求,承担各种IP和SOC芯片的FPGA验证  
* c$ W" `/ P& b. w3、设计芯片项目的原型平台,协助软件工程师完成底层驱动编写、系统移植等  & T& e9 Z! ?9 m) a) s' N9 ?
& u% J. p+ r7 B* X& Y
职位要求:  ) |: B7 p  L; G- J% Y& w
1.大学本科及以上学历,电子、通信、计算机或微电子专业;  
$ M6 n% N/ Z# n2 [2 D, k7 f2 H6 A2.有扎实的数字电路基础,熟悉Verilog等硬件描述语言的编程;    P' M2 V5 d- G4 |$ G! h
3.有一定的嵌入式软件开发和板级硬件电路设计基础;    E2 I3 x, }3 S* n0 {% }; i, j: J
4.1~2年的FPGA相关工作经验;  ) W9 i1 p0 ?& s/ z4 m4 V. P$ T, K
5.具有较强的学习能力、沟通能力和良好的团队合作精神;  # y7 \& C6 {- M7 t
6.有大型SOC芯片的FPGA平台开发者优先考虑。
回復

使用道具 舉報

您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-12-29 10:20 AM , Processed in 0.180010 second(s), 21 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表