Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 17923|回復: 10
打印 上一主題 下一主題

[問題求助] 請教設計OP的一些問題!!

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2010-6-8 01:04:25 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
各位賢拜:
. z! Z7 L" Z. k$ w7 ~          我是進入類比IC設計這領域的新手,不好意思問一些基礎的設計OP問題
, Z1 G' @1 A5 N( k5 S6 s3 u     我已看了關於Allen的書OP的設計。還是有一些設計瓶頸很難突破,讓自己不知如何下手開始設計!!# M5 @9 J( G; s* G( E
    關於Allen書上的例題,他都是先已經給予一些已知設計規格,所以從解答照著步驟看下來很順。但是當我們自己拿起電路要設計起two-stage op時,卻因為沒有已知規格 如:SR,ICMR等。所以書上它所帶入的一些公式,卻卡住。: @9 Y. [) |$ s+ V% y9 w  ~
    如果以小弟所附上的two-stage電路圖為例子(Vthn=0.6V ,Vthp=-0.8V),請問一下問題。- m  B# g9 ~% _) b; J4 f
問題1:想請問ICMR(也就是Vinmax,Vinmin)要怎麼決定出??
. b) Y# s  p9 T% \- c* M7 M      我的想法是這樣,不知道是對或錯?
- v( Q  g$ x6 K5 b7 \. A5 W     (1)Vin-(VDD-VSD5(sat))<Vtp 與(2)VIN-(VSS+VGS3)>Vtp來決定出。- H9 n+ V7 ?! c+ L8 ]/ I
            但目前問題卡住的地方就是如何知道 VSD(sat)與VGS3的值是多少??
( P3 p9 S+ z" [! W5 o5 {         我目前是想說VGS3>0.7所以VGS3取0.8V,而VSD5(sat)=<VSG5+Vthp而VGS5<Vthp,所以VGS5取-0.9V,  v* {7 M3 X( U& G
         所以就是VSD5(S)=<0.9-0.8,所以VSD5(sat)取0.1V,不知道這樣對不對????
1 l4 Y8 E7 S0 S      (2)Vout的範圍是要如何決定出???
2 X0 d, a5 G* U0 W' }' S    (3)書中有到一句話,我看的不是很懂,即"如果不知道扭轉速率(SR)的大小,我們可以根據穩定時間(Settling Time)來決定SR的值,這個值大約為穩定時間的十倍快,  並假設輸出扭轉為供應的一半"??
, i' B3 z4 [9 k  }: y# U8 I    意思是說1.Settling Time=1us,則SR=0.1us嗎??(SR單位不是V/us) 感覺怪怪的。 " f' U2 r  m- j0 }3 }+ U( [9 p
                2."輸出扭轉為供應的一半"這指的是什麼意思??

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏1 分享分享 頂15 踩 分享分享
2#
發表於 2010-6-11 00:34:51 | 只看該作者
我也是初學者3 I- }' ?) p9 _

  }; L# L1 G  a/ `. X% L9 X我說說我的看法
' M2 E6 u# W  c% V* h; q, {0 G% B
(1)我也是這樣算的所以沒錯吧。VSD(sat)就是Simth講的Overdrive-Voltage
& a1 q- e- w# P& n
  @1 `6 T1 L4 B- o9 I, f這個值一般是0.1~0.3都有,值越小增益越容易做高,當然,會跟頻寬互相限制。1 t- `5 [3 m+ |+ f- Z* e5 p9 T
4 X" l) {- y/ N" A; k. n* d
而且每顆電晶體依照它需要貢獻給電路的特性不同,它的Overdrive也會不同。; x4 S( o& D# S7 ?. U! Y& G

- \& k+ T- M8 Z5 O5 a' {4 J(2)以Two-stage來講的話,我都會把Vout的DC電壓盡量設計成0V,減少System-Offset。! q1 F0 N' _9 l, E: Q
8 o- p( x8 r* _- Y
而且因為大的VDS會拉高ro,所以增益也會拉高。
) F1 U! o9 ]4 H, W
# m: _% x# G) n' {* O! {Vout範圍的話我都是抓VDD-VSD6(sat)<=Vout<=VSS+VDS7(sat),但實際模擬會超過這個值。3 J$ A3 a+ A# P) g
* \  Y- y/ ?  r- ?, q1 X6 T! r
(3) 1. 十倍快應該是Settling Time=1us,則SR=10V/us7 N4 w( W: i8 n2 S! D6 a2 `( l

; ]: ~0 y* Q. [# s     2. 這個意思應該是說,輸出電壓的擺幅是供應電壓的一半。比如說,VDD=2V、VSS=-2V,
+ ]; L8 P8 x3 g6 R  V; s            那Vout的swing就是-1V~+1V,其實就是說你加入的Step的Swing是-1V~+1V。(我想啦~)" _3 K" x8 V; u6 `! Z  U4 n5 f
+ N$ t4 A: n" w2 o4 s' ~
以上,如有謬誤請不吝指教
3#
發表於 2010-6-18 03:10:51 | 只看該作者
關於第二點的部分,Vout的範圍如樓上大大說的一樣,可以手算或lis裡面看~( J4 p2 q! J* s" l$ e+ R
不過也有模擬的方法,就allen裡面的將OP接10R電阻負迴授,R電阻兩端接OP附端及VDD/2,' r. T* j' l  r+ i
OP正端swing從0跑到VDD模擬~
5 d' k# H! L4 q' l! ?也可以知道Vout的範圍~
/ M9 i1 X2 i! Q, g; \/ Z4 _
5 e  G$ a8 P4 D! c2 G+ A- w  C個人心得:跑過認為Vout的範圍應該主要確定OP每個Vout電壓都能要sat就好了
4#
發表於 2010-6-29 21:07:28 | 只看該作者
OP的Vout是受回授應用決定.那算是交流特性,不是偏壓直流特性
! }" c* e" Y0 C* Z9 K: r偏壓直流特性要把回授打斷,單純去看Vout的DC偏壓,一般而言,! T  s3 {7 s5 V: g  f  R
Vot若是PMOS與NMOS都是集級對集級的設計, ]) \1 K% p. T# f2 v
DC偏點不是0V就是VDD,如果有一端是源級,才會有固定的偏壓點
5#
發表於 2010-7-7 18:14:52 | 只看該作者
補充一點, 二樓講的V overdrive 跟 Vdsat其實是兩回事4 @  K; l- q* P
V overdrive 單純指 Vgs超過Vth多少, 是在講gate oxide下會有多strong inversion1 `. Q4 z( d8 g. m1 D
而Vdsat是指 Vds最小多少會保持在saturation region, 可以簡單看成pinch-off的點/ D1 U5 L4 m4 K& O: r' k7 q
至於教科書上為什麼常會把這兩個詞通用, 是因為所使用的MOS model緣故
5 @: J! s' P& G! E9 A# p2 v把書上liner跟 saturation region的 Id取等號(boundary condition), 會得到Vdsat=Vgs-Vth- T5 a9 `" ~  h+ l1 y0 a; t# U
但事實上這兩個詞是指兩件不同的事! 從字面看也知道不同, 其背後的含義要花點時間才解釋得完....' P( H3 P: t0 C9 L0 {6 f0 Z
以前在國外上課教授會特別強調這一點, 這我大學時也沒注意到~~0 p1 b; a) [3 l4 T) C  I* b
如果你run hspice, 開.lis出來看, 會發現 Vod跟Vdsat值是不同的!
6#
發表於 2010-7-7 20:05:16 | 只看該作者
再回答一下1 2 點, 第3點我覺得是中譯本的問題, 等晚點有翻到原文之後再答
# i$ w- n+ ^- J3 A8 p5 ~2 P% y0 ~1) ICMR是以保持在saturation region為考量定義出來的, 所以會有你列的那兩個式子, 就式子而言它取的是max/min, 所以Vgs3帶min值=Vthn, Vdsat(m5)就要看你的設計, 建議用模擬才準, 純分析就用0.1~0.3吧!! 這個值要設計在多少又是個大哉問, 會影響到你current matching的好壞! 另外當Vds5<vdsat(m5)時, m5輸出電流會變小(進入linear), 這時你OP的特性會改變, 因為gm變了! 所以才會希望input不要超過vinmax, 你要超過不是不行, 但至少要保證M1 能on起來~ 同理以這架構而言Vinmin實際上是最負的supply電壓, 但那時P input 可能會進到linear(看你怎麼設計input級), 又會跟你假設的saturation條件出現差異....
7 x# b7 z" s- @6 Y- L' B% c$ \. }, m+ b: g* v/ {
2) Vout範圍如何決定? 還是看應用需求, 最直接的考量是輸出波型會不會失真~ 二樓說的那個各減一個Vdsat是指output swing最大在這個範圍內不會失真(但實際上swing越接近兩個boundary,特性還是會跟在中點時有差異...), 模擬的確可以看到比這個範圍大, 意思是你輸出級的MOS壓進linear region而已~
2 v$ g  e, ^4 `' k) y" W
( m& P" H4 O/ g你的問題每個人都經歷過, 書上教的是分析, 電路已經在那裡了, 他只是告訴你為什麼這麼做
! s8 r8 B2 a! g# D3 n4 p  }所以我們學到的是電路分析, 不是設計!
7 X: w% ?- Y6 G& V設計剛好是反過來, 你要先知道需求是什麼, 再做出符合需求的電路, 是你要告訴別人為什麼~6 h5 k) }/ }# [8 ?2 m$ F) U% i
至於每個參數要訂多少決定於你的應用, 那些數字都是有原因的!
; \7 h2 h& w' }7 F2 U實作上完全是做tradeoff的藝術, 只要你可接受就堪用!!3 I% K3 T( z) v9 J4 P
最好的狀況當然是操作在ideal case, 但進入linear有沒有關係? 看對整個系統影響多大決定!7 G2 a+ j8 e: d. o9 N9 L1 P
若是以練功為出發點, 還是建議先follow書上的, 搞懂每個變化造成的影響, 再來想堪用不堪用的事~

評分

參與人數 1Chipcoin +3 收起 理由
poseidonpid + 3 Good answer! 優質答案!

查看全部評分

7#
發表於 2011-7-12 12:22:51 | 只看該作者
非常感謝大大的分享: P& }2 e2 t3 z  Z! M
增進知識
" Z4 Q0 j/ f& ~# ?感謝大大喔
; h6 [9 b3 r+ I: v; N3 }造就大家喔
8#
發表於 2011-7-27 16:53:35 | 只看該作者
在舊製程即長通道(.5以上)的Vdsat大約會等於Vov" W# S8 G# [4 f0 ~. g; n  }
但在新製程下此近似的差距會越來越大
5 @8 t9 R/ \7 S9 N* R# ?
0 x$ ~4 Y( l' y2 K# evdsat會略小於Vov
9#
發表於 2011-9-16 10:51:13 | 只看該作者
看chip123長知識 感謝分享
10#
發表於 2022-10-12 19:55:12 | 只看該作者
謝謝各位大大無私的分享,感恩
11#
發表於 2022-11-4 15:31:55 | 只看該作者
推一下jackrabbit大大太強大了
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-12-26 02:07 AM , Processed in 0.180011 second(s), 20 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表