|
回復 9# finster " g% v: `% f) A' T" a% a' z; N
* U) M1 y5 H+ }
: U" t$ T6 b7 P3 @9 @; D ~3 S Dear Finster大大; l5 O, x/ S$ _) v" Q+ s
0 L. w4 Z. t. [6 S" x 附檔是我自己去歸納的兩個圖,對不起那麼晚回,因為案子剛告一段落,比較有時間來吸收~5 R2 k" N( ^1 k4 t
8 r& A- y6 w/ p; K6 B+ Z- [3 V 前面提的問題第二點low-drop我懂了,後來回想一下問的有點蠢...//@__@\\...
4 v' s8 t% V7 |
. V. \, ^4 Z) X; e o 第一點問題部份F大大有說到,其實nmos/pmos皆可,所以我就再龜毛點,畫圖歸納了優缺點,而且討論起來比較清楚,* U5 z) V& S/ h: S
在比較方面依照/消耗功率/面積/drive能力/這邊事實上nmos都優於pmos(去看電流公式就知道了),如果要好的PSRR用PMOS比較好,這些都可以理解,
* P1 D2 _2 ]* |, [! O# _. N5 t6 N 現在我比較疑惑的事2/3/4點的比較,分壓電組考量為何都用PMOS?Load /Line Regulation..pmos/nmos哪個好?(附表有公式定義)$ i6 w8 y# g( e0 [0 W: N; v
還有你有提到第四點VGS/VSG範圍要大比較好,所以我大膽的假設下面的看法,如果我有說錯,請F大大指教,; K$ y( N. U0 W( C- ~+ m
首先,就我說知,LDO是希望power mos工作在線性區,有時候可能會跑到飽和區,但是希望是在線性區,但是絕對不可能在截止區,
) h9 {! n' B; W' Z4 W 再來就可以討論我畫的圖了,就之前說提的如果vo=3v<0.5vdd(12v),所以使用nmos,可是我劃的圖,電壓變動範圍比較大的應該是使用pmos(0v~11v),
6 y7 e7 w; ]3 h( x0 L' p; m7 {2 P& U 那另外一張圖事假設如果vo=9v>0.5vdd(12v),所以使用pmos,這點可以理解,因為pmos電壓變動範圍(0v~11v)比使用nmos範圍(10v~12v)還大,
4 k& y+ R) n7 Y3 V2 Z 所以我的認知是不管是vo多少,如果單存考量電壓範圍,使用pmos就對了....大膽假設說完了,如果有說錯,請F大大糾正~謝謝~
7 W1 P9 V! x& R7 {+ Y8 Q# q8 g. `4 V
4 w# K5 `& _2 S" q2 F9 r# J; N (PS.我沒有貼過圖,不知道貼不貼的上去?又想賺RDB錢的我~)
% S6 L [0 n! r4 Z0 i7 i6 z- ~) v (PS2可以在貪心的問一下F大大嗎?有沒有好的LDO-PAPER可以給小弟我看,可以讓我自己去讀,就不用發問那麼多,也可以自己去設計,不過我沒有RDB錢//$__$\\) |
本帖子中包含更多資源
您需要 登錄 才可以下載或查看,沒有帳號?申請會員
x
|