|
本帖最後由 camby0816 於 2010-8-12 01:23 PM 編輯
9 p, j0 X: i. A5 N
7 y8 A9 g2 c2 ?3 t2 u3 @. V我有看過一篇paper模擬 LDO 的PSR (power supply rejection)4 M# p. z" T- E9 N6 }; [
跟OP的PSRR 不太依樣
+ [& l* H8 \# C9 L- b8 r8 Z3 h主要是差在PSR = Avdd = vout/Vdd
6 u8 M7 n1 E3 `% C3 v; \0 D PSRR= Ad/Avdd+ X4 Q: m( X+ M0 m+ C, k( Q2 R6 o
看他的定義是什麼3 \7 l& E' y/ L' O, @9 j/ M8 ?
有些電路並沒有像OP輸入端的增益Ad
; U! v# K5 p3 L3 o, [! _1 i例如 LDO , Bandgap ..等 |! m( f9 G1 j2 k8 f( C3 \5 j9 F
所以只能測量 其power supply rejection (PSR)! s9 Q2 o! E3 M# D! q
電路測試方法跟上述是一樣的+ X. F7 j/ f/ @: |
5 Z; p$ {3 `8 k, \. c; K$ H2 q5 S8 Yvcc vcc gnd 1.8 ac 1
' {6 ~4 k/ ?9 n+ |1 |.ac dec 500 0.01 200meg: o6 v/ c5 H, N
.probe ac vdb(vref) |
|