|
瑞昱半導體選擇Cadence益華電腦為EDA策略夥伴
2010年7月29日; 台灣新竹 –- 全球電子設計創新領導廠商Cadence益華電腦與具世界領導地位的專業IC設計公司瑞昱半導體(Realtek Semiconductor Corp.)今天宣布Cadence®益華電腦成為瑞昱半導體電子設計自動化(EDA)解決方案策略夥伴。 4 c v; u9 e$ s! U- x- N, q
# a, W, ~8 u6 v: Y4 C( @" O( I
「與Cadence益華電腦建立策略性夥伴關係,讓我們以完善整合的EDA產品和技術,滿足通訊網路市場快速發展的需求。」 瑞昱半導體技術副總李朝政表示:「Cadence益華電腦是可靠的合作夥伴,能提供我們所需各種類比與數位解決方案,以及類比與數位之間的相互操作性(interoperability),幫助我們達成更佳的設計效率與卓越的效能。」 " d D0 F: Q% s7 m9 v5 d
9 l8 Y( f' t% g. S! D在此策略關係中,Cadence益華電腦全面的產品線與願景為瑞昱半導體帶來眾多優勢。在Cadence益華電腦數位、類比/混合訊號設計平台陣容中,為數眾多的產品獲得瑞昱半導體青睞,包括針對前段模擬與低功耗驗證的Incisive® Enterprise Simulator;達成功耗最佳化的Cadence® Encounter® Conformal® Low Power;強化設計效能的Cadence® Encounter® Conformal® ECO Designer;達成設計實現的Encounter Digital Implementation System (EDI System),以及設計除錯與分析用的Encounter Timing System (ETS)等,大幅提升了整體的設計生產力。其中Conformal ECO Designer更是大幅提升設計更改的效率。 4 t" Y, |) y+ c3 O5 {
8 e8 B8 J3 n2 w$ r( O此外,瑞昱半導體還採用了Cadence益華電腦完整且全面的模擬技術與解決方案,包括業界領先技術的SPICE、FastSPICE、RF以及mixed-signal的模擬工具。Cadence® Virtuoso® Schematic Editor、Virtuoso® Analog Design Environment (ADE) 以及Virtuoso-XL Layout Editor也強化了其設計效能,在加速完成客製化設計的同時,讓瑞昱半導體產出更高準確性的設計。藉由採用穩定而且可靠的自動化IC設計產品的策略性作法,使瑞昱半導體的原有產品線更強化,也提升作業效率,更進一步鞏固了瑞昱半導體在IC設計創新中的領導地位。
8 x% a7 r3 a/ u, `( l
7 B& ]8 X7 H/ S" b) A; x, k「我非常高興能擴展與瑞昱半導體的既有關係,和瑞昱成為策略夥伴,加速各種通訊網路元件設計的開發。」Cadence益華電腦台灣區總經理張郁禮表示:「身為業界領導廠商暨瑞昱半導體EDA解決方案策略夥伴,我們將戮力增加台灣在數位與類比領域的研發團隊,並持續技術資源的投資,以實際行動深耕台灣半導體產業,為客戶提供與眾不同而且具高附加價值的解決方案。」 |
|