|
我想請問有關於SOC encounter的clock問題。; l/ ]8 [5 E: W, E. y
. c0 p- t3 `- J; o$ X+ {4 p# K我有一個vhdl架構,以"圖"為例,有三個clock訊號分別是以clkin、timer_clk、seg_clk命名。: O. w1 Q8 n0 o: g( X1 |
; Z. s, q# l7 ]1 |, e$ [因為clkin之訊號是輸入腳,撰寫io檔時就會定義到clkin之腳位,於是執行Clock>>Clock Tree Browser時只有clkin之訊號。
w! f4 K ]5 c; ?% ?+ h8 n: Q
% g7 Y) Z; l( ^& Y* P但是內部的clock訊號"timer_clk"與"seg_clk"則是要以何種方式定義才能規劃,& O" C% ]% ^' L0 m
! ]% k J: H. a8 ]6 u( @/ z
使其訊號為Clock Tree方式呈現??是分別需撰寫至io檔??還是有其他方式完成?
2 w, v- d" N6 n" ^2 D, [% ]9 [ `) J& [4 A) q# I* N3 E; N
希望各位能給點幫助
, D, e% G/ d0 b& I! ?: \! {% q& e& h
PS:
3 |1 o. ^7 c8 N; A6 m9 j程式(.VHDL)如附件 用Design Compiler 轉給 encounter
' D: I a4 K3 B9 m$ _0 e# H: ]: y圖是timer12disp.vhd的原始架構之一 |
本帖子中包含更多資源
您需要 登錄 才可以下載或查看,沒有帳號?申請會員
x
|