Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 21521|回復: 4
打印 上一主題 下一主題

[問題求助] Bandgap 怪問題

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2008-6-2 22:13:57 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
有人有遇過在跑 .TRAN 時, VDD=2.5V 時,VREF 電壓正常6 V6 n& F6 Z, w* ]
但 VDD=5.5V時,VREF 只有 0.2V 左右/ ?4 p( Y' q/ d% ?7 k4 Y
# f8 u6 C" e$ i% W" l
不過,當我下 .DC VDD 2.5 5.5 0.1 時,VREF 的值都正常3 i, m3 S& C: ?) C

1 E: P" F( \8 S4 R' o! a+ T; u+ {有人會問說,「那有加 START-UP 嗎?」# g/ p% n! j5 y( _5 b7 u0 F% ~- x
答案是有的...  v* w" [9 G' d, i  \
2 e9 e9 [! z1 T) b
若排除是 START-UP 的問題,那還有什麼原因會照成這種現象?
( s& i- E: q: i; L是指令的下法有問題,還是其他的原因?
9 j$ C/ e. A0 J7 X/ K8 {0 \9 e5 ?9 d
以下是 bandgap voltage reference 的相關討論:# g5 d; J1 w* w1 X& S* g' {
大大~~幫小弟解決bandgap問題
, V0 X0 ]9 f6 V  U+ h5 v% wbandgap的模擬問題 (單N,PMOS組成) % ~1 S& E; R' g
关于bandgap的结构9 B8 l" ~5 x: R- S0 c
BandgapDC扫描温度特性时,不能正常工作 2 N* l, Z* I! z! w8 l

; W& N* f- d1 Y$ C& e
4 u1 A' h$ C" X/ Z, D9 T9 d

, E1 t8 u1 d# H2 w, {1 P4 T[ 本帖最後由 sjhor 於 2008-7-4 09:26 AM 編輯 ]
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂596 踩 分享分享
2#
發表於 2008-6-3 09:23:47 | 只看該作者
把.tran的精度提高,有可能是計算精度不夠' R9 U. a" a5 H6 T+ j
不過一般.tran應該會比.dc要准
3#
發表於 2008-6-3 09:25:08 | 只看該作者
你要檢查一下startup在supply高低壓的工作情形,有時會因為pull up電阻隨supply變化,
$ Y) R- r+ Z/ I7 ?造成startup電路無法正常運作,會lock住~~~
4#
發表於 2008-6-3 19:09:12 | 只看該作者

回復 3# 的帖子

同意楼上的观点,当power voltage过高,有可能造成start-up电路的关断而整个电路被锁!
5#
發表於 2008-6-3 23:52:34 | 只看該作者
建議你看一下op的頻率響應
* N9 _2 W8 N7 ~$ p# a: x2 D我之前也曾遇過類似的問題,後來在排除掉所有可能之後,才發覺到因為我是以power ramp方式來模擬電源電壓起來的方式,以便觀看bandgap circuit的運作情況,但因為為了要作到low power,所以op的頻率響應並不是非常好,進而會卡到power ramp的速度) n% y5 |1 \: o3 J" Z" n) V
因為你用.dc去掃電壓,所以沒有速度的問題- ?& V# T- F5 w/ j7 \
而當你用.tran時,一旦電源電壓愈高,其反映時間便需要愈快,而這時,頻率響應的問題便會出現

評分

參與人數 1 +3 收起 理由
shaq + 3 多謝!! 問題已順利解決!!!

查看全部評分

您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-12-27 10:38 AM , Processed in 0.161009 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表