Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 13621|回復: 21
打印 上一主題 下一主題

[問題求助] 請問在0.13U 1.2V製程下 PLL濾波器電容有漏電流要怎麼解決勒

[複製鏈接]
跳轉到指定樓層
1#
發表於 2007-1-22 14:34:17 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
在0.13U製程下,漏電流的問題好像變得很嚴重而不能忽略,PLL的loop-filter都用MOS來做,但是沒有辦法儲存電荷,導致控制VCO的電壓沒有辦法穩定,PLL鎖不住,請問有人有遇過相同的問題嗎?都怎麼解決勒?
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2007-2-19 01:47:58 | 只看該作者
一般0.13會提供好多種製程種類, 用LV的製程會不會好一些呢?
3#
 樓主| 發表於 2007-2-27 09:48:55 | 只看該作者

回復 #2 tommywgt 的帖子

後來發現Threshold Voltage越高 漏電流越小 把當電容的MOS改成for 3.3V的來做 就可以了
4#
發表於 2007-2-27 10:30:13 | 只看該作者
我上面是不是有點key錯了...那個LV是low power, 在0.13的low power製程的Vth比較高而且漏電流是比較小的, 我想應該跟你的做法是一致的
5#
發表於 2007-2-27 10:56:52 | 只看該作者
用high Vth的MOS來解決, 由於你的Vtune必須大於Vth, ! j4 |6 I/ p/ Y, C! W. ]9 I
這樣一來你的tuning range應該會變小才對!& K, {# `; o1 n; ]% N5 n8 M7 [) Q
如果你是做passive loop filter, 這可能要注意一下!
6#
 樓主| 發表於 2007-3-3 10:38:58 | 只看該作者

回復 #5 evantung 的帖子

恩恩 感謝tommywgt跟evantung熱心回覆
) u. T+ V) p$ K; ^6 }* e基本上就是跟tommywgt講的那樣作法一樣 只是我好像誤會LV的意思了  Y* |# z, a5 o0 P: f
還有我用的是那種很簡單的MOS電容 就是閘極當一邊 另外B D S當另外一邊的電容 只有這個MOS換成high-Vth的 其他電路MOS還是保持一樣
2 Z9 I, w( ~# ^! d所以我想應該不會有Vtune的問題吧 因為MOS當電容假如Vgs=0還是可以當電容
1 R& m6 |$ L3 @那請問一下evantung講的passive loop filter不知道是指什麼濾波器呢
- g) ?# C4 y7 o7 F, \5 M4 A' h7 L# w9 I+ b- d% h
[ 本帖最後由 monkeybad 於 2007-3-3 10:50 AM 編輯 ]

評分

參與人數 1Chipcoin +2 收起 理由
chip123 + 2 勇於求知!感謝 在chip123,要有 具體 ...

查看全部評分

7#
發表於 2007-3-3 12:29:20 | 只看該作者
那是一個用R/C做的二階或者三階的low pass filter
8#
發表於 2007-3-3 22:03:14 | 只看該作者
嗯! 當你使用MOS做電容時, 使用在PLL的loop filter, - L3 R) x# y1 D% A7 V) V
你MOS電容的電容值是會隨著你的Vtune變化而改變.8 @  L! k, g# z
當Vtune>Vth時它的變化量就會變小, 8 ]% l% o4 {. t8 h) x9 ?
你可以模擬0v掃到vdd, 來看電容的變化量, 你就會了解了.+ N; Z% I  b' O) E$ Z
如果你的Vtune變的很小, 小於Vth, 那麼你PLL的BW就會變化的比較大* [6 o& q* {2 f* ~: x: j8 ?. ^
PLL的transfer function就會改變了!
9#
 樓主| 發表於 2007-3-5 15:53:44 | 只看該作者

回復 #8 evantung 的帖子

恩 這地方的確沒注意到 檢查後發現Vtune小於Vth 但是模擬過後還是可以穩定 因為在我目前應用上只要提供固定600MHz的頻率 所以這效應影響比較小 只要能夠振出來就可以了 不過也許以後在設計PLL頻率若是要一直在某個範圍切換 Vtune就會不停的變化 且切換穩定時間有要求時 可能就要考慮把Vtune設計大於Vth這樣比較好
10#
發表於 2007-6-29 15:38:59 | 只看該作者

回復 #8 evantung 的帖子

異議一下:通常做法是NMOS in Nwell,不會存在vtune的問題吧: G2 L* w! \% y& f) g
請問漏電過程以及量級如何預測?
11#
 樓主| 發表於 2007-7-2 16:19:37 | 只看該作者

回復 #10 jeffsky 的帖子

用MOS當電容 若是NMOS不是做在P-WELL上嗎 若是PMOS 才是做在N-WELL吧
# P- y7 F, n4 e) ?: UNMOS in N-WELL 不太了解怎麼做9 \$ m' z5 d# r4 ]3 I' h
, O: S5 }7 ^4 Q
漏電流在製程的L越來越小的情況下會越來越嚴重 本身沒有這方面的經驗
0 O% R1 L2 p9 _( p0 i' r4 _- l9 A4 q# q不過應該在跑模擬時 尤其是power-down模式時 多去檢查吧 要要求每顆MOS Vgs=0而且Vds=0& @8 b8 l  j- u4 w$ b  B

+ f3 x- h0 p, c: A, d[ 本帖最後由 monkeybad 於 2007-7-3 10:05 AM 編輯 ]
12#
發表於 2007-7-2 22:31:36 | 只看該作者

回復 #10 jeffsky 的帖子

NMOS in nwell是accumulation mode type的電容, 通常用在LC tank的vco, 當做可變電容.
4 m; l. C, q' w( r: y如果你拿, accumulation type cap. 來做loop filter, 我只能說你的transfer function  一直在變,9 j' j+ v1 O# k& l; J/ s
雖然我想應該還是可以lock, 但覺得很怪.
9 [5 V+ Q4 N3 y; h1 ]* H當然你要拿來做decouple電容也是可以的.
! M* k3 o) _; U1 B9 p; B+ m不過, 一般都是用正常的PMOS, NMOS來做decouple電容.

評分

參與人數 1Chipcoin +1 收起 理由
monkeybad + 1 多謝補充!

查看全部評分

13#
發表於 2007-7-27 03:37:49 | 只看該作者
accumulation mode structure 若 bias 固定,不置於導致 transfer function 一直變化。不過 bias voltage 以 NMOS in Nwell 來說,有點 tricky  就是了。3 e5 g8 }) f$ Q0 d( w

  ^; n$ t) \9 y* J/ m3 \, M; y做在 loop filter 裡的電容,會將其 bias 在固定值,以確保固定的電容值。inversion mode 就把 DSB 全部接到最 high 就會得到 Cmax,但 accumulation mode 則不同,要把 DS 接到最負。-Vdd 能確保得到 Cmax,但現在還有誰在用負電壓?0 V 雖不能確保 Cmax,但『只要』0 V 固定在 0 V,電容值應不會有變化才是。
) [8 W1 N; n0 P  ]0 g+ n/ o0 z7 x" _
* D- D- x8 Y& r& k) H6 T一般的確都是用 inversion mode 來做 cap,一來簡單,二來 Cmax 易達到。

評分

參與人數 1Chipcoin +1 收起 理由
monkeybad + 1 多謝補充!

查看全部評分

14#
發表於 2007-8-4 20:26:50 | 只看該作者
Hi' T  D$ f) A% [- o" T! z" a6 d) F
  You can find a possible solution as the attached paper.; L* g1 q2 {: Y# O' z
) H  L$ z1 |6 {* G
Chi-Nan Chuang and Shen-Iuan Liu, "A 1V phase locked loop with leakage compensation in 0.13um CMOS technology", IEICE Trans. on Electronics, vol.E89-C, pp. 295-299, March 2006.
+ M6 e8 i; @2 e0 K1 I0 V9 y+ ^1 c  z
http://www2.ee.ntu.edu.tw/~ecl/Professor/Professorpub.htm#(A).%20Journals
* |' J* b7 v5 A
; R1 M' {4 B0 F5 `" S1 Y3 D2 C# v8 JGood luck.

評分

參與人數 2Chipcoin +2 +2 收起 理由
semico_ljj + 2 对我很有用!
monkeybad + 2 多謝分享!

查看全部評分

15#
發表於 2007-8-6 11:35:17 | 只看該作者
这篇文章我也看过, 是IEICE上的, 比较好的解决了这个问题。 good lock
16#
發表於 2008-10-4 00:02:05 | 只看該作者
嗯~~~~謝謝喔~~~~剛好遇到此問題~~謝謝大大解答~~~~~~~~~~�
17#
發表於 2008-10-29 20:34:37 | 只看該作者

回復 14# 的帖子

这个实在感谢!
18#
發表於 2009-1-3 21:28:29 | 只看該作者
身為雜魚的我~只好多看多學點~
19#
發表於 2009-1-4 10:27:41 | 只看該作者

回復 6# 的帖子

"所以我想應該不會有Vtune的問題吧 因為MOS當電容假如Vgs=0還是可以當電容"5 Q$ w4 G3 U$ b. t  y$ s. ~, J5 o  M, V3 y
这种不是G接一端,S D B接另一端的常规MOS Cap吧!8 }/ F6 g1 |' k1 C. @
那会是什么样的MOS Cap呢?谢谢解答!
20#
發表於 2009-1-7 14:35:07 | 只看該作者

回復 12# 的帖子

漏电流形成应该是量子隧穿(quantum tunneling)造成的栅极漏流(gate leakage),使得栅极绝缘性大大降低了。
& U& A  |4 O) ^0 x! Q8 i
4 ]3 B! F  R7 D5 d, |' y% i# n[ 本帖最後由 quantum 於 2009-1-7 02:49 PM 編輯 ]
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-9-27 09:30 PM , Processed in 0.192011 second(s), 19 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表