Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 4267|回復: 13
打印 上一主題 下一主題

[問題求助] 請問圖中的M4,M5,M6,是做什麼用的?

[複製鏈接]
跳轉到指定樓層
1#
發表於 2008-12-3 11:19:02 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
請問各位大大
/ Q5 G7 ]' f( l5 P請問圖中的M4,M5,M6,是做什麼用的?
- @  l; f; L1 Y( a; A- e為什麼W=1U,L=20U,是為了提高阻值嗎?
8 x& d. C8 y* T7 F% Y  L5 z這樣疊3個MOS有什麼作用ㄋ?

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2008-12-4 09:52:57 | 只看該作者
這叫MOS串聯,
/ I% y6 i' M4 C7 K+ K) h& QM4-M6可以看成是一顆
* d$ X! @0 _& l% l1 ]5 O7 MW=1u, L=60u的MOS
+ h1 @4 B2 T4 b  R: ^) [8 b  e3 i
+ D% F3 m) |: Q" q9 o, E這是為了把input threshold向上拉高
3#
 樓主| 發表於 2008-12-4 15:33:11 | 只看該作者

跑過模擬後

原帖由 hyseresis 於 2008-12-3 11:19 AM 發表 % Q' l* F2 Z4 u) X# `# M
請問各位大大5 F& _0 k) `( P1 q: Y7 g' {+ i% E* P
請問圖中的M4,M5,M6,是做什麼用的?& f+ G7 H1 @7 n! k! \. c
為什麼W=1U,L=20U,是為了提高阻值嗎?" D+ Y/ J  i$ a. Y" w2 N2 c! R
這樣疊3個MOS有什麼作用ㄋ?

( p; V$ I; R8 `$ P& b  E2 |! n- ?" W  {( z$ n) A
自己跑過模擬後就知道了
* k; N* r3 P# ]6 n$ A% V5 F原來功用是可以拉高threshold

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
4#
發表於 2008-12-9 18:06:20 | 只看該作者
明白∼6 f* y: s' @0 K( x; @+ U9 t
只是,这电路图没有画完吧?
) P) t  ~' y* ^/ Z- p$ H怎么前面一个inverter没有输出???后一个没有输入???
5#
發表於 2008-12-9 21:54:16 | 只看該作者
有没有注意到设计成3个串联的1/20,和一个1/60的NMOS有什么区别?考虑过麽?
6#
發表於 2008-12-13 21:56:06 | 只看該作者
原帖由 semico_ljj 於 2008-12-9 09:54 PM 發表 9 R* ?4 {* |. {0 F: l0 i' p
有没有注意到设计成3个串联的1/20,和一个1/60的NMOS有什么区别?考虑过麽?
( P2 P+ J4 k! _1 G% Q
我觉得相对单个管子,这种并联的静态功耗比较小,因为电流比较小!
7 f  l, P. x6 G2 _3 n2 V- \; |
9 E8 _" r9 G0 E) K" G[ 本帖最後由 Zuman 於 2008-12-13 09:57 PM 編輯 ]
7#
發表於 2008-12-13 23:43:20 | 只看該作者
有公式可知VGS=VT+sqrt(2*Id*L/(un*Cox*W))(假定工作饱和区)( {% N: Y* H+ f, ]4 d% n0 J
三个相同的管子串联,沟道长度=3*L,这样就可以提高VGS电压,3 s" x! P2 E* M: U
增大管子开启电压。
7 D/ X6 j6 i4 c  T8 @8 }至于为什不直接采用一个管子实现的原因,我想:一方面是固然有画版图的
9 ^% r8 @+ t: Y+ ~1 }5 B因素,另一方面可以看到三个管子的VGS的电压是不一样,三个: I* u7 j3 C3 d9 K* l4 d
管子的导通的顺序是不同的,这样就是逐级开通,从M6到M5,再到M4,而采用( y( y' ~' h* O( p: ~; Q* k0 {
单个管子就不能实现这个功能,大家可以仿真一下,两种转移曲线是不一样的。, C- C) f+ S$ l/ p

% H! X0 k! M# q9 [- z[ 本帖最後由 basil 於 2008-12-13 11:47 PM 編輯 ]
8#
發表於 2009-1-8 17:22:46 | 只看該作者
首先,三个mos管串联和一个管子是一样的,
  D4 D8 M  t1 d: G- E' H! s4 x) ?至于为什么要画成三个管子,我觉得是因为foundry给的model中有限制器件的栅宽小于等于20um,这个限制在分段式模型中仿真器就会报错,为了避免仿真器报错,通常将栅宽很长的器件分成几个器件串联的形式.
9#
發表於 2009-1-9 10:09:46 | 只看該作者
为什不直接采用一个管子
10#
發表於 2009-3-24 21:14:23 | 只看該作者
同问,为何不采用一个管子??????????
* y1 E( {* Z5 H: K2 A6 Z}}}}}}}}}}}}}}}}}}}}}}}}}}}}}}}}}}
11#
發表於 2009-3-30 14:18:16 | 只看該作者
fmgay 和 basil 這二位應該回答得很清楚了~; f# ?* c2 a/ a7 I7 p, A7 n1 z' h6 |
* P1 f5 A4 }! w4 \4 a
上面的二位要不要想一下 或是跑個模擬就會比較清楚了吧??
12#
發表於 2009-3-31 11:20:09 | 只看該作者
原帖由 basil 於 2008-12-13 11:43 PM 發表 5 F; t/ J. x# q3 V
有公式可知VGS=VT+sqrt(2*Id*L/(un*Cox*W))(假定工作饱和区)
3 w9 d) w, @, X8 N* Y三个相同的管子串联,沟道长度=3*L,这样就可以提高VGS电压,8 }. L0 C7 ~4 O! h  E1 }  k
增大管子开&#215 ...
/ c! V" W2 R5 u9 n' T' U6 a
那逐級導通 為了什么呢?有特殊的用途麼?
13#
發表於 2009-4-8 01:41:58 | 只看該作者
這樣做的意義在哪裡呢?能增加什麼嗎?阻抗嗎?這樣做輸出擺幅會掉吧?
14#
發表於 2009-4-9 06:37:07 | 只看該作者
如果只用一個MOS的話,那Length要為60um,
" k% n" Z- o1 {. _/ V若用3個MOS的話,那Length則可為20um) `! U" l7 [2 ?
對於layout來說,因為你MOS的Length太長對於實際空間的擺放會造成其他元件擺放上不好放置的問題( ^1 h) B, V4 U8 e3 Q' {
故而,通常會把很長的一個MOS拆成數個MOS的畫法
+ G* F- i' g* |) i, T! a" c4 Q+ T除此之外,在SPICE Model中,通常會有Maxmim Length的限制,使用過長的Length並不是一個好習慣# z/ {$ Z% G( e4 \/ O  I% a9 z( P& P: x
因為那會使你MOS的元件特性會落在比較極端的區域,如此一來反而會衍生出不必要未知的變數出來
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-9-27 07:29 PM , Processed in 0.189010 second(s), 19 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表